총 359개
-
선형 연산 증폭기 회로 실험2025.11.171. 연산증폭기 연산증폭기는 반전 입력단자와 비반전 입력단자를 가진 이득이 매우 큰 증폭기이다. 외부에 저항을 추가하여 연산증폭기의 자체 이득보다는 훨씬 작지만 외부저항만에 의해 결정되는 정확한 이득의 증폭기를 만들 수 있다. 각 입력 신호마다 원하는 크기의 전압이득을 갖도록 하면서 이들을 합하는 회로를 만들 수 있으며, 본 실험에서는 uA741 증폭기를 사용한다. 2. 반전 증폭기 연산증폭기의 기본적인 회로구조로서, 증폭기 본체의 입출력 임피던스를 각각 Ri, Ro로 하면 회로의 입출력 임피던스는 각각 R1 및 Ro/(1+AB)로...2025.11.17
-
RF 리모컨 송수신 회로 설계 및 시뮬레이션2025.11.131. BJT(양방향 접합 트랜지스터) 동작원리 BJT는 2개의 PN접합으로 이루어진 트랜지스터로 NPN과 PNP 형태가 있습니다. Base, Emitter, Collector 3개 단자로 구성되며, 두 단자 사이의 전압(VBE)을 이용하여 제3의 단자인 IC를 제어합니다. 동작모드는 활성모드, 차단모드, 포화모드, 역방향 활성모드로 나뉘며, 순방향/역방향 바이어스 상태에 따라 증폭 작용 또는 스위치 작용을 수행합니다. 2. 발진 원리 및 공진 발진은 입력신호 없이 출력신호가 검출되는 현상으로, DC전원이 존재하는 능동회로에서만 발생...2025.11.13
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 결과보고서 1. Op Amp를 이용한 다양한 Amplifier 설계2025.04.301. Inverting Amplifier 설계 Inverting Amplifier의 설계에서 5의 gain을 얻는 것을 목표로 회로를 설계하였다. Inverting Amplifier의 R2은 경험적 최댓값인 1MΩ으로 설계하였고 R1에 200kΩ을 사용했다. 출력전압은 1Vpp로 gain 5를 만족하였다. Inverting Amplifier의 3dB bandwidth는 149.5kHz, unit gain frequency는 706.83kHz로 측정하였다. 2. Non-Inverting Amplifier 설계 Non-Inverting...2025.04.30
-
위상 제어 루프(PLL) 설계 및 특성 분석2025.01.041. 위상 제어 루프(PLL) 위상 제어 루프는 입력 신호와 출력 신호의 위상 차이를 검출하여 이를 보정하는 피드백 회로입니다. 이 실험에서는 위상 검출기, 루프 필터, 가변 발진기로 구성된 PLL 회로를 설계하고 동작 특성을 분석하였습니다. 입력 주파수 변화에 따른 출력 주파수 범위를 측정하였고, VCO 커패시터 값 변화에 따른 동작 주파수 대역 변화를 확인하였습니다. 이를 통해 PLL 회로의 원리와 설계 방법을 이해할 수 있었습니다. 1. 위상 제어 루프(PLL) 위상 제어 루프(PLL)는 전자 회로 분야에서 매우 중요한 기술입...2025.01.04
-
전자회로실험 설계2 결과보고서2025.05.091. CMOS 특성 확인 실험 1에서는 NMOS 트랜지스터의 특성을 확인하였다. V_DS를 고정하고 V_GS에 따른 I_DS의 선형성을 살펴보았으며, 문턱 전압 V_TH를 측정하고 cut-off region, saturation region, triode region에서의 동작을 관찰하였다. 또한 실험 결과를 통해 μ_n C_ox W/L와 λ_n을 도출하였다. 2. NMOS 기반 증폭기 설계 실험 2에서는 NMOS 특성과 파라미터를 이용하여 전압 이득이 2 이상인 common source 증폭기 회로를 설계하였다. 입력 신호의 진폭...2025.05.09
-
OP Amp의 기본 특성: 이상적 및 실제 특성 비교2025.11.141. 이상적 OP Amp (Ideal OP Amp) 연산 증폭기는 차동 증폭 원리를 기반으로 여러 트랜지스터를 조합하여 집적회로로 설계된 소자이다. 두 개의 입력 단자(반전 입력, 비반전 입력)와 하나의 출력 단자를 가지며, 증폭도는 외부 입력 저항과 궤환 저항의 비율로 결정된다. 이상적 OP Amp는 증폭도, 입력 임피던스, 주파수 대역폭, 출력이 모두 무한대여야 하며, 이러한 특성을 이해하는 것이 전자 소자 분석의 기초가 된다. 2. 실제 OP Amp (Real OP Amp) 실제 OP Amp는 이상적 OP Amp와 유사한 특성...2025.11.14
-
전자회로실험 과탑 A+ 결과 보고서 (실험 21 차동 증폭기 심화 실험)2025.01.291. MOS 차동 쌍 회로 주어진 MOS 차동 쌍 회로는 정전류원을 기반으로 한 차동 증폭기로, 신호 증폭과 공통 모드 신호 제거를 위한 고급 회로 구조를 가지고 있다. 주요 동작 원리는 입력 트랜지스터, 전류 거울, 부하 트랜지스터 등으로 구성되어 있으며, 공통 모드 제거, 정전류 안정성 등의 특성을 가지고 있다. 이 회로는 고속 신호 처리, 연산 증폭기의 입력단, 데이터 변환기 등 다양한 아날로그 회로에서 사용된다. 2. 실험 절차 및 결과 실험 절차에는 증폭기 설계를 위한 동작점 결정, 입력-출력 공통 모드 전압 레벨 확인, ...2025.01.29
-
OP-AMP를 이용한 기본 증폭 실험 결과 보고서2025.01.051. OP-AMP의 정의와 특성 OP-AMP는 덧셈, 적분 등의 연산 기능을 갖는 고이득 직류 증폭기입니다. 이상적인 OP-AMP는 무한대의 전압 이득, 입력 저항, 주파수 대역폭을 가지며 오프셋 전압과 전류가 0입니다. 실제 OP-AMP는 이상적인 특성과 차이가 있지만 여전히 높은 전압 이득, 입력 저항, 넓은 주파수 대역폭을 가집니다. 2. 가상 접지 이상적인 OP-AMP에서는 입력 저항이 무한대이므로 입력단자 간 전압차가 0이 됩니다. 이를 가상 접지라고 하며, 이 개념은 OP-AMP 회로 해석에 중요한 역할을 합니다. 3. ...2025.01.05
-
실험 23_연산 증폭기 응용 회로 1 예비보고서2025.04.281. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 전압 이득이 무한대라고 가정하면 가상 단락의 개념을 이용하여 입력 전압이 출력 전압과 같다는 것을 보여준다. 하지만 실제 연산 증폭기의 전압 이득이 무한대가 아닌 A_0의 값일 경우 전체 전압 이득은 식 (23.2)와 같이 표현할 수 있다. A_0가 크면 클수록 이상적인 값으로부터의 오차가 줄어든다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 전압 이득이 A_0의 값일 경우 전체 전압 이득은 식 (23.2)와 같이 표현할 수 있다. 역시 A_0가 크면 클수록 이상적인 값으로부터의...2025.04.28
-
전자회로실험 과탑 A+ 결과 보고서 (실험 16 전류원 및 전류 거울)2025.01.291. 전류원 (Current Source) 전류원은 회로에 일정한 전류를 공급하는 역할을 한다. MOSFET 기반 전류원은 일반적으로 포화 영역에서 작동하며, 입력 전압의 변화와 관계없이 일정한 전류를 유지할 수 있다. 전류원 회로에서는 기준 저항 R_REF를 통해 기준 전류를 설정하고, 이 값이 MOSFET을 통해 고정된 전류로 공급된다. 2. 전류 거울 (Current Mirror) 전류 거울은 하나의 기준 전류를 복사하여 다른 부분에 동일한 전류를 전달하는 역할을 한다. 전류 거울은 주로 두 개의 MOSFET으로 구성되며, 첫...2025.01.29
