총 4개
-
연산증폭기의 특성 예비보고서2025.01.061. 슬루율 슬루율은 계단 파형 전압이 인가되었을 때 출력전압의 시간에 따른 최대변화율을 나타내는 지표입니다. 슬루율이 높을수록 증폭기의 주파수 응답이 좋습니다. 실험에서는 PSPICE 시뮬레이션과 실험을 통해 uA741 연산증폭기의 슬루율을 측정하고, 데이터시트 값과 비교하였습니다. 2. 공통모드 제거비 공통모드 제거비(CMRR)는 연산증폭기 회로 설계에서 중요한 지표입니다. 입력단자에 같은 신호가 인가되는 공통모드 상황에서 증폭기의 출력전압이 0이 되어야 하지만, 실제로는 완벽하지 않기 때문에 공통모드 이득이 발생합니다. CMR...2025.01.06
-
선형 연산 증폭기 회로 실험2025.11.171. 연산증폭기 연산증폭기는 반전 입력단자와 비반전 입력단자를 가진 이득이 매우 큰 증폭기이다. 외부에 저항을 추가하여 연산증폭기의 자체 이득보다는 훨씬 작지만 외부저항만에 의해 결정되는 정확한 이득의 증폭기를 만들 수 있다. 각 입력 신호마다 원하는 크기의 전압이득을 갖도록 하면서 이들을 합하는 회로를 만들 수 있으며, 본 실험에서는 uA741 증폭기를 사용한다. 2. 반전 증폭기 연산증폭기의 기본적인 회로구조로서, 증폭기 본체의 입출력 임피던스를 각각 Ri, Ro로 하면 회로의 입출력 임피던스는 각각 R1 및 Ro/(1+AB)로...2025.11.17
-
연산증폭기(uA741)의 슬루율과 공통모드 제거비 특성 실험2025.11.171. 슬루율(Slew Rate) 연산증폭기에 계단입력이 인가되었을 때 시간에 따른 출력전압의 최대 변화율을 의미한다. 슬루율이 높을수록 연산증폭기의 응답시간이 짧고 주파수 응답이 양호하다. 슬루율은 연산증폭기의 내부 증폭단의 주파수응답 특성과 관련되며, 높은 주파수의 입력 신호로 단위이득을 갖는 대신호 증폭기에서 측정된다. uA741의 슬루율은 약 0.5V/μs이며, 실험 시뮬레이션 결과는 약 0.429V/μs로 측정되었다. 2. 공통모드 제거비(CMRR) 공통모드 제거비는 차동 증폭기에서 공통모드 신호를 제거하는 능력을 나타내는 ...2025.11.17
-
OPAMP 특성 및 회로 실험 보고서2025.11.181. OPAMP의 이상적 특성 OPAMP의 이상적 특성은 무한대의 이득(A=INF), 무한대의 대역폭(BW=INF), 무한 입력 임피던스(Rin=INF), 0의 출력 임피던스(Ro=0)를 가진다. 가상 단락(Virtual Short) 현상으로 인해 V+=V-가 성립하며, 입력 바이어스 전류는 0이다. 이러한 특성으로 인해 되먹임 회로를 통해 원하는 이득을 얻을 수 있다. 2. OPAMP의 실제 특성 실제 OPAMP(UA741)는 이상적 특성과 다르게 동작한다. 이득은 약 20,000으로 유한하며, 대역폭도 제한적이다. 가상 단락 전...2025.11.18
