
총 114개
-
홍익대학교 전자회로(2) H-SPICE 시뮬레이션 보고서2025.04.261. CS Amp 설계 CS Amp 설계 시 전압이득 20 정도를 얻기 위해 M2 NMOS TR의 W/L 크기와 Vb 바이어스 전압을 조절하였다. M2가 Current Source로 동작할 수 있도록 VDS에 따른 전류 변화가 작은 조건을 찾았으며, 전압이득을 높이기 위해 M1 PMOS TR의 W 크기를 조절하였다. 최종적으로 M2의 W/L을 0.6um, Vb를 0.62V로 설정하고 M1의 W를 0.4um로 설정하여 전압이득 22.4를 얻었다. 2. Transient 시뮬레이션 Vin에 1.86V DC 바이어스와 10mV Peak-...2025.04.26
-
중앙대 전자회로설계실습 결과보고서102025.01.121. Oscillator 회로 설계 및 측정 전자회로설계실습 결과보고서에서는 Op-Amp를 이용한 Oscillator 회로를 설계하고 측정하여 positive feedback의 개념을 파악하고 피드백 회로의 parameter 변화에 따른 신호 파형을 학습하는 실습을 진행하였습니다. 대부분의 실험에서 오차는 10% 내외로 발생하였으므로 비교적 정확한 실험을 진행한 것으로 볼 수 있습니다. 오차의 원인으로는 가변저항 R의 값을 조정하는 과정에서 손으로 직접 맞춰야했기 때문에 오차가 발생했을 것이고 측정기기 내의 내부 저항들로 인해 작은...2025.01.12
-
RLC 회로 실험2025.05.101. RLC 회로 RLC 회로는 저항 R, 인덕터 L, 축전기 C로 구성된 직렬 회로에 교류 전원을 연결한 것이다. 이 회로에서 각 소자에 걸리는 전압과 전류의 관계, 임피던스와 위상차 등을 이론적으로 설명하고 있다. 실험에서는 각 소자의 값을 측정하고 주파수를 변화시키면서 전압과 전류를 측정하여 RLC 회로의 특성을 확인한다. 2. 임피던스 RLC 회로의 임피던스 Z는 R, XL, XC의 합성 저항으로 표현된다. 임피던스 Z와 전원 전압 ε, 전류 I의 관계는 옴의 법칙과 유사한 형태로 나타낼 수 있다. 또한 전압과 전류의 위상차...2025.05.10
-
CE 증폭기 설계 예비결과보고서2025.01.021. CE 증폭기 설계 이 실험의 목적은 CE 증폭기를 설계, 구성하고 시험하며, DC bias와 AC 증폭값을 계산하고 측정하는 것입니다. 실험 이론에서는 트랜지스터 선정, 사용 전압 및 전류 범위 설정, 증폭률 설정 등 CE 증폭기 설계를 위한 주요 고려사항들을 다루고 있습니다. 트랜지스터의 정격 전압, 전류, 증폭률 등을 고려하여 적절한 트랜지스터를 선정하고, 사용 전압 및 전류가 트랜지스터의 정격을 초과하지 않도록 설계해야 합니다. 또한 직류 전류 증폭률의 편차를 고려하여 최솟값을 기준으로 증폭률을 설정해야 합니다. 1. C...2025.01.02
-
아날로그 및 디지털 회로 설계실습 예비보고서 6주차2025.01.182025.01.18
-
RLC 직렬회로 예비+결과레포트2025.05.041. RLC 직렬회로 RLC 직렬회로에서 전류와 전압의 성질은 공진 조건을 만들어 낼 수 있다. 물체가 진동하는 외력에 의해 진동할 때, 힘의 진동수가 물체의 고유(공명) 진동수와 일치하면 공명현상이 일어난다. 공명이 일어날 때 진동하는 힘은 물체에 많은 양의 에너지를 전달할 수 있으므로 물체는 큰 폭으로 진동하게 된다. RLC 직렬회로의 경우 고유주파수는 한 개이고 진동하는 힘은 교류전원의 전압과 연관된 진동하는 전기장에 의해 주어진다. 따라서 교류회로에는 에너지가 축전기(C)의 전기장과 코일(L)의 자기장 사이를 교대로 왔다갔다...2025.05.04
-
실험 21_차동 증폭기 심화 실험 결과보고서2025.04.281. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하였다. 차동 증폭기의 공통 모드 및 차동 모드 전압 이득을 이론적으로 구하고, 이를 바탕으로 CMRR을 구한 후에 실험을 통하여 이 값들을 직접 구해보고, 이론치와 차이가 발생하는 이유를 분석하였다. 또한 차동 모드 입력 주파수를 바꾸면서 출력 전압의 크기를 측정하여 보드 선도를 그린 뒤, 차동 모드 증폭기의 주파수 특성을 파악하였다. 2. 능동 부하 트랜지스터를 이용한 능동 부하의 경...2025.04.28
-
홍익대학교 전자회로(2) 최종 프로젝트 보고서2025.04.261. 2-stage OP-Amp 설계 2-stage OP-Amp 회로를 설계하였으며, 모든 트랜지스터가 Saturation 영역에서 동작하도록 하였다. 또한 OP-Amp의 Small-Signal Gain이 50dB 이상, Gain*Bandwidth가 100MHz 이상, Phase Margin이 45도 이상이 되도록 설계하였다. 이를 위해 각 트랜지스터의 크기와 바이어스 전류를 조절하였으며, Compensation Capacitor를 추가하여 Phase Margin을 확보하였다. 2. Unity-gain Buffer 설계 Unity-...2025.04.26
-
아주대)현대물리학실험 Fourier synthesizer 결과보고서2025.01.291. 맥놀이(beat) 현상 실험 1에서는 진동수가 거의 비슷하고 진폭이 동일한 파형의 중첩으로 만들어진 맥놀이(beat) 현상을 관찰하였다. 두 조화파의 위상을 0도-0도로 놓았을 때 포락선 내의 합성파형이 최대로 나왔고, 한 파장의 위상을 90도 변화시켰을 때 맥놀이파의 파장이 이동한 형태가 평행이동과 같이 나타났다. 또한 6번 조화파와 7번 조화파의 합성파형으로 0도-0도에서와 동일한 형태를 확인할 수 있었다. 2. Fourier 급수를 통한 사각파 및 삼각파 합성 실험 2에서는 Fourier 급수를 통해 사각파와 삼각파를 삼...2025.01.29
-
[A+] 중앙대학교 전기회로 설계실습 결과보고서 11. 공진회로(Resonant Circuit)와 대역여파기 설계2025.04.291. 공진회로(Resonant Circuit) 이번 실험에서는 직렬 공진회로와 병렬 공진회로의 Q-factor 변화에 따른 bandpassfilter의 그래프를 실험 데이터를 통해 그려보고, 공진주파수, 반전력주파수, 대역폭, Q-factor 를 계산해보았다. 직렬 및 병렬 공진회로 모두 Q-factor의 값이 커질수록 그래프가 더 뾰족 해지는 특성을 보여주었고, 이는 곧 대역폭의 감소로 이어지는 것을 계산을 통해서도 확인할 수 있었다. 2. 대역여파기(Bandpass Filter) 설계 bandpass filter는 직렬 공진 회...2025.04.29