
아날로그 및 디지털 회로 설계실습 예비보고서 6주차
본 내용은
"
아날로그 및 디지털 회로 설계실습 예비보고서 6주차
"
의 원문 자료에서 일부 인용된 것입니다.
2024.07.12
문서 내 토픽
-
1. 위상 제어 루프(PLL)위상 제어 루프 회로의 이론을 학습하고 간단한 위상 제어 루프 회로를 구성하여 주파수 동기화(Phase Locking) 원리를 이해한다. 위상 제어 루프는 전압제어 발진기의 출력 위상을 입력 신호의 위상과 비교하여 두 입력의 위상 차이를 가지고 전압제어 발진기를 제어하는 피드백 시스템이다. 위상 제어 루프의 기본 3가지 요소는 위상 검출기, 루프 필터, 가변 발진기이다. 위상 제어 루프는 전력 시스템, 통신 시스템, 레이더 및 위성 통신, 의료 이미징 등 다양한 분야에서 사용된다.
-
아날로그 및 디지털회로 설계 실습 stopwatch 설계_결과보고서 6페이지
아날로그 및 디지털 회로설계 실습- 실습 12 결과보고서stopwatch 설계12-4. 설계실습 방법12-4-1 기본적인 클럭 생성 회로 및 카운터 회로 테스트(A) Function generator를 이용하여 사용하고자 하는 1Hz의 clock 신호를 만들어낸다.(Frequency : 1Hz, Function : square-wave, Amplitude : 0~5V)(B) (A)에서 생성된 Clock 신호를 BCD카운터(10진 카운터)에 연결 BCD카운터 출력 4bit을 BCD to 7-segment 사이에 저항(330Ω)을 달아...2023.10.30· 6페이지 -
[A+예비보고서] 실습 7. 논리함수와 게이트 7페이지
아날로그 및 디지털 회로 설계 실습-실습 7 예비보고서-논리함수와 게이트학 과 :담당 교수님 :제출일 :조/ 학번 / 이름 :. 실습 목적여러 종류의 게이트의 기능을 측정하여 실험적으로 이해한다.. 실습 준비물부품스위치: 2개AND gate 74HC08 : 2개OR gate 74HC32 : 1개Inverter 74HC04 : 2개NAND gate 74HC00 : 1개NOR gate 74HC02 : 1개XOR gate 74HC86 : 1개사용장비오실로스코프 (Oscilloscope) : 1대브레드보드 (Bread board) : 1개...2025.01.31· 7페이지 -
[A+]중앙대 아날로그및디지털회로설계실습 예비보고서7 논리함수와 게이트 5페이지
아날로그및디지털회로설계실습 05분반 9주차 예비보고서설계실습 7. 논리함수와 게이트7-3-1 (A)- NAND의 기능을 갖는 회로도입력1입력2출력001011101110- NOR의 기능을 갖는 회로도입력1입력2출력001010100-110- XOR의 기능을 갖는 회로도입력1입력2출력000011101110- XNOR의 기능을 갖는 회로도입력1입력2출력001010100111(B)AND 게이트와 OR 게이트는 여러 개의 입력을 받아 AND 게이트는 입력의 값이 다 1일 때 1을 출력하고 그 외의 경우에는 0을 출력한다. OR 게이트는 여러 ...2021.10.09· 5페이지 -
[A+]중앙대 아날로그및디지털회로설계실습 예비보고서5 전압제어 발진기 11페이지
아날로그및디지털회로설계실습 05분반 6주차 예비보고서설계실습 5. 전압제어 발진기5-3-1 (A)실습에 사용할 소자인 IC UA741 Op amp의 data sheet를 참고해서 실제 실습에 사용할 input voltage, offset voltage, input offset current, input resistance 등 여러 입력값이 data sheet의 범위 안에서 동작하여 소자가 정상적으로 잘 동작하는지 확인한다.(B)- 슈미트 회로도- 출력 파형 (자주색 파형 : 입력파형 / 청록색 파형 : 출력 파형)(C)5-3-2 (...2021.10.09· 11페이지 -
[A+]중앙대 아날로그및디지털회로설계실습 예비보고서6 위상 제어 루프(PLL) 10페이지
아날로그및디지털회로설계실습 05분반 7주차 예비보고서설계실습 6. 위상 제어 루프(PLL)6-3-1위상 제어 루프(Phase Locked Loops)는 전압제어 발진기의 출력 위상을 입력 신호의 위사오가 비교하여 두 입력의 위상 차이를 가지고 전압제어 발진기를 제어하는 피드백 시스템이다. 출력 신호의 위상을 입렵 신호의 위상에 고정하게 되면 출력 주파수는 입력 신호의 주파수로 고정되게 된다. PLL은 위상 검출기(Phase Detector), 루프 필터(Loop Filter), 가변 발진기(Voltage Controlled Osci...2021.10.09· 10페이지