총 112개
-
건국대학교 전기전자기초실험2 연산증폭기3 예비레포트 결과레포트2025.01.291. 영전위 검출 회로 그림 1-1의 영전위 검출 회로에서 (-) 반주기 전압이 출력되려면 회로를 수정하여 +5V에 연결된 50k옴 저항을 -5V에 연결하거나, +와 -단자를 반대로 연결하면 된다. 2. 윈도우 비교기 회로 그림 2의 윈도우 비교기 회로에서 입력 전압이 -0.1~0.1V일 때 출력 전압이 High가 되도록 하려면 위쪽 비교기와 아래쪽 비교기에 모두 전압분배로 0.1V가 걸리도록 저항을 바꿔주면 된다. 또는 저항을 49k, 1k옴으로 설정하여 비교기에 걸리는 전압을 조절할 수 있다. 3. 슈미트 트리거 회로 그림 3의...2025.01.29
-
중앙대학교 아날로그및디지털회로 예비보고서22025.01.201. PWM 제어 회로 설계 PWM 제어 회로는 오차증폭기, 비교기, 구동회로로 구성되어 있습니다. 오차 증폭기 단에서 기준전압과 출력전압의 오차를 증폭시켜 준 후, 비교기 단에서 톱니파와 비교하여 오차에 상응하는 구형파를 생성합니다. 출력 전압의 오차에 따라 펄스폭을 줄이거나 늘리면서 스위치를 제어합니다. UC3845 IC를 사용하여 0V~10V의 PWM 제어 회로를 설계할 수 있습니다. 2. Buck Converter 회로 설계 Buck Converter 회로에서 스위치 Q가 ON일 때 인덕터 전압은 Vi-Vo이고, OFF일 때...2025.01.20
-
회로이론및실험1 16장 미분기와 적분기 회로 A+ 예비보고서2025.01.131. 적분기 회로 적분기 회로는 커패시터와 연산증폭기의 성질을 이용하여 구성할 수 있다. 입력신호를 적분하여 출력신호로 나타내며, 저주파 이득을 제한하기 위해 저항 Rs를 병렬로 연결한다. 시상수 RC는 입력신호의 주기와 비슷한 값으로 결정한다. 2. 미분기 회로 미분기 회로는 적분기와 유사하게 커패시터와 연산증폭기의 성질을 이용하여 구성할 수 있다. 입력신호를 미분하여 출력신호로 나타내며, 고주파 이득이 커지는 문제를 해결하기 위해 입력신호와 커패시터 사이에 Rs를 연결한다. 3. RC 적분기 특성 RC 적분기에 구형파가 입력되면...2025.01.13
-
아날로그 및 디지털회로 설계 실습 실습2_Switching Mode Power Supply (SMPS)_결과보고서2025.01.211. PWM 제어회로 PWM 제어회로의 가변저항 크기 변경을 통해 원하는 스위칭 주파수를 만들 수 있었고, 제어회로의 출력 펄스를 통해 SMPS 회로의 출력 전압을 조정할 수 있었다. 2. Buck Converter PWM 제어회로와 Buck Converter를 이용해 일정한 직류 출력을 내는 SMPS 회로를 설계하였다. 3. SMPS 회로 SMPS는 일정한 직류 출력 전압을 공급해주는 안정화 장치로 그 중요도가 높다. SMPS 회로 동작 중 부품의 기생 요소에 의한 전압 저하를 방지하기 위해 PWM 방식을 채택하였다. 4. PWM...2025.01.21
-
아두이노 메카트로닉스 설계 실습 가이드2025.11.181. LED 제어 및 디지털 출력 pinMode() 함수로 핀의 입출력 모드를 설정하고, digitalWrite() 함수로 디지털 신호(HIGH/LOW, 5V/0V)를 출력하여 LED를 제어합니다. delay() 함수로 시간 간격을 설정하여 LED 깜박임을 구현합니다. LED_BUILTIN은 13번 핀에 연결되며, OUTPUT 모드에서 HIGH(1)는 5V, LOW(0)는 0V를 출력합니다. 2. 아날로그 입력 및 시리얼 모니터링 analogRead() 함수로 A0~A5 핀에서 0~5V의 아날로그 신호를 0~1023의 디지털 값으로...2025.11.18
-
홍익대학교 디지털논리실험및설계 7주차 예비보고서 A+2025.05.041. S-R Latch와 S'-R' Latch S'-R' Latch는 일종의 메모리 역할을 할 수 있는 device라고 볼 수 있습니다. 즉, 두 가지 상태 (Set, Reset)를 Q에 쓰기도 하고 그 상태를 저장할 수도 있습니다. S-R Latch의 경우 Active HIGH 입력을 가지기 때문에 S'-R' Latch와 반대의 논리 레벨을 사용한다는 점을 제외하고는 유사한 동작을 하게 됩니다. 2. Pulse detector와 CLK Pulse detector 회로의 경우 이론적으로는 CLK에 1이 입력으로 들어오든 0이 입력으...2025.05.04
-
교류및전자회로실험 실험3 순차 논리 회로 기초 예비보고서2025.01.171. 플립플롭 플립플롭은 전원이 공급되면 1 또는 0의 출력이 유지되는 디지털 회로이다. 출력이 두가지 상태 중 하나로 안정되기 때문에 쌍안정 멀티바이브레이터라고도 한다. 이와 같은 특성을 이용하여 플립플롭은 메모리로도 많이 활용된다. 플립플롭은 대표적인 순서 논리회로이다. 순서 논리회로는 출력을 입력쪽에 연결한 궤환(feedback) 회로를 가지고 있으며, 이를 통해 출력이 논리 동작에 영향을 미친다. 플립플롭에는 RS 플립플롭, D 플립플롭, JK 플립플롭, T 플립플롭 등이 있다. 2. D 플립플롭 D 플립플롭은 1개의 입력과...2025.01.17
-
CCD와 CMOS의 장점과 단점은 각각 무엇인지를 서술 하세요2025.01.271. 이미지센서 요즘 카메라 없는 휴대폰을 찾아보기가 힘들다. 또한 컴퓨터 network에 의한 통신의 발전에 따라, 각종 화상 data의 용도가 점점 다양해지고 있다. 광학 렌즈를 통해 이미지 센서 chip 수광면에 영상이 맺히면, 이미지 센서의 표면에 있는 각 화소에 들어온 빛을 감지해서, 각 화소에 들어온 빛의 세기에 비례한 전기적 신호를 차례대로 출력한다. 이 전기적 신호를 처리해서 영상을 재생하거나, 전송 또는 저장을 하는 것이다. 2. CCD와 CMOS 이미지센서는 구조에 따라 크게 CCD(전하결합소자, Charge Co...2025.01.27
-
A+맞은_전기전자기초실험2_일반실험7_결과보고서_op-amp,PSRR,slew-rate,적분기,미분기,relaxation oscillator2025.05.101. op amp의 입력전압 레벨 op amp가 정상적으로 동작하기 위해서는 내부 트랜지스터들이 모두 forward active region에 있어야 한다. 하지만 Vin-, Vin+의 전압이 너무 높으면 내부 트랜지스터들이 켜지지 않거나, saturation region으로 들어가 op amp의 정상 작동이 어려워진다. 실험 7-1은 입력 전압레벨이 전원전압(Vcc+=10V, Vcc-=0V)보다 높아지거나 낮아졌을 경우 op amp가 제대로 작동하지 않는 지점을 찾는 실험이다. 2. PSRR(Power Supply Rejectio...2025.05.10
-
[기초전자실험 with pspice] 16 미분회로와 적분회로(미적분회로) 결과보고서 <작성자 학점 A+>2025.04.281. 미분회로 실험1,2는 미분회로 실험이다. Pspice 시뮬레이션과 같이 실험1에서 RC미분회로의 구형파와 정현파의 미분파형이 오실로스코프를 통해 출력되는 것을 볼 수 있다. 실험2에서도 마찬가지로 RL미분회로의 구형파와 정현파의 미분파형이 오실로스코프를 통해 출력되는 것을 볼 수 있다. 2. 적분회로 실험3,4는 적분회로 실험이다. 실험3또한 시뮬레이션 한 것과 같이 RC적분회로의 오실로스코프를 통해 구형파와 정현파의 적분파형이 출력되는 것을 볼 수 있다. 또한 실험4를 통해 RL적분회로의 오실로스코프를 통해 구형파와 정현파의...2025.04.28
