총 440개
-
A+맞은_전기전자기초실험2_일반실험9_결과보고서_common base,emitter follower2025.05.101. Common Base 증폭회로 전기전자기초실험2 일반실험9 결과보고서에서 Common Base 증폭회로의 동작을 다루고 있습니다. 이론적 계산과 모의실험, 실험 결과를 비교 분석하여 Common Base 증폭회로의 특성을 설명하고 있습니다. 주요 내용으로는 이론적 계산을 통한 전압이득 및 전류 값 도출, OrCAD Capture와 PSpice를 이용한 실험 회로도 및 모의실험 결과, 실험 결과와의 비교 분석 등이 포함되어 있습니다. 2. Emitter Follower 증폭회로 전기전자기초실험2 일반실험9 결과보고서에서 Emit...2025.05.10
-
Op-Amp 필터회로 설계 및 특성실험2025.11.141. 저역통과필터(LPF) Op-Amp를 이용한 저역통과필터는 저주파 신호는 통과시키고 고주파 신호는 차단시키는 회로입니다. 실험에서 사용된 샐런키 필터 구조의 LPF는 통과대역에서 전압이득 3.13을 가지며, 차단주파수 3330Hz에서 -3dB 감쇠를 보입니다. 회로설계 시 폐루프이득이 3을 초과하면 고주파 신호가 강하게 증폭되어 왜곡이 발생할 수 있습니다. 2. 고역통과필터(HPF) 고역통과필터는 고주파 신호는 통과시키고 저주파 신호는 차단시키는 회로입니다. 실험에서 설계한 HPF의 통과대역 전압이득은 1.5이며, 차단주파수는 ...2025.11.14
-
OP-AMP 반전/비반전 증폭기 실험 보고서2025.04.271. 반전 증폭기 실험 반전 증폭기에서 회로 전압 이득은 Av = -Rf/Ri 이다. 실험 결과에서 위상 차이와 진폭 크기 값을 고려하여 Av를 구해보면, 회로 전압 이득 값과 거의 일치함을 확인할 수 있다. 2. 비반전 증폭기 실험 비반전 증폭기에서 회로 전압 이득은 Av = 1 + Rf/Ri 이다. 실험 결과에서 위상 차이와 진폭 크기 값을 고려하여 Av를 구해보면, 회로 전압 이득 값과 거의 일치함을 확인할 수 있다. 3. 오차 원인 분석 1) DC power supply의 전압 표시 정확도 한계, 2) Breadboard 내...2025.04.27
-
[A+] 인천대 기계공학실험 제어실험 레포트2025.05.051. 제어 공학 제어 공학은 입력과 출력이 존재하는 시스템을 원하는 방향으로 작동하게 하는 작용과 조작을 의미합니다. 개방 루프 제어 시스템(OLCS)과 폐쇄 루프 제어 시스템(CLCS)의 두 가지 유형이 있습니다. OLCS는 시스템의 제어 입력이 출력과 독립적인 경우를 의미하고, CLCS는 시스템의 제어 입력이 출력에 종속적인 경우를 의미합니다. 우리는 CLCS에서 시스템을 원하는 상태로 유지하기 위해 피드백 제어 중 하나인 PID(비례-적분-미분) 제어를 사용합니다. 2. 개방 루프 응답 개방 루프 응답 실험에서는 단계 함수의 ...2025.05.05
-
도립진자 시스템의 PID 제어 실험 보고서2025.11.151. 도립진자 시스템(Inverted Pendulum System) 도립진자 시스템은 카트 위에 거꾸로 세워진 진자가 불안정한 평형점에서 쓰러지지 않도록 수직인 안정 상태를 유지하는 장치이다. 동역학적으로 불안정한 비선형 시스템으로, 카트의 움직임을 통해 진자 각도를 제어하며, 제어기를 통해 안정된 응답을 얻을 수 있다. 물리 시스템의 수학적 모델링과 불안정 시스템을 안정화시키기 위한 피드백 제어에 대한 이해를 목표로 한다. 2. PID 제어기(PID Controller) PID 제어기는 비례이득(Kp), 적분이득(Ki), 미분이득...2025.11.15
-
공통 베이스 및 콜렉터 트랜지스터 증폭기 실험2025.11.161. Emitter Follower(EF) 증폭기 Emitter Follower는 공통 콜렉터 증폭기로, 직류 바이어스 설정을 통해 베이스-에미터 및 콜렉터-에미터 PN 접합에 적용된다. 낮은 임피던스 입력 신호를 높은 임피던스 신호로 변환하고, 높은 임피던스 출력 신호를 낮은 임피던스 신호로 변환하여 임피던스 매칭을 향상시킨다. 전압이득은 약 1배이며, 위상변화가 없는 특징이 있다. 콜렉터 전류가 일정하게 유지되어 안정성과 신뢰성이 높고, 온도 변화나 외부 잡음에 민감하지 않다. 2. 트랜지스터 직류 바이어스 특성 실험에서 Emi...2025.11.16
-
연산증폭기(uA741)의 슬루율과 공통모드 제거비 특성 실험2025.11.171. 슬루율(Slew Rate) 연산증폭기에 계단입력이 인가되었을 때 시간에 따른 출력전압의 최대 변화율을 의미한다. 슬루율이 높을수록 연산증폭기의 응답시간이 짧고 주파수 응답이 양호하다. 슬루율은 연산증폭기의 내부 증폭단의 주파수응답 특성과 관련되며, 높은 주파수의 입력 신호로 단위이득을 갖는 대신호 증폭기에서 측정된다. uA741의 슬루율은 약 0.5V/μs이며, 실험 시뮬레이션 결과는 약 0.429V/μs로 측정되었다. 2. 공통모드 제거비(CMRR) 공통모드 제거비는 차동 증폭기에서 공통모드 신호를 제거하는 능력을 나타내는 ...2025.11.17
-
달링턴 및 캐스코드 증폭기 회로 실험2025.11.171. 달링턴 회로 2개 이상의 트랜지스터를 직결하여 사용하는 복합 회로로, pnp 또는 npn형 트랜지스터 2개를 조합시켜 1개의 등가 트랜지스터로 만드는 접속 방법이다. 전류 증폭률은 2개 트랜지스터의 곱으로 되어 매우 커진다. 직결형 컬렉터 접지 회로로도 불리며, 특성이 개선되어 고감도의 직류 증폭기, 고입력 저항 증폭기, 전력 증폭기 등에 사용된다. 2. 캐스코드 회로 초단에 이미터 접지 증폭 회로, 다음 단에 베이스 접지 증폭 회로를 종속으로 접속한 증폭 회로이다. 출력 임피던스가 커질 뿐만 아니라 높은 이득을 갖는 증폭기로...2025.11.17
-
전자공학실험 6장 공통 이미터 증폭기 A+ 결과보고서2025.01.151. 공통 이미터 증폭기 공통이미터 증폭기는 베이스가 입력 단자, 컬렉터가 출력 단자, 이미터가 공통 단자인 증폭기이고, 높은 전압 이득을 얻을 수 있다는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 이미터 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구하고, 이를 실험에서 확인하고자 한다. 2. BJT 동작 영역 실험회로 1에서 VBB가 0~0.5V일 때는 출력전압 VO가 거의 바뀌지 않고 VBB또한 VBE>0.7의 조건을 만족하지 않아 cut-off(차단영역)임을 알 수 있다....2025.01.15
-
트랜지스터 소신호 공통 이미터 교류증폭기 실험2025.11.121. 트랜지스터 증폭특성 트랜지스터는 반도체 소자로서 입력 신호를 증폭하는 기본적인 전자 부품입니다. 증폭특성은 트랜지스터가 입력 신호에 대해 얼마나 큰 출력 신호를 생성하는지를 나타내며, 이는 전압 이득, 전류 이득, 전력 이득 등으로 표현됩니다. 트랜지스터의 증폭 특성을 이해하는 것은 전자회로 설계의 기초가 되며, 실험을 통해 이론적 값과 실제 측정값을 비교 분석할 수 있습니다. 2. 공통 이미터 구성 공통 이미터(Common Emitter) 구성은 트랜지스터 증폭기의 가장 일반적인 형태입니다. 이 구성에서 이미터는 입출력 신호...2025.11.12
