총 521개
-
전기전자공학실험-A급 및 B급 전력 증폭기 (2)2025.04.301. pnp형 트랜지스터 pnp형 트랜지스터는 npn형 트랜지스터와 방향이 반대이므로 회로를 구성할 때 주의해야 한다. 2. B급 증폭기 설계 B급 증폭기를 설계할 때 피크전압이 앞의 것과 똑같이 나타나 회로의 효율이 완벽하게 실험이 가능했다. 3. 출력 전력 계산 책에 나온 출력 전력을 사용할 때는 rms값인지, peak값인지, p-p값인지 주의하여 값을 계산해야 한다. 4. A급 증폭기 효율 A급 증폭기의 최대 효율 25%는 초과할 수 없다는 것을 확인했다. 5. B급 증폭기 다이오드 B급 증폭기의 다이오드 2개는 파형이 0.7...2025.04.30
-
소신호 전압 증폭 회로 실험 보고서2025.01.041. 소신호 신호 소신호(미약신호)는 센서신호, 수신된 통신신호, 생체신호, 물리/화학현상 신호와 같이 크기가 거의 잡음 수준인 신호를 말한다. 이러한 소신호를 증폭하기 위해서는 입력 및 출력 임피던스 개념을 고려해야 한다. 2. 공통 이미터(Common Emitter) 증폭기 공통 이미터 증폭기는 입력신호가 베이스 단자에 인가되고 컬렉터에서 출력신호가 나오도록 구성된 회로이다. 이 회로는 이미터 단자가 접지되어 입력과 출력에 공통단자 역할을 하므로 공통 이미터 증폭기라고 부른다. 이 증폭기는 저주파 전압 증폭, RF 트랜시버, 저...2025.01.04
-
R-C회로 실험 예비&결과레포트( version cire)2025.04.261. 축전지(용어와 원리) 축전기(capacitor)는 절연물질(유전체 또는 유전물질)에 의해 분리된 두 개의 평행한 판(plate)로 구성된다. 크기는 같지만 부호가 서로 반대인 전하로 대전 되어 있는 두 도체를 생각하면 된다. 전원을 공급받으면 양극에 연결된 축전지의 상판에는 전자들이 전선 등의 통과하면서 양극에 흡수가 된다. 이때 상판은 양극성과 음극성을 띄게 되어 (+)극과 (-)극이 형성된다. 기능으로는 전하를 충전하거나 방전하며 급격한 전압의 상승 및 하락을 억제하는 점이 있다. 2. 축전기의 단위 및 식별 공식 축전기의...2025.04.26
-
실험 06_공통 이미터 증폭기 결과 보고서2025.04.281. 공통 이미터 증폭기 이 실험에서는 BJT를 이용한 공통 이미터 증폭기 회로를 구성하고, 실험을 통해 그 동작을 확인하였다. 공통 이미터 증폭기는 베이스가 입력 단자, 컬렉터가 출력 단자, 이미터가 공통 단자인 증폭기이고, 높은 전압 이득을 얻을 수 있다는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 이미터 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구하고, 이를 실험에서 확인하고자 하였다. 2. BJT 증폭기 BJT 증폭기의 전압 이득을 증가시키기 위해서는 컬렉터 전류를 키...2025.04.28
-
A+ 전자회로설계실습_Op Amp를 이용한 다양한 Amplifier 설계2025.01.211. 센서 측정 및 등가회로 센서의 출력신호가 주파수 2 KHz의 정현파이고, 오실로스코프로 직접 측정한 결과 peak to peak 전압이 200 ㎷이었다. 센서의 부하로 10 KΩ 저항을 연결한 후 10 KΩ 저항에 걸리는 전압을 측정하였더니 peak to peak 전압이 100 mV이었다. 이를 통해 센서의 Thevenin 등가회로를 구할 수 있으며, Thevenin 전압은 200mV, 내부저항은 10kΩ임을 알 수 있다. 따라서 센서의 Thevenin 등가회로를 Function generator와 저항으로 구현하려면 Func...2025.01.21
-
전자회로실험 과탑 A+ 예비 보고서 (실험 7 이미터 팔로워)2025.01.291. 이미터 팔로워 회로 이미터 팔로워 회로는 베이스에 입력된 신호가 이미터로 전달되며, 출력 신호는 입력 신호와 같은 위상을 가지지만 전압 이득이 거의 1인 특징을 갖는 회로입니다. 이 회로는 주로 전류 이득을 높이기 위해 사용되며, 출력 임피던스를 낮추고 입력 임피던스를 높이는 데 유리합니다. 2. 전압 이득 이미터 팔로워 회로의 전압 이득은 1에 매우 가깝습니다. 이는 출력 전압이 입력 전압을 거의 그대로 따라간다는 뜻이며, 위상 반전이 발생하지 않습니다. 3. 입력 임피던스 입력 임피던스는 매우 크습니다. 입력 임피던스는 베...2025.01.29
-
실험 6 . 다이오드 리미터 회로와 클램퍼 회로의 특성 실험2025.05.111. 다이오드 리미터 회로 다이오드 리미터(limitter)는 다이오드 파형 정형회로로서 클리핑(clipping)회로 또는 슬라이서(slicer)라고 부른다. 입력 신호의 한부분이 잘려나간 것과 같은 출력을 가지게 된다. 클리핑회로는 적어도 다이오드 한 개와 저항 한 개로 구성되고 직류 전원장치가 필요하다. 이때 출력 파형은 직류전원의 크기를 변화시키거나 여러 가지 소자들을 위치를 변화시겼을 때 서로 다른 레벨로 클리핑 시길 수 있다. 따라서 클리핑회로는 직렬 클리핑회로와 병렬 클리핑회로 또 한 바이어스 된 클리핑회로로 구분 할 수...2025.05.11
-
[A+] 오실로스코프와 함수발생기 결과보고서2025.05.131. 오실로스코프 오실로스코프의 스트로브 테스트 단자를 통해 자기 진단을 해 보라. 오실로스코프에서 프로브 셋팅을 한 후, 주파수 : 10 Hz , 전압 : 5V , 파형 : 구형파 를 설정하고 AUTOSET 버튼을 누른 결과로 몇 초 내에 위와 같은 10 Hz , 5V , 의 구형파가 디스플레이에 정상적으로 나타났다. 2. 함수발생기 함수 발생기로 AC 1V, 3V, 5V (100Hz, 1KHz, 10KHz)의 전압을 발생시킨 후 오실로스코프로 함수발생기의 발생 전압을 측정하였다. 측정 결과, 함수발생기에서 발생시킨 전기신호와 실...2025.05.13
-
전자회로설계실습 6차 예비보고서2025.05.101. Common Emitter Amplifier 설계 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β = 100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(vo/vin)이 –100 V/V이며 emitter 저항 사용한 Commom Emitter Amplifier를 설계, 구현, 측정, 평가한다. 2. Emitter 저항을 삽입한 Common Emitter Amplifier 설계 Emitter 저항을 사용한 Common Emitter Amplifier에서 Rsig = 50 ...2025.05.10
-
pspice 비선형op앰프예비레포트2025.05.091. 비교기 비교기 OP앰프를 이용하여 비교기를 가장 간단히 구현하는 방법은 귀환이 없는 개방 루프로 구성하는 것이다. 회로전압 V_in이 V_REF 보다 클 때는 양이고 V_in이 V_REF 보다 작을 때는 음이다. 보통 OP앰프의 이득이 매우 크기 때문에 출력은 포화된다. 즉, V_in이 V_REF 보다 작은 어떠한 V_in값에 대해서도 전압은 음의 공급전압에서 포화된다. 따라서, 출력은 두 가지 가능한 값(음 또는 양) 중에서 하나만을 취하게 된다. 반대로 입력이 V_REF 주변에서 변화할 때, V_in의 V_REF 축을 넘어...2025.05.09
