
총 46개
-
[전체1등 & A+] 인천대 기계공학실험(2) 원심펌프 실험 레포트2025.05.051. 원심펌프 원심펌프는 임펠러라는 하나 이상의 구동 로터에서 회전에너지를 전달하여 유체를 이동시키는 데 사용되는 기계 장치입니다. 흡입부로 들어온 유체는 임펠러의 중심으로 유입되는데, 임펠러가 회전하면 원심력에 의해 유체가 임펠러의 바깥쪽으로 밀려나면서 속도가 빨라집니다. 이 때 유체의 속도를 더 빠르게 하고 싶다면, 임펠러의 크기를 키우거나 회전속도를 증가시키면 됩니다. 이와 같은 원심력을 이용한 것은 유년시절에 놀이터에 있던 뺑뺑이를 탑승하면 회전 속도가 빨라질수록 중심부에 다가가기 힘들었던 것을 알 수 있습니다. 하지만 이 ...2025.05.05
-
마이크로프로세서응용 ATmega128 USART 보고서2025.01.241. USART(Universal Synchronous and Asynchronous Receiver and Transmitter) USART는 동기 및 비동기 전송 모드에서 전이중 통신이 가능하고, 멀티 프로세서 통신 모드로 동작할 수 있으며, 높은 저밀도의 브레이트 발생기(Baud Rate Generator)을 내장하고 있습니다. USART는 전 이중 동작, 비동기 방식과 동기 방식 통신모드 지원, 마스터와 슬레이브 클럭 동기 동작, 고해상도 Baud Rate 발생기 내장, 다양한 데이터 비트와 스톱 비트 제공, 패리티 발생과 ...2025.01.24
-
[전자공학응용실험]7주차_5차실험_실험 15 다단 증폭기_예비레포트_A+2025.01.291. 다단 증폭기 다단 증폭기의 개념과 등가회로를 설명하고, 다단 증폭기의 전압 이득 계산 방법을 제시하였습니다. 또한 작은 부하 저항을 구동하기 위한 2단 및 3단 증폭기 구성 방법을 설명하였습니다. 2. MOSFET 증폭기 특성 공통 소스 증폭기, 소스 팔로워 증폭기, 공통 게이트 증폭기의 전압 이득, 입력 임피던스, 출력 임피던스 특성을 정리하였습니다. 이를 바탕으로 다단 증폭기 설계 시 고려해야 할 사항을 설명하였습니다. 3. 2단 증폭기 설계 공통 소스 증폭기와 소스 팔로워를 연결한 2단 증폭기 회로를 제시하고, 이 회로의...2025.01.29
-
실험 12 . B급 전력 증폭기 회로실험2025.05.111. B급 증폭기의 특성 B급 동작 트랜지스터의 특성은 컬렉터 전류가 오직 교류 사이클 중에서 180° 동안만 흐른다는 것을 의미한다. B급 동작의 이점은 트랜지스터의 전력소비를 낮추고, 전력유출을 감소시키는데 있다. 푸시-풀 회로를 사용하면 낮은 왜곡, 큰 부하전력, 높은 효율을 갖게 된다. 2. 교차왜곡(crossover distortion) B급 푸시-풀 이미터 활로워에서 입력되는 교류전압이 전위장벽을 극복할 수 있는 0.7V까지 증가해야 하므로, 반주기동안에 클리핑이 생기게 되어 신호가 왜곡된다. 이러한 크로스오버 왜곡을 제...2025.05.11
-
서강대학교 고급전자회로실험 4주차 예비/결과레포트 (A+자료)2025.01.211. 전압분배 회로 실험회로1은 간단한 전압분배 회로로 해석할 수 있다. 직렬 R1C1와 병렬 R2C2에 의해, 전압의 gain은 f < 20kHz일 때는 주파수가 증가함에 따라 같이 증가하다가, 그 이후에는 감소하게 된다. myDAQ의 bode analyzer로 주파수 특성을 측정한 결과, 10Hz < f < 20kHz의 입력 신호에 대해서는 gain이 -50dB에서 -10dB까지 증가하는 모습을 보였다. 이는 PSpice 시뮬레이션의 결과와 경향성이 같다. 100Hz와 20kHz의 입력 신호에 대해서, gain값 또한 각각 -3...2025.01.21
-
인하대 VLSI 설계 3주차 NAND,NOR,AND,OR2025.05.031. Rule of Conduction Complements(Dual) NAND gate 회로에서 PMOS는 병렬 연결되어 두 Input 중 하나라도 0일 경우 Y 노드가 VDD와 연결되어 1이 출력되는 Pull-up network를 구성하고, NMOS는 직렬 연결되어 두 Input 모두 1일 때만 Y 노드가 GND와 연결되어 0이 출력되는 Pull-down network를 구성한다. Complementary CMOS Logic gates는 PMOS Pull-up network와 NMOS Pull-down network로 구성되며,...2025.05.03