
총 586개
-
전기전자공학개론 ) 회로를 구성하는 소자 중 수동소자(저항, 인덕터, 커패시터)들의 개념과 기능 및 용도들을 설명해보자.2025.04.261. 수동소자 수동소자는 단순하게 수동적으로 작동한다는 의미로 에너지를 소비하는 형태의 소자로 수동적인 작동으로 단독으로 특별한 기능이 구현되지 않는다. 따라서 생산된 후 입력 조건에 의해 소자 특성 변화가 불가능하며, 소자 특성이 주변 상황에 따라 맞게 적용되어야 한다. 대표적인 수동소자로는 저항, 인덕터, 캐피시터가 있다. 2. 저항 저항은 전류에 대해 흐름을 방해하며 전위차를 만들어 낸다. 저항은 사전적으로 정의하면 물체에 전류가 흐르고 있을 때 전류의 흐름을 방해할 수 있는 요소가 된다. 저항이 전류의 흐름을 방해하게 되면서...2025.04.26
-
서강대학교 22년도 전자회로실험 9주차 결과레포트2025.01.131. MOSFET 특성 및 바이어스 회로 MOSFET은 p-type substrate 위에 n+의 source, drain단자를 구성하고, 채널과 oxide로 분리되어있는 Gate를 이용해 channel에 전류가 흐르는 것을 조절하는 3 terminal device이다. NMOS의 ID – VDC 특성에서 VG가 threshold voltage Vth보다 크다면, n-channel이 형성되어 드레인과 소스 사이에 전류가 흐를 수 있다. 이때 VDS에 따라 MOS의 동작 영역이 triode region과 saturation regio...2025.01.13
-
전자회로설계실습 9번 예비보고서2025.01.201. Series-Shunt 피드백 증폭기 설계 전원 전압원을 12V로 고정하고 입력저항 및 부하저항을 1kΩ, 피드백 저항을 계산하여 설정하였다. 입력 전압을 0V에서 +6V까지 변화시키며 부하저항 양단의 출력전압 변화를 관찰하였다. 입력저항을 10kΩ, 부하저항을 100Ω으로 변경하여 동일한 실험을 반복하였다. 두 경우의 transfer characteristic curve를 비교 분석한 결과, 입력저항과 부하저항은 feedback amplifier gain에 영향을 주지 않아 동일한 결과가 나타났다. 또한 전원 전압원을 0V에...2025.01.20
-
A+맞은_전기전자기초실험2_일반실험4_결과보고서_클리핑,클램핑회로,제너다이오드,제너정전압조정기2025.05.101. 클리핑 회로 클리핑 회로는 입력 신호의 일부를 제거하여 출력 신호의 진폭을 제한하는 회로입니다. 이 실험에서는 다이오드를 이용한 클리핑 회로를 구현하고, 입력 신호의 크기에 따라 출력 신호가 어떻게 변화하는지 확인하였습니다. 모의실험과 실험 결과를 비교하여 클리핑 회로의 동작을 이해할 수 있었습니다. 2. 클램핑 회로 클램핑 회로는 입력 신호의 중앙값을 이동시켜 출력 신호의 레벨을 조정하는 회로입니다. 이 실험에서는 다이오드를 이용한 정 클램핑 회로와 부 클램핑 회로를 구현하고, 입력 신호와 출력 신호의 평균값을 측정하여 클램...2025.05.10
-
응용물리회로실험 - OP amp circuit2025.05.071. 비반전 증폭기 회로 첫번째 실험은 그림 5의 a)와 같은 비반전 증폭기 회로를 구성하고 Vin에서 전압과 Vout에서 전압을 관찰하는 실험이다. Vin과 Vout의 측정값은 +Vs의 값과 거의 동일하게 나온 것을 확인할 수 있다. 2. 반전 증폭기 회로 두번째 실험은 그림 5의 b)와 같은 반전 증폭기 회로를 구성하고 Vin에서 전압과 Vout에서 전압을 관찰하는 실험이다. Vin의 측정값은 거의 0에 가까운 전압이 측정되었고, Vout는 약 -6.8V가 측정된 것을 확인할 수 있다. 3. 가변 저항을 이용한 반전 증폭기 회로...2025.05.07
-
사이리스터 결과보고서2025.01.081. 사이리스터 단상 브릿지 회로 사이리스터는 다이오드와 유사하게 전류를 흐르게 하고 차단할 수 있지만, 더 큰 면적과 낮은 전압 강하, 빠른 스위칭 속도를 가지고 있어 대전력이 필요한 곳에 유용하게 사용됩니다. 단상 브릿지 회로에서 사이리스터를 사용하면 유도성 부하의 경우 출력 전압이 음의 값을 가지게 되는데, 이는 인덕터에 축적된 자기 에너지가 방출되면서 전류가 계속 흐르기 때문입니다. 반면 저항성 부하의 경우 입력 전압이 음이 되면 모든 사이리스터가 켜질 수 없어 출력 전압이 0이 됩니다. 환류 다이오드가 추가되면 유도성 부하...2025.01.08
-
전자회로설계 및 실습9_설계 실습9. 피드백 증폭기_결과보고서2025.01.221. Series-Shunt 피드백 증폭기 Series-Shunt 피드백 증폭기 회로를 구성하고 입력전압을 0V에서 6V까지 0.1V씩 증가시키며 출력전압의 변화를 확인하였다. 입력저항 1kΩ, 부하저항 RL에 대해 평균 4.52%의 오차로 출력전압을 측정하였다. 입력저항 10kΩ, 부하저항 RL에 대해서는 평균 3.13%의 오차로 출력전압을 측정하였다. 전원전압을 12V에서 8V로 변경하고 입력전압을 0V에서 4V까지 증가시키며 평균 5%의 오차로 출력전압을 측정하였다. 2. Series-Series 피드백 증폭기 Series-S...2025.01.22
-
전자회로설계실습 6차 예비보고서2025.05.101. Common Emitter Amplifier 설계 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β = 100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(vo/vin)이 –100 V/V이며 emitter 저항 사용한 Commom Emitter Amplifier를 설계, 구현, 측정, 평가한다. 2. Emitter 저항을 삽입한 Common Emitter Amplifier 설계 Emitter 저항을 사용한 Common Emitter Amplifier에서 Rsig = 50 ...2025.05.10
-
JFET 특성2025.04.301. JFET JFET은 Junction Field Effect Transistor의 약자로써 접합형 전계효과 트랜지스터를 의미한다. JFET은 전류를 통해 제어하는 BJT와 달리 전압을 조절해 제어하는 소자이며, 또한 Majority carrier와 Minority carrier를 모두 이용하는 BJT와 달리 Majority carrier만 이용하는 Unipolar 소자이다. JFET은 N채널 형과 P채널 형으로 나뉘며, 각각의 단자는 Gate, Drain, Source라는 이름을 가진다. JFET의 작동원리는 Drain과 Sou...2025.04.30
-
아날로그 및 디지털 회로 설계 실습 결과보고서2 SMPS2025.05.151. PWM 제어회로 PWM 제어회로를 구성하고, 톱니 파형과 출력 파형을 확인하였다. PWM 제어회로는 일정 주기동안 output으로 파워를 전달하도록 스위치를 on 하는 역할을 한다. 실험 결과, 주파수가 12.5kHz이고 Vpp값이 약 10V로 출력되어 계획서의 목표를 만족하였다. 2. Buck Converter 시간 관계상 Buck Converter 실험은 생략하고 Boost Converter만을 실험하였다. 3. Boost Converter Boost Converter 회로를 이용하여 SMPS를 구현하였다. PWM 제어회로...2025.05.15