총 440개
-
A+맞은_전기전자기초실험2_일반실험8_결과보고서_BJT전압-전류특성,(degenerated)common emitter2025.05.101. BJT 전류-전압 특성 실험을 통해 BJT의 전류-전압 특성을 분석하였다. 이론적 계산과 모의실험 결과를 실험 결과와 비교하여 BJT의 동작 특성을 확인하였다. 베이스 전류가 증가함에 따라 콜렉터 전류가 선형적으로 증가하는 것을 확인하였고, 이론적 계산 값과 실험 결과가 유사함을 확인하였다. 2. Common Emitter 증폭회로 Common Emitter 증폭회로의 동작을 이론적으로 계산하고 모의실험을 통해 검증하였다. 베이스 저항 값에 따라 최대 전압 이득을 얻을 수 있는 콜렉터 저항 값을 찾았으며, 실험 결과와 비교하여...2025.05.10
-
Common Source Amplifier의 고주파 효과 및 밀러 효과 분석2025.11.181. 밀러 효과(Miller Effect) Common Source Amplifier 회로에서 게이트와 드레인 사이의 기생 커패시터 Cgd로 인해 입력 임피던스가 (1+A)배 증가하는 현상. 입력 쪽에서 바라보는 커패시터 값이 원래 값보다 크게 보이며, 이로 인해 고주파에서 이득이 감소한다. 밀러 효과는 Zm = 1/(1+A)sCgd 식으로 표현되며, 고주파 특성 악화의 주요 원인이다. 2. Common Source Amplifier 회로 설계 결합 커패시터 C1과 바이패스 커패시터 C3는 주파수에 따라 임피던스가 변하는 리액턴스 ...2025.11.18
-
MOSFET Source Follower 증폭기 설계 및 특성 분석2025.11.181. Source Follower (Common Drain) 회로 Source follower는 MOSFET의 드레인을 공통으로 하는 회로 구성으로, AC 회로 변환을 통해 전압이득 A_V를 계산한다. 입력 임피던스 R_i는 R1과 R2의 병렬값이고, 출력 임피던스 R_o는 1/g_m과 R_S, r_o의 병렬값으로 표현된다. 이 회로는 버퍼로서의 역할을 하며 입력 임피던스는 크고 출력 임피던스는 작은 특성을 가진다. 2. MOSFET 전압이득 및 임피던스 특성 실험에서 측정된 전압이득 A_V는 0.942로, 이론값 0.99와 유사한...2025.11.18
-
[전자공학응용실험] 차동증폭기 심화실험-결과레포트2025.04.261. 차동증폭기 차동 모드 입력 가변 저항 값은 811옴이었고, 차동 모드 전압 이득은 주파수에 따라 변화했습니다. 1kHz에서는 11.12V/V, 10kHz에서는 11.47V/V, 100kHz에서는 5.76V/V, 1MHz에서는 1.08V/V였습니다. 공통 모드 입력 가변 저항 값은 803옴이었고, 공통 모드 전압 이득은 주파수에 따라 0.16V/V에서 0.29V/V 사이였습니다. CMRR(공통 모드 제거비)는 주파수가 높아질수록 감소하여 1MHz에서는 11.41dB였습니다. 차동 쌍이 완전히 매칭되지 않아 공통 모드 전압 이득이...2025.04.26
-
Common Source Amplifier의 저주파 효과 분석2025.11.181. Common Source Amplifier 회로 Common Source Amplifier는 Coupling Capacitor C1과 By-pass Capacitor C3를 포함하는 회로이다. 이 커패시터들은 리액턴스 성분으로서 주파수에 따라 임피던스가 변하는 특성을 가진다. 저주파와 고주파에서 회로의 동작이 달라지며, 이로 인해 주파수에 따른 이득 특성이 변한다. AC 등가 회로에서 ro 값을 무시할 수 있으며, 전압 이득은 주파수에 따라 변화한다. 2. Bode Plot과 주파수 응답 Bode Plot은 주파수에 따른 이득...2025.11.18
-
실험 08_공통 베이스 증폭기 예비보고서2025.04.271. 공통 베이스 증폭기 공통 베이스 증폭기는 입력 임피던스가 작기 때문에 전류를 잘 받아들이는 특성을 지니고 있다. 이 실험에서는 공통 베이스 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 2. 공통 베이스 증폭기의 전압 이득 공통 베이스 증폭기의 전압 이득은 소신호 등가회로를 이용해서 구할 수 있으며, 크기는 공통 이미터 증폭기와 같고, 위상만 반대임을 알 수 있다. 3. 공통 베이스 증폭기의 입력 임피던스 공통 베이스 증폭기의 입력 임피던스는 소신호 등가회로를 이용해서 구할 수 있...2025.04.27
-
기초실험2 capacitor(low pass filter) 결과보고서2025.05.031. Capacitor Capacitor는 전압이 인가된 경우 양단에 전하를 저장할 수 있는 수동 소자이다. 정전용량 C=Q/V=A/d이며 단위는 [F]이다. 교류전원이 인가된 상태에서 전류가 흐르지만 직류전원에서는 전류가 흐르지 않는다. 즉, DC전원에서 OPEN되어 있다. 가운데는 LPF 역할을 하는 RC회로를 의미하고, 가장 오른쪽 회로는 HPF 역할을 하는 RC회로를 나타낸다. 2. LPF (LOW-PASS FILTER) LPF는 저주파의 신호를 걸러내는 역할을 한다. 즉, 일정 주파수 이후에는 GAIN의 값이 급격하게 떨어...2025.05.03
-
전기전자공학실험-달링턴 및 캐스코드 증폭기 회로2025.04.301. 달링턴 회로 달링턴 회로는 두 개의 BJT 트랜지스터를 하나의 IC 패키지 내에 제공한다. 달링턴 회로의 베타 실효값(beta_D)은 각 트랜지스터 베타 값의 곱과 같다. 달링턴 이미터 폴로어는 일반 이미터 폴로어에 비해 높은 입력 임피던스를 가지고 있다. 달링턴 이미터 폴로어의 입력 임피던스, 출력 임피던스, 전압 이득 등을 계산하고 측정하였다. 2. 캐스코드 회로 캐스코드 회로는 Q1을 이용한 공통 이미터 증폭기가 Q2를 이용한 공통 베이스 증폭기에 직접 연결되어 있다. Q1단의 전압이득은 약 1이며, Q2단의 전압 이득은...2025.04.30
-
다단 증폭기 RC 결합기 실험2025.11.171. JFET (접합형 전계효과 트랜지스터) JFET는 3개의 단자를 가진 반도체로 PNP 및 NPN 트랜지스터와 달리 게이트, 드레인, 소스 단자로 구성된다. 교류 전압 이득, 입력 임피던스, 출력 임피던스 등의 특성을 가지며, 단일 트랜지스터 증폭기를 종속 연결하여 다단 증폭기를 구성할 수 있다. 2. 다단 증폭기 설계 및 특성 두 개의 JFET 트랜지스터를 RC 결합기로 연결하여 다단 증폭기를 구성한다. IDSS와 VP를 측정하여 직류 바이어스를 계산하고, 공통 소스 회로의 전압 이득을 구한다. 실험에서 VDD=+20V, RG...2025.11.17
-
울산대학교 전기전자실험 15. 증폭기의 주파수 응답2025.01.121. 증폭기의 주파수 응답 이번 실험에서는 주파수 변화에 따른 증폭기의 이득과 위상 변화를 관찰하였습니다. 저주파 영역에서는 주파수가 증가함에 따라 전압 이득과 위상 차이가 증가하였고, 고주파 영역에서는 전압 이득과 위상이 감소하는 것을 확인할 수 있었습니다. 이러한 관계를 나타내는 그래프를 Bode plot이라고 하며, 이는 증폭기의 주파수 특성을 이해하는 데 중요한 도구입니다. 또한 이론값과 측정값 사이에 오차가 발생한 이유는 그래프를 통해 정확한 주파수를 구하기 어려웠고, 주파수 구간 사이의 값을 알 수 없었기 때문입니다. 1...2025.01.12
