총 440개
-
적분기와 미분기의 주파수 응답특성 실험2025.11.111. PID 제어기와 아날로그 제어 제어시스템에서 오차신호를 변환하기 위해 PID(비례, 적분, 미분) 제어기가 널리 사용된다. 본 실험에서는 전통적인 아날로그 방식의 PID 제어기 구현을 다루며, 특히 적분기와 미분기의 동작원리를 이해하고 주파수 응답특성을 분석한다. 제어기의 목적은 시스템 출력값을 사용자가 원하는 값과 일치시키는 것이며, 오차에 계수를 곱하거나 오차의 적분값, 미분값에 계수를 곱하는 방식으로 동작한다. 2. 적분기의 회로 구성 및 주파수 특성 적분기는 출력전압의 일부를 커패시터를 거쳐 반전입력에 되돌려주는 구조로...2025.11.11
-
MOSFET CS Amplifier 실험 보고서2025.11.181. MOSFET CS Amplifier 회로 MOSFET을 이용한 Common Source 증폭기는 Saturation mode에서 동작하며, 드레인 전류가 게이트 전압에 의해 제어된다. CS Amplifier의 AC 등가회로에서 출력 전압은 v_o = -g_m v_gs(r_o||R_D)로 표현되며, 전압이득은 A_V = -g_m(r_o||R_D)(R_i/(R_i+R_Si))이다. 주파수가 증가할수록 커패시터의 임피던스가 감소하여 전압이득이 이론값에 가까워진다. 2. MOSFET 바이어스 및 동작 원리 MOSFET은 드레인 전류가...2025.11.18
-
울산대학교 전기전자실험 19. 선형 연산 증폭기 회로2025.01.121. 반전 증폭기 반전 증폭기의 경우 R_i값을 변경하며 측정 함으로써 R_i/R_f의 비율로 위상이 반전되어 증폭되는 것을 확인할 수 있었다. 이론값은 전압이득이 -5, 측정값은 -5.2로 조금의 오차가 발생했는데, 이는 오차가 가지고 있는 오차라고 생각할 수 있다. 2. 비반전 증폭기 비반전 증폭기의 경우에는 반전증폭기와 같은 비율로 증폭이 되고 위상도 입력과 동일하게 나오는 것을 확인했다. 이론값은 전압이득이 6, 측정값은 6.3으로 조금의 오차가 발생했는데, 이는 오차가 가지고 있는 오차라고 생각할 수 있다. 3. 가산 증폭...2025.01.12
-
서강대학교 22년도 전자회로실험 10주차 결과레포트2025.01.131. MOSFET 소스 팔로워 소스 팔로어의 이론적인 전압이득은 1/gm이 작은 값이기에, 거의 1에 가까운 이득을 보인다. 바이어스가 포함된 소스 팔로어의 경우도, 소신호 등가회로를 이용해 전압이득을 계산할 수 있다. 실험 결과, 소스 팔로어의 전압이득을 측정해본 결과, 0.93이 나왔고, 이론값과 3.9%의 오차만 있어 소스 팔로어로서 잘 동작하고 있다고 할 수 있다. 2. 1단 증폭기 1단 증폭기는 등가회로로 생각할 수 있고, 이때 전압이득은 쉽게 구할 수 있다. 실험 결과, 1단 증폭기의 전압이득은 이론값 3.955와 측정값...2025.01.13
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 7 Common Emitter Amplifier의 주파수 특성2025.05.011. Common Emitter Amplifier의 주파수 특성 이전 실험의 2차 설계 결과 회로(Ri 추가)에 대하여 모든 커패시터의 용량을 10 uF으로 하고 CE 증폭기에 100 kHz, 20 mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 Simulation하여 제출하였습니다. 출력전압의 최댓값(V_max), 최솟값(|V_min|)은 각각 159.256 [mV], 167.574 [mV]이며, V_max/|V_min| 비율은 95.036%입니다. 입력신호의 주파수가 10 Hz에서 10 MHz까지 변할 때 CE amp...2025.05.01
-
Common Emitter Amplifier의 주파수 특성 실험 결과2025.11.141. Common Emitter Amplifier Common Emitter Amplifier는 모든 BJT amplifier 구성 중에서 가장 널리 사용되는 증폭기이다. 이 실험에서는 저번 실험에서 설계한 Common Emitter Amplifier의 주파수 특성을 측정하였다. DC 전압 측정 결과 오차는 1% 내외였으나, base 전류는 13.3%의 오차를 보였다. 이는 전류값의 단위가 마이크로 단위로 매우 작아 측정 장비의 정밀도 한계로 인한 것이다. 또한 β값의 오차율은 15.3%를 나타냈다. 2. 주파수 응답 특성 주파수를...2025.11.14
-
능동 부하가 있는 공통 소오스 증폭기의 특성 분석2025.01.291. 능동 부하가 있는 공통 소오스 증폭기 능동 부하가 있는 공통 소오스 증폭기 회로는 일반적인 공통 소오스 증폭기에서 저항 대신 MOSFET 소자를 부하로 사용하는 회로이다. 이를 통해 높은 출력 임피던스와 큰 전압 이득을 얻을 수 있다. 이 회로는 고성능 증폭기를 구현할 때 많이 사용된다. 능동 부하는 일반 저항보다 높은 임피던스를 제공하므로, 전압 이득이 극대화된다. 이로 인해 능동 부하 공통 소오스 증폭기는 작은 신호 입력에서도 큰 증폭이 가능하다. 2. 능동 부하의 역할 회로에서 M_2와 M_3는 능동 부하로 작동하여 출력...2025.01.29
-
전자회로실험_A+레포트_BJT Bias Circuit2025.01.131. BJT 자기 바이어스 회로 BJT의 자기 바이어스 회로의 특성을 알아보고 이해하는 실험입니다. NPN형 BJT 자기 바이어스 회로의 동작점 전류와 전압을 측정하고 그래프를 그려 이해하였습니다. 실험에서 이미터 저항을 변화시키며 전류와 전압을 측정하고 전류이득 β를 계산하였습니다. 키르히호프 법칙을 이용하여 동작점 전류와 전압을 계산하고 실험값과 비교하였습니다. 그래프를 통해 동작점이 활성영역에 있음을 확인하였습니다. 2. BJT 전압분배 바이어스 회로 NPN형과 PNP형 BJT 전압분배 바이어스 회로의 동작점 전류와 전압을 측...2025.01.13
-
전자공학실험 21장 차동 증폭기 심화 실험 A+ 결과보고서2025.01.151. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 실험 절차를 통해 차동 증폭기의 설계 및 동작 원리, 공통 모드 전압 이득, 차동 모드 전압 이득, 공통 모드 제거비(CMRR) 등을 확인하였다. 실험 결과 분석을 통해 MOSFET의 mismatch로 인한 영향, 공통 모드 제거비 향상 방안 등을 고찰하였다. 2. 능동 부하 트랜지스터를 이용한 능동 부하의 경우 저항 부하에 비해 공정에 대한 변화량이 적고, 정확한 저항을 ...2025.01.15
-
전자공학실험 24장 연산 증폭기 응용 회로 2 A+ 결과보고서2025.01.151. 적분기 회로 이 실험에서는 연산 증폭기를 이용한 적분기 회로를 구성하고, 입력 주파수에 따른 출력 전압을 측정하여 보드 선도를 그렸습니다. 실험 결과, 입력 주파수가 증가함에 따라 출력 전압이 감소하는 것을 확인할 수 있었습니다. 이는 커패시터가 충전되는 양이 증가하여 출력 전압이 낮아지기 때문입니다. 또한 단위 이득 주파수는 약 1kHz 부근으로 나타났습니다. 2. 미분기 회로 이 실험에서는 연산 증폭기를 이용한 미분기 회로를 구성하고, 입력 주파수에 따른 출력 전압을 측정하여 보드 선도를 그렸습니다. 실험 결과, 입력 주파...2025.01.15
