
총 624개
-
Op Amp를 이용한 다양한 Amplifier 설계 결과보고서 중앙대학교 전자회로설계및실습2025.04.271. Op Amp 증폭기 설계 Op Amp는 고입력 저항, 저출력 저항, 높은 개방 이득이 특징이며 +입력단자와 -입력단자간 전압차를 증폭시키는 기능을 지닌 증폭기이다. 실험을 통해 Inverting/non-Inverting Amplifier 설계를 수행하고 입출력 전압을 측정하여 이득을 계산하고 이론값과 비교하였다. 또한 입출력 전압이 동일할 때의 주파수를 측정하고 왜곡되기 전 출력파형을 측정하였다. 2. Inverting Amplifier 동작 Inverting Amplifier를 구현하고 입력전압과 출력전압을 측정하였다. 설계...2025.04.27
-
전자회로설계실습 실습 9 결과보고서2025.01.041. Series-Shunt 피드백 증폭기 Series-Shunt 피드백 증폭기의 입력 저항과 부하 저항값에 변화를 주며 출력전압의 변화를 관찰하였다. 출력전압의 측정값이나 gain에 큰 차이가 없었다. 전원 전압을 12V에서 8V로 하강시키고 입력전압을 증가시키며 측정값의 변화를 관찰하였다. 8V로 하강시키자 일정 입력전압 이상에서 gain을 유지하지 못하고 출력전압이 전원 전압을 넘지 못하는 것을 관찰할 수 있었다. 2. Series-Series 피드백 증폭기 Series-Series 피드백 증폭기의 Rf에 변화를 주며 LED에...2025.01.04
-
실험 07_이미터 팔로워 결과보고서2025.04.281. 이미터 팔로워 증폭기 이미터 팔로워는 출력 임피던스가 작기 때문에 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 이미터 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 2. BJT 증폭기 구조 BJT를 이용한 기본적인 세 가지 증폭기 중에서 공통 이미터 증폭기를 [실험 06]에서 실험하였다. 이번 실험은 나머지 두 가지 증폭기 구조 중 이미터 팔로워에 대한 실험이다. 3. 이미터 팔로워 회로 분석 실험을 통해 이미터 팔로워 회로의 DC 조건, 입력-출력 전달 특성, ...2025.04.28
-
전자공학실험 12장 소오스 팔로워 A+ 예비보고서2025.01.131. 소오스 팔로워 증폭기 소오스 팔로워는 출력 임피던스가 작으므로, 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 소오스 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 소오스 팔로워 회로에서 입력은 게이트 단자에 인가되고, 출력은 소오스 단자에서 감지된다. 드레인 단자가 공통이므로, 공용 드레인 증폭기라고 할 수 있다. 출력 신호가 입력 신호를 따라가기 때문에 소오스 팔로워'라는 용어를 더 많이 사용한다. 또한, 출력 신호의 DC 레벨이 입력 신호의 DC 레벨에서 Vas...2025.01.13
-
중앙대 전자회로 설계 실습 예비보고서 9_피드백 증폭기 (Feedback Amplifier)2025.01.111. Series-Shunt 피드백 회로 설계 PSPICE schematic을 그리고 입력 전압원의 값을 0V에서 +6V까지 0.1V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 그렸습니다. 입력저항을 10kΩ, 부하저항을 100Ω으로 하고 같은 작업을 반복해서 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 그렸습니다. 두 경우의 transfer characteris...2025.01.11
-
전자회로설계 및 실습1_설계 실습1. OP Amp를 이용한 다양한 Amplifier 설계_예비보고서2025.01.221. 센서 측정 및 등가회로 센서의 출력신호가 주파수 2kHz의 정현파이고 peak to peak 전압이 200mV인 것을 확인했다. 센서의 부하로 10KΩ 저항을 연결했을 때 peak to peak 전압이 100mV로 감소했다. 이를 통해 센서의 Thevenin 등가회로를 구할 수 있으며, Function generator와 저항으로 이를 구현할 수 있다. 2. Inverting Amplifier 설계 및 시뮬레이션 센서의 출력을 증폭하기 위해 Inverting Amplifier를 설계했다. 설계 과정과 PSPICE 시뮬레이션 결...2025.01.22
-
비교기 예비보고서2025.04.271. 연산 증폭기의 기본 동작 원리 연산 증폭기는 고 이득 전압증폭기로, 두 개의 입력단자와 한 개의 출력단자를 가지고 있다. 연산 증폭기는 두 입력단자 전압 간의 차이를 증폭하는 차동증폭기로 구성되어 있다. 연산 증폭기를 사용하면 사칙연산이 가능한 회로를 구성할 수 있으므로 '연산 증폭기'라고 부른다. 또한 연산 증폭기를 사용하여 미분기 및 적분기를 구현할 수 있다. 연산 증폭기는 일반적으로 +Vcc 및 -Vcc의 두 개의 전원이 필요하지만, 단일 전원만을 요구하는 연산 증폭기도 상용화되어 있다. 2. 이상적인 연산 증폭기의 특성...2025.04.27
-
전자회로실험 과탑 A+ 예비 보고서 (실험 8 공통 베이스 증폭기)2025.01.291. 공통 베이스 증폭기 공통 베이스 증폭기는 베이스를 공통 단자로 사용하는 트랜지스터 증폭기 회로로, 주로 고주파 증폭기로 사용된다. 이 회로에서 입력 신호는 이미터에 인가되며, 출력 신호는 컬렉터에서 얻어진다. 베이스는 고정된 전압을 유지하며 입력과 출력 사이에서 공통 노드로 동작한다. 공통 베이스 회로는 전압 증폭에는 유리하며, 입력 신호에 비해 출력 신호가 크게 증폭된다. 또한 입력 임피던스가 매우 낮고 출력 임피던스가 비교적 높다. 2. 공통 베이스 증폭기의 특성 공통 베이스 증폭기의 특성은 다음과 같다: 1) 전류 이득은...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 11 공통 소오스 증폭기)2025.01.291. 공통 소오스 증폭기 회로 공통 소오스 증폭기 회로에서 입력(v_t)은 게이트-소오스 전압(V_GS)이고, 출력(v_o)은 드레인-소오스 전압(V_DS)이다. 게이트-소오스 사이의 소신호 입력 전압에 비례하는 전류가 드레인에 흐르고, 이 전류가 출력 쪽의 저항 R_D에 의해 전압으로 변환되면서 전압을 증폭시킨다. 바이어스 회로를 포함한 공통 소오스 증폭기 회로에서 R_1, R_2, R_S는 게이트에 적절한 바이어스 전압을 제공해 MOSFET이 활성 영역(포화 영역)에서 동작하도록 한다. 2. 공통 소오스 증폭기의 입력-출력 특성...2025.01.29
-
실험 15_다단 증폭기 예비 보고서2025.04.271. 다단 증폭기 다단 증폭기는 단일단 증폭기만으로는 이득이 부족하거나, 소오스 및 부하 임피던스와 증폭기 자체의 입력-출력 임피던스의 차이가 클 경우에 사용된다. 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하고자 한다. 2. 공통 소오스 증폭기 공통 소오스 증폭기와 소오스 팔로워를 연결하여 2단 증폭기와 3단 증폭기를 구성하였다. 이를 통해 작은 부하 저항을 구동하면서 큰 전압 이득을 얻을 수 있다. 3. 입력-출력 임피던스 다단 증폭기의 전압 이득은 증폭기 자체의 전압 이득뿐만 아니라 입력-출력 ...2025.04.27