
총 624개
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 1. Op Amp를 이용한 다양한 Amplifier 설계2025.04.301. 센서 측정 및 등가회로 센서의 출력신호를 측정하고 Thevenin 등가회로를 구하는 과정을 설명하였습니다. 센서의 출력전압이 200mV이고 부하에 걸리는 전압이 100mV일 때, 센서의 Thevenin 등가회로를 구하였습니다. 또한 Function generator의 출력을 100mV로 설정하여 센서의 등가회로를 구현하는 방법을 제시하였습니다. 2. Inverting Amplifier 설계 및 시뮬레이션 센서의 출력을 증폭하기 위해 Inverting Amplifier를 설계하였습니다. 설계 과정과 PSPICE 시뮬레이션 결과를...2025.04.30
-
아날로그회로실험및설계 Op-amp 반전, 비반전 증폭기 실험 보고서2025.01.241. 연산 증폭기(Op-amp) 연산 증폭기는 두 개의 입력 단자에서 전류가 나오면서 이를 증폭하는 소자입니다. 이미터 부분에서 들어오는 전류를 전체적으로 통제하고 효율적으로 증폭을 구현하며, 컬렉터 부분에서 이 전류를 모아 회로적으로 구현할 수 있게 합니다. 따라서 이미터 부분과 컬렉터 부분의 두 지점에서 증폭이 구현되어 연산 증폭기라고 정의됩니다. 2. 반전 증폭기(Inverting AMP) 반전 증폭기는 출력 전압이 입력 전압에 비례하지만 부호가 반전되어 나타나는 회로 구조입니다. 이상적인 Op-amp를 가정하면, 비반전 입력...2025.01.24
-
전자회로실험 A+ 11주차 결과보고서(BJT Common Base Amplifier, Emitter, Follower)2025.05.101. BJT Common Base Amplifier 이 실험에서는 BJT common base amplifier의 특성을 측정하고 분석했습니다. 실험을 통해 증폭기의 이득, 입력 및 출력 임피던스 등의 파라미터를 계산하고 측정값과 비교했습니다. 또한 common base amplifier와 emitter follower의 특성을 비교하여 차이점을 확인했습니다. 2. Emitter Follower 이 실험에서는 emitter follower 회로의 특성을 측정하고 분석했습니다. 실험을 통해 emitter follower의 이득, 입력...2025.05.10
-
중앙대학교 전자회로설계실습 예비9. 피드백 증폭기 (Feedback Amplifier) A+2025.01.271. Series-Shunt 피드백 회로 설계 시뮬레이션을 통해 입력 전압 변화에 따른 출력 전압 변화를 확인하였습니다. 입력 저항과 부하 저항 값을 변경하여 비교 분석한 결과, 회로의 이득이 동일하여 동일한 transfer characteristic curve를 관찰할 수 있었습니다. 또한 입력 전압을 고정하고 전원 전압을 변화시킬 경우, 특정 전압 이상에서는 출력 전압의 변화가 없는 것을 확인하였습니다. 이는 P-type MOSFET의 특성으로 인해 Drain 전압이 Source 전압보다 높을 수 없기 때문입니다. 2. Seri...2025.01.27
-
중앙대학교 전자회로설계실습 예비11. Push-Pull Amplifier 설계 A+2025.01.271. Classic Push-Pull Amplifier 특성 그림 1(a) 회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile에서 Analysis type을 DC Sweep으로 설정하고서 DC 전압원의 값을 –12 V에서 +12 V까지 0.001 V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 확인하였다. 이를 통해 입력전압의 절...2025.01.27
-
Push-Pull Amplifier 설계 예비보고서2025.04.271. Push-Pull 증폭기 동작 이해 이 실험의 목적은 Ω Ω인 경우, Push-pull 증폭기의 동작을 이해하고 Deadzone과 Crossover distortion 현상을 파악하며 이를 제거하는 방법에 대해서 실험하는 것입니다. 실험에 사용되는 장비와 부품은 Function Generator, Oscilloscope, DC Power Supply, DMM, NPN Transistor 2N3904, PNP Transistor 2N3906, 1kΩ 저항, 100Ω 저항, UA741cp op-amp 등입니다. 2. Classic...2025.04.27
-
홍익대학교 전자회로(2) 최종 프로젝트 보고서2025.04.261. 2-stage OP-Amp 설계 2-stage OP-Amp 회로를 설계하였으며, 모든 트랜지스터가 Saturation 영역에서 동작하도록 하였다. 또한 OP-Amp의 Small-Signal Gain이 50dB 이상, Gain*Bandwidth가 100MHz 이상, Phase Margin이 45도 이상이 되도록 설계하였다. 이를 위해 각 트랜지스터의 크기와 바이어스 전류를 조절하였으며, Compensation Capacitor를 추가하여 Phase Margin을 확보하였다. 2. Unity-gain Buffer 설계 Unity-...2025.04.26
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 결과보고서 1. Op Amp를 이용한 다양한 Amplifier 설계2025.04.301. Inverting Amplifier 설계 Inverting Amplifier의 설계에서 5의 gain을 얻는 것을 목표로 회로를 설계하였다. Inverting Amplifier의 R2은 경험적 최댓값인 1MΩ으로 설계하였고 R1에 200kΩ을 사용했다. 출력전압은 1Vpp로 gain 5를 만족하였다. Inverting Amplifier의 3dB bandwidth는 149.5kHz, unit gain frequency는 706.83kHz로 측정하였다. 2. Non-Inverting Amplifier 설계 Non-Inverting...2025.04.30
-
A+맞은_전기전자기초실험2_일반실험6_결과보고서_op-amp특성,Schmitt trigger,unitygain voltage follower2025.05.101. op Amp의 입출력 전달 특성(No Feedback) op Amp의 입출력 전달 특성(No Feedback)에 대해 설명하고 있습니다. Vin+가 Vin-보다 크면 출력전압 Vout이 VH(10V)값이 되고, Vin+가 Vin-보다 작으면 Vout이 VL(0V)값이 됩니다. 또한 Vin+와 Vin-의 전압차(Vd)가 0.1mV 이하가 되면 Vout이 VH와 VL 사이의 의미 있는 값을 갖게 됩니다. 2. Schmitt Trigger (Positive Feedback) Schmitt Trigger 회로에 대해 설명하고 있습니다...2025.05.10
-
디지털 논리실험 7주차 예비보고서2025.05.061. S-R Latch S-R Latch는 S와 R 입력에 따라 출력 값이 변화한다. S=1, R=0 또는 S=0, R=1이면 출력 값이 변화하고, S와 R이 모두 0이면 출력 값을 유지한다. S와 R이 모두 1일 때는 출력 값이 모두 0이 되어 Invalid 상태가 된다. 2. Pulse Detector와 CLK Pulse Detector는 CLK 신호가 내려가는 타이밍에만 가상의 enable 값이 1이 되어 J와 K 값을 읽는다. 이를 통해 CLK 신호의 순간적인 변화를 감지할 수 있다. 3. J-K Flip-flop J-K F...2025.05.06