
총 47개
-
MOSFET의 특성 실험2025.05.111. MOSFET의 동작 원리 MOSFET 소자는 게이트의 전압을 인가시켜 드레인과 소스 사이에 채널을 형성하고, 그 채널을 통해 전류가 흐르게 하는 소자이다. 게이트, 드레인, 소스, 바디의 4단자로 구성되어 있으며, 게이트 전압을 변화시킴으로써 채널의 폭이 변화하고 그에 따라 전류가 변화하게 된다. 2. MOSFET의 드레인 특성곡선 실험 결과에 따르면 V_GS값이 3V까지는 I_D가 급격하게 증가하다가 4V 이후부터는 기울기가 감소하여 증가하는 것을 확인할 수 있었다. 이로 미루어 보아 핀치오프 전압은 약 4V라고 할 수 있고...2025.05.11
-
전자회로실험 과탑 A+ 예비 보고서 (실험 13 공통 게이트 증폭기)2025.01.291. 공통 게이트 증폭기 공통 게이트 증폭기는 게이트 단자를 공통으로 하고, 입력 신호가 소스에, 출력 신호가 드레인에 걸리는 회로입니다. 이 회로는 주로 넓은 대역폭에서 동작하며, 전류 이득이 큰 것이 특징입니다. 입력 신호는 소스 단자에 인가되며, 드레인에서 출력 신호가 나타납니다. 게이트는 고정되어 있어, 입력 신호는 소스에서 드레인으로 흐르는 전류를 제어하게 됩니다. 입력 임피던스는 매우 낮고, 출력 임피던스는 상대적으로 높습니다. 전압 이득은 대략적으로 g_m * R_D로 나타낼 수 있으며, 공통 게이트 증폭기는 전류 이득...2025.01.29
-
[전자공학응용실험]4주차_3차실험_실험12,13 소오스 팔로워, 공통 게이트 증폭기_예비레포트_A+2025.01.291. Source follower 소스 팔로워 회로에서는 입력이 게이트 단자에 인가되고 출력은 소스 단자에서 모니터링됩니다. 드레인 단자가 공통이므로 공통 드레인 증폭기라고 할 수 있습니다. 출력 신호가 입력 신호를 따르기 때문에 '소스 팔로워'라는 용어가 더 자주 사용됩니다. 2. Common gate amplifier 공통 게이트 증폭기 회로에서는 입력이 소스 단자에 인가되고 출력은 드레인 단자에서 관찰됩니다. 게이트 단자가 공통이므로 공통 게이트 증폭기라고 합니다. 이 회로는 입력 임피던스가 높고 출력 임피던스가 낮은 특성을 ...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 21 차동 증폭기 심화 실험)2025.01.291. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 주요 동작 원리는 입력 트랜지스터(M1, M2)가 차동 입력 신호를 증폭하고, 전류 거울(M3, M4)이 정전류원을 구성하며, 부하 트랜지스터(M5, M6)가 능동 부하로 작동하여 높은 출력 저항과 전압 이득을 제공한다. 이 회로는 높은 선형성과 잡음 억제 특성으로 고성능 아날로그 설계에서 필수적인 역할을 한다. 2. 공통 모드 제거비(CMRR) 차동 증폭기의 공통 모드 제...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 17 능동 부하가 있는 공통 소오스 증폭기)2025.01.291. 능동 부하가 있는 공통 소오스 증폭기 이 실험에서는 능동 부하가 있는 공통 소오스 증폭기 회로를 구성하고, 전압 이득을 구하는 것이 목적이다. 능동 부하는 아날로그 증폭기에서 널리 사용되며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 능동 부하가 있는 공통 소오스 증폭기는 일반 저항 대신 MOSFET을 부하로 사용하여 출력 임피던스를 크게 만들고, 높은 전압 이득을 제공한다. 이 회로는 고성능이 요구되는 증폭 회로에서 사용되며, 작은 입력 변화에도 큰 출력 증폭을 가능하게 하는 장점이 있다. 2...2025.01.29
-
증폭기의 주파수 응답 특성2025.01.021. 공통 소스 증폭기의 주파수 응답 특성 공통 소스 증폭기의 입력-출력에 원하는 DC 전압 및 전압 이득이 나오게 하기 위해 DC 전류와 전류를 결정하여 회로를 구성했습니다. 입력 신호의 주파수를 변화시키면서 전압 이득의 변화를 측정하여 보드 선도를 그렸고, 이를 통해 3dB 대역폭을 구했습니다. 또한 이득 대역폭 곱을 계산하고, 이를 증가시키기 위한 방안으로 회로를 closed loop로 만드는 것을 제안했습니다. 2. 공통 소스 증폭기의 소신호 등가 모델 그림 [18-5]의 실험회로를 소신호 등가 모델을 사용하여 등가회로로 표...2025.01.02
-
전자회로실험 과탑 A+ 결과 보고서 (실험 9 MOSFET 기본 특성)2025.01.291. NMOS 회로의 전류-전압 특성 NMOS 회로는 공통 소스 증폭기 회로로, 입력 신호가 NMOS 트랜지스터의 게이트에 인가되어 출력 전압을 변조하는 구조다. 게이트와 소스 간 전압 V_GS가 임계 전압 V_th보다 클 때 트랜지스터가 켜져서 드레인에서 소스로 전류가 흐르게 된다. 출력 전압은 V_DD - I_D * R_D로 계산된다. 2. PMOS 회로의 전류-전압 특성 PMOS 회로는 공통 소스 증폭기 회로로, NMOS와는 반대로 동작한다. PMOS는 게이트 전압이 소스 전압보다 낮을 때 턴온된다. 게이트와 소스 간 전압 V...2025.01.29
-
MOSFET 실험 3-Single Stage Amplifier 2_예비레포트2025.01.121. Common Drain 회로 Common Drain 회로는 입력 신호가 Gate에 인가되고 Source에서 출력 신호가 나오도록 구성된다. Drain이 접지되어 입력과 출력에 공통 단자의 역할을 하므로 Common Drain 증폭기라 한다. DC Analysis를 통해 Gain을 얻을 수 있고 이를 T-Model 해석에 이용하면 Gain은 약 1이 된다. 따라서 Common Drian 회로는 Gain이 1인 비반전 회로가 되며 Source follower라 부르기로 한다. Common Drain 회로는 Gain이 1이므로 입력...2025.01.12
-
전자회로실험 과탑 A+ 결과 보고서 (실험 13 공통 게이트 증폭기)2025.01.291. 공통 게이트 증폭기 공통 게이트 증폭기 회로의 입력과 출력 특성, 전압 이득, 위상 반전 특성, 응용 분야 등을 설명하였다. 실험을 통해 R_D 값 변화에 따른 회로 성능 변화, 입력 전압 변화에 따른 출력 전압 특성, MOSFET의 동작 영역 변화 등을 확인하였다. 또한 전압 이득 측정 실험을 통해 공통 게이트 증폭기의 증폭 특성을 이해할 수 있었다. 2. MOSFET 특성 공통 게이트 증폭기에서 MOSFET의 트랜스컨덕턴스, 출력 저항 등 소신호 파라미터를 측정하고, 이를 이용하여 이론적인 전압 이득을 계산하였다. MOSF...2025.01.29
-
전자공학실험 11장 공통 소오스 증폭기 A+ 예비보고서2025.01.131. 공통 소오스 증폭기 이 실험에서는 MOSFET을 이용한 공통 소오스 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 공통 소오스 증폭기는 게이트가 입력 단자, 드레인이 출력 단자, 소오스가 공통 단자인 증폭기로서 높은 전압 이득을 얻을 수 있는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 소오스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다. 2. MOSFET 소신호 등가회로 MOSFET이 포화 영역에서...2025.01.13