
총 894개
-
중앙대학교 전자회로설계실습 예비보고서92025.01.111. Series-Shunt 피드백 증폭기 설계 Series-Shunt 구조의 피드백 증폭기를 설계하고 실험하였습니다. 입력 전압을 0V에서 6V까지 변화시키면서 출력 전압의 변화를 관찰하였습니다. 입력 저항과 부하 저항의 값을 변경하여도 동일한 결과가 나오는 것을 확인하였습니다. 또한 입력 전압을 2V로 고정하고 전원 전압을 변화시켰을 때 출력 전압이 일정 수준 이상에서 더 이상 변하지 않는 것을 확인하였습니다. 2. Series-Series 피드백 증폭기 설계 Series-Series 구조의 피드백 증폭기를 설계하고 실험하였습니...2025.01.11
-
실험 9. CE 회로의 특성 실험2025.05.111. 베이스 바이어스 회로 베이스 바이어스 회로는 베이스 전류가 일정하게 고정되는 특징을 가지고 있습니다. 하지만 컬렉터 전류값이 β값에 의존성이 크고 베이스 저항으로 값이 정해지므로 보통 스위칭 회로로써 사용됩니다. 2. 이미터 귀환 바이어스 회로 이미터 귀환 바이어스 회로는 베이스 바이어스 회로에 이미터 저항을 추가하여 안정도를 높인 회로입니다. 컬렉터 전류값에 이미터저항의 값이 크면 클수록 β값을 무시할 수 있다는 특징이 있습니다. 3. 컬렉터 귀환 바이어스 회로 컬렉터 귀환 바이어스 회로는 컬렉터의 전류값이 컬렉터 저항에 의...2025.05.11
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 8장 연습문제 풀이2025.01.021. 공통소스 JFET 증폭기의 전압이득 공통소스 JFET 증폭기의 전압이득을 계산하기 위해 먼저 트랜스컨덕턴스 gm을 계산하고, 이를 이용하여 출력전압을 구한다. 출력전압은 입력전압에 비해 위상이 반전된다. 2. 공통 드레인 JFET 증폭기의 전압이득 공통 드레인 JFET 증폭기의 전압이득을 구하기 위해 교류소스저항 rs를 계산하고, 이를 이용하여 출력전압을 구한다. 출력전압은 입력전압과 동상이다. 3. 공통소스 MOSFET 교류증폭기의 전압이득 공통소스 MOSFET 교류증폭기의 전압이득을 구하기 위해 먼저 트랜스컨덕턴스 gm을 ...2025.01.02
-
공통 소오스 증폭기의 특성 분석2025.01.021. MOSFET 소신호 등가회로 MOSFET의 소신호 등가회로는 트랜지스터의 내부 동작 특성을 전류원, 저항 등으로 모델화한 것입니다. 하이브리드 모델과 T모델이 대표적이며, 이를 통해 MOSFET의 트랜스컨덕턴스와 출력 저항 등의 특성을 분석할 수 있습니다. 2. 공통 소오스 증폭기의 특성 공통 소오스 증폭기는 MOSFET을 이용한 선형 증폭기 회로입니다. MOSFET이 포화 영역에서 동작할 때 입력 전압과 드레인 전류 사이에 제곱의 법칙이 성립하므로 비선형적인 특성을 보입니다. 이를 선형화하기 위해 DC 바이어스 전압과 소신호...2025.01.02
-
[전자공학응용실험]7주차_5차실험_실험 15 다단 증폭기_예비레포트_A+2025.01.291. 다단 증폭기 다단 증폭기의 개념과 등가회로를 설명하고, 다단 증폭기의 전압 이득 계산 방법을 제시하였습니다. 또한 작은 부하 저항을 구동하기 위한 2단 및 3단 증폭기 구성 방법을 설명하였습니다. 2. MOSFET 증폭기 특성 공통 소스 증폭기, 소스 팔로워 증폭기, 공통 게이트 증폭기의 전압 이득, 입력 임피던스, 출력 임피던스 특성을 정리하였습니다. 이를 바탕으로 다단 증폭기 설계 시 고려해야 할 사항을 설명하였습니다. 3. 2단 증폭기 설계 공통 소스 증폭기와 소스 팔로워를 연결한 2단 증폭기 회로를 제시하고, 이 회로의...2025.01.29
-
RC 회로 실험 결과 보고서2025.01.211. RC 회로 RC 회로는 저항과 축전기로 구성된 회로로, 축전기에 인가되는 전압의 시간적 변화를 오실로스코프로 관측하고 회로의 시간상수를 구할 수 있다. 축전기의 충전과 방전 과정을 실험적으로 확인하고 이해할 수 있다. 2. 시간상수 RC 회로의 시간상수는 저항과 축전기의 값을 곱한 것으로, 실험을 통해 측정된 시간상수와 이론값을 비교하여 상대오차를 계산할 수 있다. 오차가 발생하는 이유로는 오실로스코프 조절, 전선 저항, 회로 구성 등이 있다. 3. 입력 신호 파형 RC 회로에 구형파, 삼각파, 정현파 등 다양한 입력 신호 파...2025.01.21
-
전자회로설계 및 실습1_설계 실습1. OP Amp를 이용한 다양한 Amplifier 설계_예비보고서2025.01.221. 센서 측정 및 등가회로 센서의 출력신호가 주파수 2kHz의 정현파이고 peak to peak 전압이 200mV인 것을 확인했다. 센서의 부하로 10KΩ 저항을 연결했을 때 peak to peak 전압이 100mV로 감소했다. 이를 통해 센서의 Thevenin 등가회로를 구할 수 있으며, Function generator와 저항으로 이를 구현할 수 있다. 2. Inverting Amplifier 설계 및 시뮬레이션 센서의 출력을 증폭하기 위해 Inverting Amplifier를 설계했다. 설계 과정과 PSPICE 시뮬레이션 결...2025.01.22
-
마이크로 프로세서 기본 및 환경 세팅, I/O 기초와 시리얼 통신2025.01.021. 마이크로 프로세서 기본 개념 및 환경 세팅 이 실험에서는 마이크로 프로세서의 기본 개념을 익히고, 사용할 마이크로 프로세서 보드의 사양 및 상세 정보를 확인하는 방법을 습득했습니다. 또한 개발 환경을 세팅하고 기초 예제를 통해 장치의 정상 작동을 확인했습니다. 2. 디지털 I/O와 아날로그 I/O 사용 이 실험에서는 아두이노에서 지원하는 디지털 I/O와 아날로그 I/O를 사용하는 기초적인 실험을 진행했습니다. 이를 통해 시리얼 통신 및 프로그램 디버깅 방법을 학습했습니다. 3. 풀업/풀다운 저항과 아날로그 입출력 실험을 통해 ...2025.01.02
-
회로이론및실험1 16장 미분기와 적분기 회로 A+ 예비보고서2025.01.131. 적분기 회로 적분기 회로는 커패시터와 연산증폭기의 성질을 이용하여 구성할 수 있다. 입력신호를 적분하여 출력신호로 나타내며, 저주파 이득을 제한하기 위해 저항 Rs를 병렬로 연결한다. 시상수 RC는 입력신호의 주기와 비슷한 값으로 결정한다. 2. 미분기 회로 미분기 회로는 적분기와 유사하게 커패시터와 연산증폭기의 성질을 이용하여 구성할 수 있다. 입력신호를 미분하여 출력신호로 나타내며, 고주파 이득이 커지는 문제를 해결하기 위해 입력신호와 커패시터 사이에 Rs를 연결한다. 3. RC 적분기 특성 RC 적분기에 구형파가 입력되면...2025.01.13
-
테브난의 등가회로 실험2024.12.311. 테브난의 정리 테브난의 정리는 복잡한 회로를 단순화하여 나타낼 수 있는 방법입니다. 회로의 임의의 두 지점을 지정하여 분석하면 전체 회로를 하나의 등가전원과 직렬로 연결된 임피던스로 표현할 수 있습니다. 이를 통해 회로의 물리적 특성을 이해하는 데 도움이 됩니다. 2. 테브난 등가회로 테브난 등가회로는 테브난의 정리를 적용하여 회로를 단순화한 형태입니다. 회로의 구조를 알고 있는 경우 계산을 통해 등가회로를 구할 수 있으며, 회로 구조를 모르는 경우 실험적 측정을 통해 등가회로를 구할 수 있습니다. 등가회로를 통해 회로의 특성...2024.12.31