총 7개
-
전자회로1 HSPICE 프로젝트: MOSFET 트랜지스터 특성 분석2025.11.171. MOSFET 트랜지스터 특성 및 동작 영역 MOSFET의 Cutoff, Saturation, Linear(Triode) 영역의 특성을 분석했다. VGS-VTH=VDS 지점이 Saturation과 Linear 영역의 경계이며, VDS=VDD인 영역이 Cutoff 영역이다. HSPICE 시뮬레이션을 통해 V2 전압 변화에 따른 각 영역으로의 진입 시점을 확인했다. 트랜지스터 M1에서 V2=0.498V일 때 Saturation 영역으로, V2=0.817V일 때 Linear 영역으로 진입함을 확인했다. 2. Transconductan...2025.11.17
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 4 MOSFET 소자 특성 측정2025.05.011. MOSFET 특성 parameter 계산 데이터 시트를 사용하여 문턱 전압 VT와 전도도 계수 kn을 구했습니다. kn을 구하기 위해 필요한 수식과 수치를 자세히 설명했습니다. 또한 구한 kn 값을 이용하여 과전압 VOV=0.6V일 때의 전도 transconductance gm 값을 계산했습니다. 2. MOSFET 회로도 구성 및 시뮬레이션 OrCAD를 사용하여 MOSFET 회로도를 설계했습니다. PSPICE를 이용해 드레인 전류-게이트 전압(iD-vGS) 특성 곡선을 시뮬레이션했습니다. 이를 통해 문턱 전압 VT를 구하고 데...2025.05.01
-
중앙대 전자회로 설계 실습 예비보고서 4_MOSFET 소자 특성 측정2025.01.111. MOSFET 특성 parameter 계산 Data Sheet를 이용하여 MOSFET의 문턱전압 Vth와 포화전류 Id,sat을 구하였습니다. 문턱전압 Vth를 구할 때 필요한 수식과 수치를 자세히 설명하였고, Vgs=0.6V일 때의 Id 값도 계산하였습니다. 2. MOSFET 회로도 구성 및 시뮬레이션 OrCAD를 이용하여 MOSFET 회로도를 설계하고, PSPICE로 Id-Vds 특성곡선을 시뮬레이션하였습니다. 시뮬레이션 결과를 이용하여 문턱전압 Vth와 포화전류 Id,sat을 구하고, 이를 Data Sheet 값과 비교하였...2025.01.11
-
MOSFET Current Mirror 설계 및 실습2025.11.131. 단일 Current Mirror 설계 N-Type MOSFET 2N7000을 이용하여 Reference 전류가 흐르는 단일 Current Mirror를 설계한다. 트랜지스터의 Transconductance Parameter를 Data sheet에서 구하고, Saturation 영역에서 동작하기 위한 조건을 분석한다. 출력저항은 Channel Length Modulation 효과를 고려하여 계산하며, 10mA의 전류원 설계를 목표로 한다. OrCAD와 PSPICE를 이용한 시뮬레이션으로 설계값을 검증한다. 2. Cascode C...2025.11.13
-
서강대학교 22년도 전자회로실험 9주차 결과레포트2025.01.131. MOSFET 특성 및 바이어스 회로 MOSFET은 p-type substrate 위에 n+의 source, drain단자를 구성하고, 채널과 oxide로 분리되어있는 Gate를 이용해 channel에 전류가 흐르는 것을 조절하는 3 terminal device이다. NMOS의 ID – VDC 특성에서 VG가 threshold voltage Vth보다 크다면, n-channel이 형성되어 드레인과 소스 사이에 전류가 흐를 수 있다. 이때 VDS에 따라 MOS의 동작 영역이 triode region과 saturation regio...2025.01.13
-
물리전자2 과제5: 트랜지스터 Load Line 및 FET 특성2025.11.181. Load Line과 트랜지스터 동작점 Load line은 외부 인가 전압에 따른 출력 전류를 예측하기 위해 필요하다. E = iDR+vD 식의 그래프와 트랜지스터의 I-V 특성곡선을 같은 그래프에 그려 교점을 찾으면 정상상태의 전류와 전압값을 얻을 수 있다. VG 값의 변화에 따라 iD와 vD가 달라지며, VG 증가 시 전류는 증가하고 전압은 감소하여 트랜지스터가 ON되고, VG 감소 시 전류는 감소하여 OFF된다. 2. JFET의 동작 원리 및 Pinch-off JFET는 G 터미널의 바이어스로 제어된다. G에 양의 바이어스...2025.11.18
-
서강대학교 22년도 전자회로실험 5주차 결과레포트 (A+자료)2025.01.121. 바이폴라 트랜지스터 BJT 바이폴라 트랜지스터는 두개의 pn 접합이 연결된 구조로, 세개의 단자 베이스, 이미터, 콜렉터가 있다. 바이폴라 트랜지스터의 전압-전류 특성은 IC와 IB의 비를 β라고 하며, 보통 100~200의 큰 값을 가진다. 하지만 IE와 IC의 비인 α는 1에 매우 가까운 수치가 된다. BJT는 VCE, VBE에 따라 동작 영역이 바뀌게 되는데, 일반적으로 가장 많이 BJT를 활용할 수 있는 영역은 능동영역으로, VCE가 VCEsat (=0.4V) 이상이고, VBE는 다이오드의 턴온전압과 비슷한 0.7V 이...2025.01.12
