총 5개
-
디지털 VLSI 설계: Dynamic CMOS 회로 설계 및 시뮬레이션2025.11.161. Dynamic CMOS 회로 설계 Dynamic CMOS는 PMOS 풀-업 네트워크와 NMOS 풀-다운 네트워크로 구성된 논리 회로이다. 클록 신호가 0일 때 PMOS가 활성화되어 출력이 1로 충전되고, 클록 신호가 1일 때 NMOS 풀-다운 네트워크가 활성화되어 입력 신호에 따라 출력이 결정된다. Dynamic CMOS는 정적 CMOS와 달리 클록 신호에 의존하므로 타이밍 특성이 중요하며, 직렬 연결 시 특별한 주의가 필요하다. 2. HSPICE 시뮬레이션 및 검증 HSPICE를 이용하여 Dynamic CMOS 회로의 동작을...2025.11.16
-
홍익대학교 전자회로(2) H-SPICE 시뮬레이션 보고서2025.04.261. CS Amp 설계 CS Amp 설계 시 전압이득 20 정도를 얻기 위해 M2 NMOS TR의 W/L 크기와 Vb 바이어스 전압을 조절하였다. M2가 Current Source로 동작할 수 있도록 VDS에 따른 전류 변화가 작은 조건을 찾았으며, 전압이득을 높이기 위해 M1 PMOS TR의 W 크기를 조절하였다. 최종적으로 M2의 W/L을 0.6um, Vb를 0.62V로 설정하고 M1의 W를 0.4um로 설정하여 전압이득 22.4를 얻었다. 2. Transient 시뮬레이션 Vin에 1.86V DC 바이어스와 10mV Peak-...2025.04.26
-
전자회로1 HSPICE 프로젝트: MOSFET 트랜지스터 특성 분석2025.11.171. MOSFET 트랜지스터 특성 및 동작 영역 MOSFET의 Cutoff, Saturation, Linear(Triode) 영역의 특성을 분석했다. VGS-VTH=VDS 지점이 Saturation과 Linear 영역의 경계이며, VDS=VDD인 영역이 Cutoff 영역이다. HSPICE 시뮬레이션을 통해 V2 전압 변화에 따른 각 영역으로의 진입 시점을 확인했다. 트랜지스터 M1에서 V2=0.498V일 때 Saturation 영역으로, V2=0.817V일 때 Linear 영역으로 진입함을 확인했다. 2. Transconductan...2025.11.17
-
디지털집적회로설계 14주차 실습: 4-Bit RCA with D-FF2025.11.161. D-Flip Flop (D-FF) 설계 Positive edge-triggered D-FF를 트랜지스터 레벨에서 설계하고 레이아웃을 구성했다. 전송 게이트 방식을 채택하여 트랜지스터를 효율적으로 사용했으며, SPICE 추출 후 시뮬레이션을 통해 동작을 검증했다. Delay(trise, tfall, tpdr, tpdf), Area, Power Consumption을 측정하여 성능을 평가했다. 2. 4-Bit Ripple Carry Adder (RCA) 구현 CMOS Full Adder를 기반으로 4-bit RCA를 구성했다. 각...2025.11.16
-
Tunnel-FET Based SRAM Bit Cell Design2025.05.101. TFET 디바이스 및 특성 TFET는 밴드-대-밴드 터널링 메커니즘을 사용하여 MOSFET의 60mV/decade 한계를 극복할 수 있는 초저전력 애플리케이션의 유망한 후보로 부상했다. TFET 디바이스의 단방향 전류 전도 특성과 낮은 온전류로 인해 SRAM 셀의 견고성이 저하되는 문제가 있다. 이 논문에서는 TFET 회로 스위칭/출력 특성/성능과 기본 물리학을 자세히 분석하고, SRAM의 평가 요소인 SNM을 조사하고 표현한다. 또한 TFET와 MOSFET을 함께 사용하는 하이브리드 GAA 6T SRAM을 제안한다. 2. S...2025.05.10
