
중앙대 전기회로설계실습 예비보고서5 (보고서 1등)
본 내용은
"
중앙대 전기회로설계실습 예비보고서5 (보고서 1등)
"
의 원문 자료에서 일부 인용된 것입니다.
2023.06.27
문서 내 토픽
-
1. Function Generator 사용법Function generator의 사인파, 삼각파, 사각파 출력 기능을 익히고 주파수와 진폭을 설정하는 방법을 설명하였습니다. 또한 Function generator의 출력 저항이 50Ω인 Thevenin 등가회로와 이에 따른 Loading Effect에 대해 설명하였습니다.
-
2. Oscilloscope 사용법Oscilloscope의 초기 설정 방법과 수평/수직 축 조정, 파형 측정 방법 등을 단계별로 설명하였습니다. 또한 Oscilloscope 프로브의 입력 저항과 커패시턴스가 회로에 미치는 영향에 대해 설명하였습니다.
-
1. Function Generator 사용법Function Generator는 다양한 파형을 생성할 수 있는 중요한 전자 장비입니다. 이를 효과적으로 사용하기 위해서는 주파수, 진폭, 오프셋 등의 파라미터를 적절히 조절할 수 있어야 합니다. 주파수 범위, 출력 전압 범위, 파형 종류 등 각 Function Generator의 사양을 잘 파악하고, 실험 목적에 맞게 설정하는 것이 중요합니다. 또한 외부 트리거 신호를 이용하여 동기화된 파형을 생성할 수 있는 기능도 활용도가 높습니다. Function Generator 사용법을 숙지하면 다양한 전자 회로 및 시스템 설계와 분석에 큰 도움이 될 것입니다.
-
2. Oscilloscope 사용법Oscilloscope는 전자 회로의 동작을 시각적으로 확인할 수 있는 필수적인 계측 장비입니다. 효과적인 Oscilloscope 사용을 위해서는 수직 및 수평 스케일 조절, 트리거 설정, 측정 모드 선택 등 다양한 기능을 숙지해야 합니다. 특히 고속 디지털 신호 분석을 위해서는 샘플링 속도, 메모리 깊이 등의 사양을 고려해야 합니다. 또한 프로브 선택과 연결 방법도 중요한데, 회로 부하를 최소화하고 노이즈 영향을 줄일 수 있는 방법을 익혀야 합니다. Oscilloscope 사용법을 충분히 이해하면 전자 회로 및 시스템 개발과 문제 해결에 큰 도움이 될 것입니다.
-
12. Stopwatch 설계 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증] 11페이지
아날로그 및 디지털 회로 설계 실습-실습 12 예비보고서-Stopwatch 설계소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.12.02(목)분반, 조**분반, *조학번2*******이름***1. 실습을 위한 이론적 배경:Stopwatch 설계를 위해 높은 사양의 stopwatch 제작 이전에 부분 회로(sub-system)를 하나씩 완성한 후 통합하여 전체 stopwatch 를 설계하는 것이 오류를 방지하기에 좋다.실험에서 사용할 7-segment LED 는 숫자를 표시하는 7개의 LED 와 소수점을 나타내는 1개...2022.11.16· 11페이지 -
1. 초전형(Pyroelectric) 적외선 센서 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증] 7페이지
아날로그 및 디지털 회로 설계 실습-실습 1 예비보고서-초전형(Pyroelectric) 적외선 센서소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.09.09(목)분반, 조**분반, *조학번2*******이름***1. 실습을 위한 이론적 배경:신호및시스템 과목에 있는 전달함수 개념을 통해 High-Pass Filter 를 저항과 커패시터로 직접 설계할 수 있어야 하며, 3dB-frequency 가 가지는 의미와 구하는 방법을 정확히 알고 소자의 값들을 직접 구할 수 있는 능력이 필요하다.또한 기초전자회로의 Op-amp...2022.09.09· 7페이지 -
8. 래치와 플립플롭 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증] 12페이지
아날로그 및 디지털 회로 설계 실습-실습 8 예비보고서-래치와 플립플롭소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.11.04(목)분반, 조**분반, *조학번2*******이름***1. 실습을 위한 이론적 배경:기억소자는 크게 래치와 플립플롭으로 나눌 수 있으며 래치는 클록신호가 1일 때 입력에 따라 출력도 바뀌는데 반해 플립플롭은 클록신호가 0에서 1 혹은 1에서 0으로 바뀌는 edge 에서만 입력에 따라 출력이 바뀐다.먼저 래치에 대해 알아보자.두 NOR 게이트로 만들어진 RS 래치 :- R=reset, S=s...2022.10.02· 12페이지 -
10. 7-segment / Decoder 회로 설계 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증] 12페이지
아날로그 및 디지털 회로 설계 실습-실습 10 예비보고서-7-segment / Decoder 회로 설계소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.11.18(목)분반, 조**분반, *조학번2*******이름***1. 실습을 위한 이론적 배경:디코더는 2진부호, BCD 부호, 기타 여러 가지 부호들을 부호가 없는 형태로 바꾸는 변환회로이며 계산기의 BCD 부호를 발광 Diode 를 이용한 10개의 수치로 나타내는 수치 디스플레이 장치 등에 사용된다.N 개의 입력에 대해 최대 2N 개의 출력 단자가 가능하며 BCD-...2022.11.01· 12페이지 -
[A+보고서] 중앙대 전기회로설계실습 결과보고서 3. 분압기(Voltage Divider) 설계 8페이지
중앙대학교 전자전기공학부설계실습 3. 분압기(Voltage Divider) 설계분 반 :실험 일자 :2019. 10. 10.제출 일자 :2019. 10. 17.조 :이름 (학번):◎요약:부하효과를 고려하지 않고 분압기를 설계하였더니 정격전압 조건인 3V±10%을 만족하였지만, IC chip의 등가부하 저항을 연결하였을 때는 출력하려 했던 전압과 완전히 다른 값이 측정되었다. 이는 부하를 연결할 때 저항값의 변화를 고려하지 않았기 때문이다.부하를 고려하여 회로를 설계하였을 때는 등가부하 저항에 걸리는 전압이 설계 조건을 잘 만족하였지...2020.09.22· 8페이지