2015년도 제2학기기초회로실험Ⅱ기초회로실험Ⅱ실험13. CMOS-TTL interface학 부 : 전자공학부제 출 일 : 2015. 09. 16실험제목 : CMOS-TTL ... .CMOS는 MOSFET방식이다. 즉 반도체에 적당한 불순물을 첨가하여 원하는 성질의 반도체인 P-MOS와 N-MOS를 만들어 낸다. CMOS는 저전위 상태에서 고전위 상태로의 변화 ... +15+15약 12V약 15V이상(5) CMOS가 TTL의 +5[V]보다 큰 +VDD에서 동작할 때 높은 전압정격을 갖는 open collector 형 TTL을 사용할 수 있
예비보고서실험13. CMOS-TTL interface과목명기초회로실험 II담당교수실험 조학과전자공학과학번이름1. 목적(1) CMOS의 동작을 이해한다.(2) CMOS와 TTL ... 이 (-)일 때 전도③ nMOS는 gate-source 전압이 0[V],pMOS는 gate-source 전압이 5[V]일 때 off· CMOS inverter에서는 입력이 low이 ... FET는 각각 off, on되므로출력은 low가 됨.· CMOS의 경우 두 개의 FET 중 하나는 항상 off로 CMOS VDD-Gnd 사이에 연속적으로 전류 후르지 않아 소비전력
결과보고서실험 13. CMOS-TTL interface과목명기초회로실험 II학과전자공학과1. 실험(1) 의 회로를 구성하고, VDD(핀 14번)를 +10[V]로 연결하고, 입력값 ... [㏀]V _{OUT}0.438[mV]1.132 [V]0.463 [V]0.209 [V]98.28[mV]20.94[mV]2. 비고 및 고찰이번 실험은 CMOS의 동작을 이해 ... 하고 CMOS와 TTL의 interfacing 방법에 대하여 정확히 알기 위함에 목적을 두었다.이번 실험을 통해 1학기에 배웠던 오실로스코프, 함수 발생기 등의 기기 사용법을 다시 숙지