• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(16)
  • 리포트(16)

"74ls83감산기" 검색결과 1-16 / 16건

  • 한글파일 lab8 가산 감산기 회로
    [실습4]“2의 보수”를 이용한 가산기/감산기 시스템: 1)74LS83 4-bit 2진수 가산기 IC와 74LS86 XOR-(a) 0110 - 0010 = 0100 B-(b) 1001 ... 4비트 가산기 IC 회로 실습 [1]학습 목표 a)논리게이트를 이용한 반가산기, 전가산기, 반감산기, 전감산기 회로를 구성하고 이해한다. b)TTL 74LS83 4-bit 2진수 ... Dept. of Mechanical Engineering (2010.6.8(화)) 제출마감: 2010. 6.21(월) [Lab#8] 2진수 가산기 회로, 감산기 회로, TTL 74LS83
    리포트 | 11페이지 | 1,500원 | 등록일 2010.06.23
  • 파일확장자 진보영일기와 전가산기를 이용한 4-bit 가감산기 설계 제안서 및 설계 결과 보고서
    이 소자는 실제 진보영일기로서 C와 B의 제어입력과 4bit의 입력과 4bit의 출력을 가지게 된다.6. 7483 소자의 선정 - 전가산기인 7483의 실제 소자인 74LS83을 사용한다 ... 전가산기의 진리표는 다음과 같다.5. 7487 소자의 선정 - 진보영일기인 7487의 실제 소자인 SN74H87을 사용한다. ... 디지털 계산에 있어서 가산은 보수 없이 계산이 가능하나 감산을 할 때는 빼주는 수를 보수를 취하여 가산하게 되는 방법으로 하게 된다 이를 위하여 진-보-0-1기를 이용하는데 감산
    리포트 | 14페이지 | 2,000원 | 등록일 2012.07.17
  • 파일확장자 7487,7483 을 이용한 4자리 2진 감가산 회로 설계 (진보01기)
    설계 순서1) Quartus tool을 이용하여 진-보-0-1 기의 논리회로 설계2) 74H87과 74LS83 IC를 사용하여 4bit 가감산기 설계3) 가ㆍ감산기 Simulation ... 명 제- Quartus tool을 이용하여 74H87와 74LS83 IC를 사용하여 4자리 2진수를 가산과 함께 감산 할 수 있는 회로를 설계한다.2. ... 디지털 계산에 있어서 가산은 보수 없이 계산이 가능하나 감산을 할 때는 빼주는 수를 보수를 취하여 가산하게 되는 방법으로 하게 된다 이를 위하여 진-보-0-1기를 이용하는데 감산
    리포트 | 5페이지 | 2,500원 | 등록일 2011.12.03 | 수정일 2021.04.11
  • 한글파일 4자리 가감산기 / 8421가산기 최종보고서
    명제 74H87과 74LS83을 써서 4자리 2진수를 가산과 함께 감산할 수 있는 회로를 설계하고 8421 가산기를 설계하라. 3. ... 설계순서 ① 74H87과 74LS83을 써서 진, 보, 영, 일기의 논리회로 설계 ② 4자리 가감산기 설계 ③ BCD 가산기 설계 2. 성능 2-1. ... 진-보-0-1 기 회로도 파형 1-2. 74H87 회로도 파형 1-3. 74LS83 회로도 파형 1-4. 4Bit 전가감산기 회로도 파형 1-5. BCD 가산기 회로도 파형 2.
    리포트 | 19페이지 | 2,000원 | 등록일 2010.09.19 | 수정일 2020.12.14
  • 한글파일 디지털 시스템 실험
    이 논리식을 이용하여 SN74LS83 chip을 이용하여 아래 BCD가산 회로를 실험 하여라. 또 그 결과를 표에 기록 하여라. 2. ... 산술논리연산 학습목표 · 반가산기, 전가산기의 개념을 알아본다. · 반감산기, 전감산기의 개념을 알아본다. · BCD가산기와 크기 비교기에 대해 알아본다. ... 실험 6-2 감산기와 이진 가감산기 회로 구현하기 1. 반감산기는 다음과 같은 2진 연산의 규칙을 따른다. 다음 연산 규칙을 진리표로 작성하라.
    리포트 | 10페이지 | 1,000원 | 등록일 2012.07.18
  • 파워포인트파일 [텀프로젝트]디지털 논리회로 설계 - 2자리수 16진수 가감산
    4-bit Bidirectional Universal Shift Registers Equipment and P arts list 74LS83 4-Bit Binary Full Adder ... 74LS86 Quad 2-Input Exclusive-OR Gate 74LS08 Quad 2-Input AND Gate 74LS32 Quad 2-Input OR Gate Equipment ... 8 to 3 Line Octal Priority Encoder 74LS04 Hex Inverters (Not Gate) 74LS04 Hex Inverters (Not Gate) 74LS194
    리포트 | 11페이지 | 2,000원 | 등록일 2013.12.13 | 수정일 2014.12.23
  • 한글파일 [디지털 논리회로 실험] 8장. 보수와 병렬 가, 감산기 결과레포트
    감산기 5조 이름 학번 실험일 15.04.07 제출일 15.04.14 전원전압 4.89V, SN74LS83 실험 8.3 2의 보수를 이용한 4비트 2진 가? ... 감산기 다음과 같이 4비트 병렬 2진 가?감산기 회로를 결선하고, 출력 값을 측정하여 표를 완성하라. ... SW에 Y를 연결한다면 감산기가 되어 A _{4}A _{3}A _{2}A _{1} - B _{4}B _{3}B _{2}B _{1}이 된다. 실험 8.4.
    리포트 | 3페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2022.10.13
  • 한글파일 3.가산기와 감산기[결과]
    입력에 대해여 지연된 하나의 출력을 입력에 피드백하는 것으로 정보를 보관, 유지하는데 사용하는 특징이 있다.) - 실험에서는 IC소자 74HC74를 사용하는데 이를 Dual D-type ... 디지털 시스템에서 기본적으로 반가산기와 전가산기, 반감산기와 전감산기가 있는데, 직접 실험을 통해서 회로를 구성하고 동작 특성을 이해 할 수 있었다. ... 반감산기를 이용하여 구성한 회로이다.
    리포트 | 7페이지 | 1,000원 | 등록일 2011.07.05
  • 한글파일 4자리 2진수 가산기, 감산기 설계결과보고서
    명제 74H87과 74LS83을 써서 4자리 2진수를 가산과 함께 감산할 수 있는 회로를 설계하고, 8421 가산기를 설계하라. 2. ... 사용소자 - 사용 소자 - 소 자 이 름 개 수 (개) 74LS32 1 74LS08 1 74H87 1 74LS83 2 330Ω 5 LED 5 5. Block Diagram 6. ... 가지 방법이 있겠지만 이번 실험에서는 10이상의 수가 출력될 때 10을 빼거나 10의 2의 보수인 6을 더해줌으로써 BCD코드 출력을 완성시킨다. 1) FA가산기 FA가산기소자 74LS83
    리포트 | 8페이지 | 3,000원 | 등록일 2013.07.01
  • 한글파일 BCD to Excess-3 코드 가/감산기 설계 보고서
    A B Y 0 0 0 0 1 1 1 0 1 1 1 0 ③ 74LS83 4 비트 가산기 4비트 가산기 IC는 A4 A3 A2 A1 과 B4 B3 B2 B1에 0 또는 1의 값을 입력받아 ... 가/감산기의 덧셈 및 뺄셈에 관한 변환기의 진리표는 다음페이지에 있다. ... 감산은 보수를 이용하여 더해준다. 이렇게 나온 값을 다시 BCD 코드로 변환 해주기 위해 가/감산기의 출력은 BIN to BCD의 입력이 된다.
    리포트 | 12페이지 | 1,500원 | 등록일 2015.12.10
  • 한글파일 산술논리연산 (결과)
    74LS155 : Dual 2-Line -to-4-Line Decorder / Demultiplxer ⑧ 74LS86 : Quad 2 - input XOR Gate ⑨ 74LS83 ... 2 - input AND Gate ⑤ 74LS32 : Quad 2 - input OR Gate ⑥ 74LS47 or 74LS48 : BCD to 7 Segment Decoder ⑦ ... : Quad 2 - input NAND Gate ② 74LS02 : Quad 2 - input NOR Gate ③ 74LS04 : Hex Inverter ④ 74LS08 : Quad
    리포트 | 6페이지 | 1,000원 | 등록일 2012.07.03
  • 한글파일 디지털실험 - 실험 5. Multiplexer 가산-감산 결과
    - 2Y의 경우 2Y = 자리올림수이면, 2C0`=`GND# 2C1`=`C _{i} `# 2C2`=`C _{i} `# 2C3`=`+V _{cc} ` 와 같이 연결됨.4) 그림에서 74LS04 ... Multiplexer 가산-감산 조 13조 회로도 구성 S = A = B = 0 일 때, D0 값 S = A = 0, B = 1일 때, D1 값 S = 0, A = 1, B = 0일 ... B Ci Sum(1Y) Carry(2Y) 0 0 0 18.34 mV 18.01 mV 0 0 1 3.63 V 18.53 mV 1 0 0 3.36 V 18.51 mV 1 0 1 18.83
    리포트 | 1,500원 | 등록일 2017.04.02
  • 한글파일 BCD to EX-3 가감산기 설계 보고서
    회로도 설명: 첫 번째 74LS83N 가산기를 거친 3초과 코드는 그대로 세 번째 74LS83N 가산기로 입력되어지고 두 번째 74LS83N 가산기를 거친 3초과 코드는 74LS86N ... XNOR게이트로 들어가는 이유는 74LS83N 가산기는 가산기 기능만을 가지고 있기에 XNOR게이트를 통해 반전 즉 보수를 취해 감산을 하기 위해서입니다. ... 전 74LS83N가 감산을 수행할 경우때 스위치가 Vcc로 연결되어져 XNOR 게이트가 인버터 역할을 하게 되어져 전 74LS83N가 감산할 결과를 다시 보수를 취해서 BCD코드로
    리포트 | 11페이지 | 1,000원 | 등록일 2011.05.25
  • 한글파일 4자리 가감산기 시뮬레이션
    명제 74H87과 74LS83을 써서 4자리 2진수를 가산과 함께 감산할 수 있는 회로를 설계하고 8421 가산기를 설계하라. 3. ... 설계순서 ① 74H87과 74LS83을 써서 진, 보, 영, 일기의 논리회로 설계 ② 4자리 가감산기 설계 ③ BCD 가산기 설계 5. 관련이론 5-1. ... 진-보-0-1 기 회로도 파형 6-2. 74H87 회로도 파형 6-3. 74LS83 회로도 파형 6-4. 4Bit 전가감산기 회로도 파형 6-5. BCD 가산기 회로도 파형 7.
    리포트 | 14페이지 | 2,000원 | 등록일 2010.05.29 | 수정일 2020.12.14
  • 한글파일 반가산기,전가산기,반감산기,전감산
    이 IC회로는 노이만의 전가산기를 기본으로 하고 있다. 그림 74LS83의 내부회로 나. ... 병렬 가산 방식에서는 최하위용으로 반가산기를 사용할 수 도 있다. 병렬 가산 방식을 사용한 4비트 가산 IC에 74LS83이 있다. ... 즉 반감산기는 반가산기와 마찬가지로 한 자리만 계산 할 수 있는 감산기이다. 다.
    리포트 | 5페이지 | 1,500원 | 등록일 2010.06.18
  • 한글파일 디지털논리회로실습-6장 병렬가산기 및 감산
    [그림 B] 4Bit 2진 병렬 가산기(74LS83)의 블록도 Carry-in 13 Cl ::Data Inputs:: ::SUM:: - 10 0 - A S-0 9 - - 8 - A ... 디지털회로실험 예비 보고서 (제 6장 병렬 가산기 및 감산기) 학과 학번 성명 1조 컴퓨터 공학과 20040244 김선습 안현태 안정민 김성훈 제 6장 병렬 가산기 및 감산기 1. ... 4Bit 2진수 병렬 가산기 7483 1개와 NOT(Inverter) 게이트 7404를 이용하여 [그림 A]와 같이 4Bit 2진 병렬 감산기 회로를 구성함.
    리포트 | 14페이지 | 1,500원 | 등록일 2008.12.08
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업