BCD to EX-3 가감산기 설계 보고서
- 최초 등록일
- 2011.05.25
- 최종 저작일
- 2010.06
- 11페이지/ 한컴오피스
- 가격 1,000원
소개글
이 회로는 2개의 BCD 코드를 입력 받아 3초과 코드로 변환을 한 뒤에 가산 또는 감산을 실행을 한 뒤에 가산 또는 감산 되며 결과는 캐리와 4비트의 합 또는 차의 결과입니다.
이렇게 나온 결과 값을 BCD 코드로 다시 변환을 실행 한 뒤에 음수면 음수표현까지 가능한 디스플레이, 양수면 양수, 10의 자리가 되어도 캐리 표현이 가능한 디스플레이를 만들어 출력하는 회로입니다.
목차
1. 작품 설명
2. 전체 블록 다이어그램
3. 각 블록의 기능 및 동작 설명
4. 전체 회로도
5. 부품 배치도
6. 특이사항
7. 작품에 대한 고찰
본문내용
1. 작품 설명
이 회로는 2개의 BCD 코드를 입력 받아 3초과 코드로 변환을 한 뒤에 가산 또는 감산을 실행을 한 뒤에 가산 또는 감산 되며 결과는 캐리와 4비트의 합 또는 차의 결과입니다.
이렇게 나온 결과 값을 BCD 코드로 다시 변환을 실행 한 뒤에 음수면 음수표현까지 가능한 디스플레이, 양수면 양수, 10의 자리가 되어도 캐리 표현이 가능한 디스플레이를 만들어 출력하는 회로입니다.
<중 략>
회로를 보시면 74LS83N 가산기로 입력되기 전에 XNOR게이트 입력됩니다.
전 74LS83N가 가산을 수행할 경우때
C4가 0이 출력될 경우
B4B3B2B1이 1001(9) [6의 보수]가 되고 Co가 1이 되며 XNOR가 버퍼가 되어 A4A3A2A1에 6을 빼서 3초과코드+3초과코드를 6를 빼서 BCD코드로 바꾸는 회로가 됩니다.
참고 자료
없음