• 통합검색(12,192)
  • 리포트(11,299)
  • 시험자료(504)
  • 방송통신대(237)
  • 자기소개서(82)
  • 논문(48)
  • 서식(14)
  • ppt테마(8)
EasyAI “전전설3 4주차” 관련 자료
외 5,126건 중 선별하여 새로운 문서 초안을 작성해 드립니다
생성하기
판매자 표지는 다운로드시 포함되지 않습니다.

"전전설3 4주차" 검색결과 1-20 / 12,192건

  • 서울시립대 전전설3 4주차 예비 보고서
    plot과 2)-b)의 2차 active low-passfilter에 대한 Bode gain plot을 하나의 그래프로 그리세요.3) 1차 low-pass filter 2개
    시험자료 | 11페이지 | 1,500원 | 등록일 2024.07.15
  • 서울시립대 전전설3 13주차 결과 보고서 MOSFET 4
    의실험값실험값오차율[Hz]16120024%[Hz]340.6k300k12%Bandwidth[Hz]340.4k299.8k12%표 3. 실험값 모의실험값 비교Multi-stage CS-CS ... 다.(1)(2)(3)(4)이를 통해 source follower의 역할을 설명해보면 일반적으로 source follower의 output resistance 는 CS ... 적으로 식(4)를 통해 구한 회로의 전체 gain과 을 통해 구한 gain을 비교해보면 RL=1KΩ인 상황에서 이다. 이를 통해 을 얻을 수 있으며 이는 와 유사하며 실험이 올바르게 3
    시험자료 | 8페이지 | 3,000원 | 등록일 2024.07.15 | 수정일 2024.07.17
  • 서울시립대 전전설3 13주차 예비 보고서 MOSFET4
    , 이를 이용하여 a) 회로의 2개의 cutoff frequency와 bandwidth를 찾으세요.
    시험자료 | 13페이지 | 2,000원 | 등록일 2024.07.15 | 수정일 2024.07.17
  • 서울시립대 전전설3 4주차 결과 보고서 Op amp1
    1) 실험 1 : 1차 active low-pass filter (Fig. 5(b)) :a) 부하 저항을 RL = 1kΩ로 두고 예비 보고서에서 계산한 소자값을 이용하여 Fig. 5(b)의 1차 low-pass filter를 구성하세요.(Note : 브레드보드의 op ..
    시험자료 | 6페이지 | 1,500원 | 등록일 2024.07.15 | 수정일 2024.07.17
  • [비대면] 전자전기컴퓨터설계실험1 3주차4주차 통합 레포트 (시립대) (전전설1)
    전전컴설계실험-1예비리포트-3실험 3주차 – 신호발생기 및 오실로스코프 사용법 2[추가 과제] 아래와 같은 RC회로가 있을 때= 10V, R=1Ω, C=1F 이다. t=0s ... -)=0V , V(0.2)=10(1-)≒1.81V , V(0.4)=10(1-)≒3.30VV(0.6)=10(1-)≒4.51V , V(0.8)=10(1-)≒5.51V , V(1.0 ... 므로 i(t)=10 – V(t)i(0)=10A , i(0.2)≒8.19A , i(0.4)≒6.7A , i(0.6)≒5.49A , i(0.8)≒4.49A , i(1.0)≒3.68Ai
    리포트 | 9페이지 | 1,000원 | 등록일 2021.03.07
  • [서울시립대] 전전설3 전자전기컴퓨터설계실험3 4주차 OP-AMP2 (결과레포트+LTspice 파일)
    "[서울시립대] 전전설3 전자전기컴퓨터설계실험3 4주차 OP-AMP2 (결과레포트+LTspice 파일)"에 대한 내용입니다.
    리포트 | 2,500원 | 등록일 2021.10.03 | 수정일 2021.10.15
  • 서울시립대학교 전전설3 4주차 결과레포트(설계 성공적, A+, 코로나로 인한 시뮬레이션 실험, 하지만 이론 주석 깔끔)
    Post-Lab Report- Title: Lab#4 Operational Amplifier (instrumentation amplifier Circuit)담당 교수담당 조교실 ... 험 일학 번이 름목 차1. Introduction (실험에 대한 소개)‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥ 3가. Purpose of this Lab ... ‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥ 3나. Essential Backgrounds (Required theory) for this Lab ‥‥‥‥‥‥‥‥‥‥‥‥‥‥ 32
    리포트 | 10페이지 | 1,500원 | 등록일 2021.03.20
  • (서울시립대 전전설3) [종합2등(A+), 성적증명] 4주차 예비레포트+MATLAB코드+LTSpice회로+교수님피드백 - Op-Amp Based 1st/2nd-Order Active Filter Frequency Responses
    [kHz]#(5) )Figure 3의 active low-pass filter는 single-pole transfer function을 가지고 있으므로, 참고문헌 [4]와 참고문헌 [5 ... ]의 수식을 바탕으로 R의 값을 결정하면ω_c=1/α=1/(C_1 R_1 )=2πf_c=30000π(R_1=1/(30000πC_1 )=(10^4)/3π=1061.03∼1000[Ω] ... #(6) )이때 R_L → ∞로 설정하더라도 원래부터 voltage drop이 없었으므로 transfer function이 변하지 않는다.따라서 Equation (3)의 R_L =Inf로 설정하여 Bode plot을 그리면 다음 Figure 4와 같다.
    리포트 | 7페이지 | 3,000원 | 등록일 2021.12.31 | 수정일 2022.01.05
  • (서울시립대 전전설3) [종합2등(A+), 성적증명] 4주차 결과레포트+MATLAB코드+실험데이터+교수님피드백 - Op-Amp Based 1st/2nd-Order Active Filter Frequency Responses
    Setup다음 Figure 1,2,3은 각각 Exper. 1,2,3에서 실제로 사용한 회로 구성을 Tinkercad®를 이용하여 R_L=50 Ω으로써 모델링한 것이다. 여러 소자 ... termination은 High-Z로 세팅하였다.< 중 략 >DiagramFigure 4는 Exper. 1에서의 Frequency Response를 ideal Op-Amp(검정 ... 다. Figure 4에서의 비교는 다음과 같은 특징들을 나타냈다. 먼저 magnitude의 경우 ⓐ ideal Op-Amp에 비하여 high-frequency 구간에서 크다. ⓑ load
    리포트 | 7페이지 | 3,000원 | 등록일 2021.12.31 | 수정일 2022.01.05
  • 전자전기컴퓨터설계 실험3(전전설3) 4주차 결과
    :실 험 일 : 2016년 4월 4일학 번 : 2012440이 름 : TOC \o "1-3" \h \z \u Hyperlink \l "_Toc414807352" Ⅰ. 실험목적2 ... 과 같은 그림에서 4개의 op-amp를 확인할 수 있다. Op-amp는 이름 그대로 연산을 해주는 증폭기 역할을 하는 소자로 특성은 다음과 같은 식으로 확인할 수 있다.VO= AO ... 회로측정소자 및 입력값Vo 측정값입력전압R2, R3, R4R1주어진 공식에 대입을 해보면= 6v[1-2] 가변 저항을 사용하여 [1-1]의 회로에서 gain 값을 조정할 수 있
    리포트 | 9페이지 | 2,000원 | 등록일 2017.02.09 | 수정일 2017.02.12
  • 전자전기컴퓨터설계실험3(전전설3)4주차예비
    수님실험조교 :실 험 일 : 2016년 4월 4일학 번 : 2012440이 름 : TOC \o "1-3" \h \z \u Hyperlink \l "_Toc414807352" Ⅰ ... 하는데는 14개의 핀이 필요하므로 다음과 같은 그림에서 4개의 op-amp를 확인할 수 있다. Op-amp는 이름 그대로 연산을 해주는 증폭기 역할을 하는 소자로 특성은 다음과 같 ... 하여 구동 전압 및 입력 전압을 넣어준다. 후에 멀티미터를 이용하여 이론상의 수식과 실제값이 일치하는 지를 확인한다.Ⅳ. 사전보고서(Pre)[1-1] 3개의 operational
    리포트 | 7페이지 | 2,000원 | 등록일 2017.02.09
  • 전자전기컴퓨터설계실험3 - 결과레포트 - 실험04 OP AMP(Basic Circuit) (A+)
    Post-Lab Report- Title: Lab#4_OP Amp (Basic Circuit) -담당 교수담당 조교실 험 일학 번이 름목 차 TOC \o "1-3" \h \z ... ge 4번핀과 7번핀에 연결되어 있다. 1번핀과 5번핀은 Offset을 조절하기 위한 핀이고 8번핀은 아무것도 연결되어 있지 않다.따라서 그림 5와 같이 회로를 구현하였다. 3개 ... 57289879" 2. Materials & Methods (실험 장비 및 재료와 실험 방법) PAGEREF _Toc57289879 \h - 3 - Hyperlink \l "_Toc
    리포트 | 13페이지 | 2,000원 | 등록일 2020.11.26 | 수정일 2020.11.29
  • 전자전기컴퓨터설계실험3 - 예비레포트 - 실험04-OP AMP(Basic Circuit) (A+)
    : 3ea4. Matters that require attentions (주의 사항)가. Attentions to manipulate equipment(1) 회로 설계 시 주의할 점 ... Pre-Lab Report- Title: Lab#4_OP Amp -담당 교수담당 조교실 험 일학 번이 름목 차 TOC \o "1-3" \h \z \t "-0.레포트 초록,1,-1 ... _Toc57291397 \h - 4 - Hyperlink \l "_Toc57291398" 3. Supposed Data and Results of this Lab (예상 실험 결과
    리포트 | 14페이지 | 2,000원 | 등록일 2020.11.26 | 수정일 2020.11.29
  • 시립대 전전설2 Velilog 예비리포트 3주차
    시뮬레이션 결과4) 4bit Full Adder –4 1bit Full Adder (Behavioral Modeling)code시뮬레이션 결과참고 문헌전전설 교안 ... Verilog HDL 실습 3주차예비리포트Major전자전기컴퓨터공학부Subject전자전기컴퓨터설계실험2ProfessorStudent ID NumberNamesubmit date ... –Gate Primitive ModelingCODE시뮬레이션 결과1bit Full Adder –Behavioral ModelingCODE- 시뮬레이션 결과3) 4bit Full
    리포트 | 9페이지 | 1,000원 | 등록일 2021.04.16
  • 시립대 전전설2 Velilog 결과리포트 5주차
    date목록실험 목적배경 이론실험 장비시뮬레이션 결과와 실험 결과의 비교38Decoder4:1MuxBCD to Excess3 Converter4:1Mux gate model코드 분석 및 ... 만 High값이 출력되고, 나머지 출력단자에서는 Low값이 출력된다.그중 3x8 디코더는 3개의 입력선과 8개의 출력선을 갖는 디코더를 의미한다.CBAO7O6O5O4O3O2O1O ... 에01000101111011111기본적인 진리표는 위와 같이 나오고 이를 간단하게 정리하면SQ0A1B이와 같은 형태로 정리 할 수 있다.논리회로논리식Q = S’A + SB3) 4
    리포트 | 16페이지 | 1,000원 | 등록일 2021.04.16
  • 전설2 3주차 실험 결과레포트
    켜짐실험4누름누름꺼짐실험 결과)-LED가 작동하지 않았을 때(불이 꺼졌을 때)실험 전 예측했던 대로 3가지 방법 모두 두 개의 스위치를 모두 누르거나 누르지 않았을 때 LED에 불 ... 했을제로 Full Adder 회로를 만들어서 3개 중 2개만 눌렀을 때의 LED의 상태를 보여주는 사진이다.- LED1(Cout), LED9(S)모두 작동할 때실험 전 예측했던 대로 ... 비트로 표현한다면 4비트이고 2진수로 1001을 나타낸 것이므로 9가 된다.5’D3을 실제로 비트로 표현한다면 5비트이고 10진수로 3을 나타낸 것이므로 3이 된다.3’b01x
    리포트 | 23페이지 | 1,000원 | 등록일 2021.11.30
  • 서울시립대 전자전기컴퓨터설계실험1 레포트(예비,결과/프로젝트 포함)
    을 사용했기 때문에 두 번째 실험에서 당연히 오차가 생길 수밖에 없었다. 3.2번과 3번 회로는 직렬연결이어서 BreadBoard로 구현하기 쉬웠는데, 4번회로는 병렬연결이어서 조금 더 ... 0.초록이번 실험의 목적은 전원공급기의 사용법과 멀티미터를 통해 저항, 전류, 전압을 측정하는 방법 그리고 breadboard(빵판)의 사용법을 익히는 것이 ... 다. breadboard를 사용하여 회로를 구성하고, 교안을 참조하여 전원공급기의 전선을 연결하였다. 전압은 병렬, 전류는 직렬로 멀티미터를 연결하여 값을 측정하였고, 결과는 예비레포트
    리포트 | 12페이지 | 30,000원 | 등록일 2022.09.24
  • [검증된 코드 & 복사가능, 학점A+] 전전설2 3.Basic Gates - 예비+결과+성적인증 (서울시립대)
    실험 내용1.EquipmentHBE-Combo-II-SEISE Project Navigator (Xilinx)2.ProcessesAdd a new source for implementation: ‘Verilog Module’.Program the module and S..
    리포트 | 21페이지 | 3,500원 | 등록일 2021.07.10 | 수정일 2021.07.12
  • [검증된 코드 & 복사가능, 학점A+] 전전설2 8.Peripherals - 예비+결과+성적인증 (서울시립대)
    오차율은 모두 0.5% 미만으로 일반적인 실험 대비 매우 정확한 값에 속하지만 Piezoelectric speaker에 의한 전자적인 출력이므로 우발오차가 개입하기 어렵다는 점을 고려하면 정밀하지 못한 결과라고 볼 수도 있다.이에 대하여 ①주변 소음에 의한 random..
    리포트 | 29페이지 | 3,500원 | 등록일 2021.07.10 | 수정일 2021.11.10
  • 시립대 전전설2 Velilog 예비리포트 4주차
    시킨 회로).(3) 4비트 가산기 : 전가산기가 1비트의 값을 더한 가산기라면, 멀티 비트 가산기(Multi-Bit Adder)인 4비트 가산기를 설계하여 보자.(4) 감산기 : 두 ... 을 때 sum 은 1이 나온다. 이는 xor게이트를 보여주는 것이고 나머지 문장은 and 게이트를 나타내 주는 것이다.(2) 테스트 벤치 작성 후 컴파일(3) 시뮬레이션2) 전가산기 ... 를 작성하였다. a+b의 값이 01111보다 클 때 Cout이 1 나오도록 always문을 설정해주었다.(2) 테스트 벤치 작성 후 컴파일(3) 시뮬레이션4) XOR게이트를 이용한 감산
    리포트 | 14페이지 | 1,000원 | 등록일 2021.04.16
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 06일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:53 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감