• 통합검색(4,962)
  • 리포트(4,089)
  • 자기소개서(832)
  • 시험자료(20)
  • 논문(10)
  • 서식(5)
  • 이력서(3)
  • ppt테마(3)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로설계실습" 검색결과 1,941-1,960 / 4,962건

  • 아날로그 및 디지털 회로 설계 실습-예비보고서-6.위상 제어 루프 (PLL)
    아날로그 및 디지털회로설계 실습설계실습 계획서6. 위상 제어 루프 (PLL)6-1. 목적위상 제어 루프 회로의 이론을 학습하고 간단한 위상 제어 루프 회로를 구성하여 주파수 동기 ... (Oscilloscope) 1대브레드보드(Bread board) 1개파워 서플라이(Power supply) 1대함수발생기(Function generator) 1대점퍼선 다수6-3. 설계실습 ... 6-2의 회로를 Simulation tool (PSPICE)로 설계한다. 이때 본인이 중요하다고 생각하는 단의 파형을 관찰하고 제시한다.VCO의 파형과 기준 주파수의 파형VCO
    리포트 | 6페이지 | 1,000원 | 등록일 2018.10.30
  • 중앙대 전자회로 설계실습 3학년 1학기(성적인증) (예비) 설계실습8-(Mosfet current source와 source follower 설계)
    B)데이터시트에는 , 일때의 값으로 주어졌지만 보다 정확한 값을 얻기 위해 라는 식에서 , , 를 넣어 값을 구하면 일 때 는 , 그러므로 라는 것을 알 수 있다.C), M1은 VDS=Vcc=10V , M2는 Vg와 Vd의 전압이 같으므로..
    리포트 | 4페이지 | 1,000원 | 등록일 2017.12.16
  • [전자회로설계실습A+] Inverting AMP, Non-Inverting, Summing Amp의 설계 예비 레포트 입니다
    전자 회로 설계실습3# Inverting AMP, Non-Inverting, Summing Amp의 설계 예비 레포트목적 : 출력저항이 큰 센서의 출력 신호를 증폭 ... 하는 inverting amplifier, noninverting amplifier, summing amplifier 등의 응용회로설계, 구현, 측정, 평가한다.OP Amp (연산 증폭 ... 하고 이상적이기 때문에 op amp를 사용하여 여러 가지 응용회로설계할 수 있다.기본적으로 두 개의 입력단자와 한 개의 출력단자, 전력공급을 위한 두 개의 입력단자가 있
    리포트 | 10페이지 | 1,000원 | 등록일 2017.10.06
  • [전자회로설계실습A+] 발전기와 변압기의 특성 측정 방법 설계 결과 레포트 입니다
    전자 회로 설계실습13# 발전기와 변압기의 특성 측정 방법 설계 결과 레포트4.1, 4.2 다음 그림 2와 같이 코일을 세워 놓고 자석을 떨어뜨릴 때 10, 20 turn ... 값[㎷]27.9128▶ 결론실험결과를 종합적으로 기술하라. 전체적으로 설계실습이 잘 되었는가? 잘 되었다면 무슨 근거로 잘 되었다고 생각하는가? 잘 안되었으면 그 이유는 무엇이 ... 라고 생각하는가? 설계실습계획서는 잘 작성되었다고 생각하는가? 계획서에서 자신이 설계회로, 또는 방법이 틀렸다면 왜 틀렸다고 생각하는가? 무엇을 배웠고 무엇을 느꼈는가?이번 실험
    리포트 | 5페이지 | 1,000원 | 등록일 2017.10.06
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습7-(위상 제어 루프(PLL))
    하면서 직류에 가까운 전압으로 변환된다. 이는 가변발진기의 입력으로 사용되게 된다. 3) 가변 발진기 : 제어신호의 크기에 따라 출력되는 주파수가 변하는 발진회로이다. 일반적으로 제어신호로써 전압을 사용하므로, 전압제어발지기로 불린다.
    리포트 | 9페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (결과) 설계실습6-(전압제어발진기)
    요약 : 이번 실험은 전압제어 발진기를 설계하고 전압을 이용한 발진 주파수의 제어를 실험으로 확인하는 것을 목표로 한다. 실험에 사용된 소자 값들은 아래의 표와 같이 정리 해 놓 ... 을 이용한 전압 분배를 통해 2개의 Op-amp에 전압을 인가하였고 회로사진은 아래에 첨부하여 놓았다.
    리포트 | 6페이지 | 1,000원 | 등록일 2017.12.17
  • [아날로그및디지털회로설계실습A+] 래치와 플립플롭 결과 레포트 입니다
    아날로그 및 디지털 설계 실습9# 래치와 플립플롭결과 레포트1. 목적순차식 논리회로의 기본소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아본다.2. 실험준비물부품수량 ... Meter)14. 설계실습 내용 및 분석(1) [그림 1]의 회로를 TTL 7400을 사용하여 구성하라.(2) 만들어진 래치에 입력값을 넣어서 관찰될 수 있는 상태도를 그리고 예비보고서 ... 에서 설계회로가 실제 구현되었을 때에도 설계사양을 만족하는가? 그렇지 않았다면 그 이유를 분석하라.설계실습계획서에서 설계회로를 실제 구현하였을 때 설계사양을 만족하였다.(3
    리포트 | 4페이지 | 1,000원 | 등록일 2017.10.06
  • [아날로그및디지털회로설계실습A+] 래치와 플립플롭 예비 레포트 입니다
    아날로그 및 디지털 설계 실습9# 래치와 플립플롭예비 레포트설계실습 8. 래치와 플립플롭1. 목적순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 자이 ... NAND Gate(74LS00) 6개Hex Inverter (74LS04) 3개3. 설계실습 계획서1) JK Master/Slave 플립플롭의 1's catching에 대해 조사하라 ... .* 마스터/슬레이브 F/F (Master-slave Flip-flop)?2개의 별개 F/F로 구성되며, 한 회로는 Master의 역활을 다른 회로는 Slave의 역활을 하며 전체
    리포트 | 5페이지 | 1,000원 | 등록일 2017.10.06
  • 중앙대 전자회로 설계실습 3학년 1학기(성적인증) (결과) 설계실습8-(Mosfet current source와 source follower 설계)
    최근 실험을 진행하면서 느끼는 부분이지만 전자회로 수업을 통해 배우는 내용이 실습으로 바로 연결되는 부분이 많은 것 같다. 특히 MOSFET을 사용하는 실습은 거의 이론 수업시간 ... 에 배운 내용 그대로를 직접 눈으로 확인하는 단계라서 서로 시너지 효과를 내는 것 같다. 저번 실험에서도 그렇고 이번 실험에서도 처음 어떻게 회로를 구성하느냐가 얼마만큼 실험 ... 을 신속히 진행하여 끝낼 수 있는 지를 결정하는 것 같다. 물론 잘 진행되던 실험이 난관에 봉착하여 더뎌지는 경우도 있지만 대부분은 제대로 된 회로 구성만 해낸다면 원하는 값
    리포트 | 6페이지 | 1,000원 | 등록일 2017.12.16
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습6-(전압제어발진기)
    전압 제어 발진기는 입력 제어 전압의 크기에 따라 출력 되는 신호의 주파수가 변하는 주파수 가변 신호 발생 회로이다. 일반적으로 제어 신호로써 전압을 사용하므로, 전압 제어 발진 ... 기 (VCO : Voltage Controlled Oscillator)로 불린다. VCO를 설계하는 방법은 매우 다양하나 이번 실험서는 OP-AMP를 이용한 적분기와 스위치 역할 ... 을 하는 BJT, 비교기로 사용될 슈미트회로로 구성된다. -슈미트 회로 : Hysterisis한 특성을 갖는 이 회로는 입력신호가 ?에서 +로 증가하는 경우와 +에서 ?로 감소
    리포트 | 8페이지 | 1,000원 | 등록일 2017.12.17
  • [아날로그및디지털회로설계실습A+] 신호발생기 결과 레포트 입니다
    이 더해져서 그런 것 같다.(2) 설계 사양에 따라 설계실습계획서에서 설계회로가 실제 구현되었을 때에도 설계사양을 만족하는가? 그렇지 않았다면 그 이유를 분석하시오.>> 실제로 ... 아날로그 및 디지털 설계 실습5# 신호발생기결과 레포트1. 설계실습 내용 및 분석(1) 계획서의 (1)에서 설계한 대로, 그림 1에 주어진 Wien bridge 발진기를 제작하시 ... 오. 이 때 Op-amp는 ±15V 전압을 공급하시오.>> 앞서 예비보고서의 (1)에서 설계한 아래의 회로도와 같이 회로를 구성하였다.Wien bridge 발진기 회로실제 브레드
    리포트 | 6페이지 | 1,000원 | 등록일 2017.10.06
  • [아날로그및디지털회로설계실습A+] 논리함수와 게이트 예비 레포트 입니다
    아날로그 및 디지털 설계 실습8# 논리함수와 게이트예비 레포트설계실습 8. 논리함수와 게이트1. 목적 : 여러 종류의 게이트의 기능을 측정을 통하여 실험적으로 이해한다.2. 실습 ... Gate (74LS00) 3개- Quad 2 Input NOR Gate (74LS02) 1개- Quad 2 Input XOR Gate (74LS86) 1개- 점퍼선 다수3. 설계 실습 ... 로 XNOR의 회로도를 설계하라. ABX001010100111(2) AND게이트와 OR게이트 각각의 입출력 시간 딜레이를 측정할 수 있는 방법에 대해 조사하고 딜레이를 가장 정확
    리포트 | 4페이지 | 1,000원 | 등록일 2017.10.06
  • [아날로그및디지털회로설계실습A+] 신호발생기 예비 레포트 입니다
    : 0.01mu F - 점퍼선 다수3. 설계 실습 계획서(1) 그림 1에 주어진 Wien bridge 회로에서 V+와 Vout의 관계식을 구하시오. 이 관계식을 이용하여 1.63 ... 아날로그 및 디지털 설계 실습5# 신호발생기예비 레포트설계실습 5. 신호발생기1. 목적 : Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 ... kHz에서 발진하는 Wien bridge 회로설계하시오.Figure 1. 신호발생기 회로도-V _{+} = {{RY _{C}} over {Y _{C} +R}} over {R+Y
    리포트 | 4페이지 | 1,000원 | 등록일 2017.10.06
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (결과) 설계실습7-(위상 제어 루프(PLL))
    수가 회로적 영향 및 주변 장비의 영향, 온도와 날씨의 영향 등에 의해 출력 주파수가 미세하게 흔들려서 다른 주파수로 가는 것을 고정시켜서 원래 목적에 해당하는 주파수를 사용할 수 있게 해주는 주된 역할이 있다.
    리포트 | 4페이지 | 1,000원 | 등록일 2017.12.17
  • [전기회로 설계실습] 12. 수동소자의 고주파특성측정방법의 설계 (발표자료, PPT)
    , 인덕터의 고주파 특성을 측정할 수 있는 회로설계 후 각각 소자의 등가회로를 이해하고 넓은 주파수영역에서는 어떻게 동작하는지 확인한다 .기초이론 저항 , 커패시터 , 인덕터는 온도 ... 12. 수동소자의 고주파특성 측정방법의 설계목 적 이 론 기초 이론 저항 인덕터 커패시터 실 험 실험 4. 1 실험 4. 2 Q A 출 처 목 차목 적 저항 , 커패시터 ... 커패시터 커패시터의 등가회로커패시터의 주파수특성 커패시터 용량리액턴스 1/ jwC 영향 주파수 증가 유도리액턴스 jwL 영향사용된 전선이 3cm, 4 개 0.6μH 회로의 리액턴스값
    리포트 | 18페이지 | 3,300원 | 등록일 2016.12.21
  • [아날로그및디지털회로설계실습A+] 논리함수와 게이트 결과 레포트 입니다
    의 출력 값은 0이 된다.③ XOR 게이트 : inputs 값이 서로 다른 경우에만 1이 출력된다.(2) 설계사양에 따라 설계실습계획서에서 설계회로가 실제 구현되었을 때에도 설계 ... 사양을 만족하는가? 그렇지 않았다면 그 이유를 분석하라.설계실습계획서에서 설계회로의 구성이 적절하여 만족스런 결과를 얻을 수 있었다.(3) 설계실습이 잘 되었다고 생각 ... 아날로그 및 디지털 설계 실습8# 논리함수와 게이트결과 레포트설계실습 8. 논리함수와 게이트1. 목적 : 여러 종류의 게이트의 기능을 측정을 통하여 실험적으로 이해한다.2. 실습
    리포트 | 6페이지 | 1,000원 | 등록일 2017.10.06
  • 논리회로설계실습-비교기-MUX-ALU-결과보고서
    논리회로설계 실험 결과보고서 #5실험 5. 조합회로 설계 - 비교기, MUX, ALU1. 실험 목표4비트 크기의 이진수 A, B와 2비트 크기의 선택 신호 S를 입력으로 받아 5 ... 비트 이진수 Y를 출력하는 산술논리연산장치(ALU)의 동작을 이해하고 설계한다. 소스 코드 작성 시, 함수와 프로시저를 포함한 패키지를 사용하여 작성한다. 테스트 벤치 작성을 통해 ... 설계한 ALU가 정상적으로 동작하는지 시뮬레이션을 통하여 확인한다.2. 실험 결과 4가지 연산을 수행하는 산술논리연산장치(ALU)를 함수, 프로시저를 이용하여 작성하시오.(1
    리포트 | 8페이지 | 1,500원 | 등록일 2018.01.10
  • 논리회로설계실습-비교기-MUX-ALU-예비보고서
    논리회로설계 실험 예비보고서 #5실험 5. 조합 회로 설계-비교기_MUX_ALU실험 목표비교기와 MUX, DEMUX 그리고 ALU의 작동에 대하여 이해한다. 이를 바탕으로 입력 ... 란 두개의 입력을 서로 비교하여 그 결과를 알려주는 회로이다. 두개의 입력 A, B를 입력 받아 A가 B보다 큰 경우, A가 B보다 작은 경우, A와 B가 같은 경우를 세가지 출력 ... : mulitplexer)멀티플렉서는 여러 개의 입력 신호 중 하나를 선택하여 단일 출력에 전달하여 주는 역할을 하는 회로이다. 개의 입력 중에서 하나를 선택하여 출력선으로 내보내기 위해서는 최고 n
    리포트 | 6페이지 | 1,000원 | 등록일 2018.01.10
  • 중앙대 [전기회로 설계실습] 04. 테브닌(Thevenin) 등가회로 설계 (예비 & 결과)
    의 이론을 적용해보고 이론과 측정값을 비교하여 확인해 볼 수 있었다.Ⅱ. 설계실습내용 및 분석4.1 그림 1과 같이 회로를 구성하고 에 걸리는 전압을 측정하라. 이것으로부터 저항 ... Ⅰ. 실험 목적 및 동기 ▶ 이번 실험은 Thevenin등가회로설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는 것이다. 이 실험을 통하여 Thevenin과 Norton
    리포트 | 2,000원 | 등록일 2016.12.21
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (결과) 설계실습3-(Switching Mode Power Supply (SMPS))
    설계 대신 조교님이 지정한 저항 소자와 설계 방식으로 고쳐 실습을 진행하였다. PWM의 톱니 파형과 출력 파형, 출력전압과 스위칭 주파수까지 예상값(출력전압 0~10Vpp ... 있다. 실습에 실제로 사용했던 소자들의 측정값을 표로 만들어 정리해 놓았다. 실습의 결과에 대해 작은 부분이 나마 오차로 작용했던 부분이다. 예비보고서로 작성했던 PWM 제어회
    리포트 | 6페이지 | 1,000원 | 등록일 2017.12.17
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 11일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:17 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감