• 통합검색(4,966)
  • 리포트(4,089)
  • 자기소개서(836)
  • 시험자료(20)
  • 논문(10)
  • 서식(5)
  • 이력서(3)
  • ppt테마(3)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로설계실습" 검색결과 1,841-1,860 / 4,966건

  • (결과보고서) 전자회로 설계실습 BJT와 MOSFET을 사용한 구동(switch) 회로 실험5 (중앙대학교)
    설계실습 5결과레포트BJT와 MOSFET을 사용한 구동(SWITCH)회로4. 설계실습 내용 및 분석4.1 부하가 emitter에 연결된 LED 구동회로 구현 및 측정(A)3.3 ... - Breadboard에 구현된 회로의 사진이다.5.결론- 본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수차를 포함하여 요약한다.- 설계실습계획서에서 설계회로와 실제 구현한 회로 ... ) 3.4에서 설계한 그림 3의 회로를 가능한 한 그림 1과 거의 같은 배치러 breadboard에 구현한다.(B) LED가 ON돨 때 DMM으로 LED양단에 걸리는 전압V _{F
    리포트 | 6페이지 | 3,500원 | 등록일 2020.04.13
  • [전자회로설계실습A+] Current-Steering 회로와 Differential Amplifier 설계 결과 레포트 입니다
    전자 회로 설계실습10# Current-Steering 회로와 Differential Amplifier 설계 결과 레포트-설계실습 내용 및 분석(1) 설계실습계획서의 3.1 ... 할 수 있었다.(3) 설계실습계획서의 3.2.1에서 설계한 의 회로를 구성하라. 신호발생기를 이용하여 전압 신호v _{1} (t)=0.2sin(1200 pi t)[V]와v _{2 ... .1에서 설계회로를 구현하고M _{1}과M _{2} 각각의 drain current, gate-source voltage, drain-source voltage를 각각 측정
    리포트 | 6페이지 | 1,000원 | 등록일 2017.10.06
  • 판매자 표지 자료 표지
    설계실습 10. RLC 회로의 과도응답 및 정상상태 응답 예비보고서
    설계실습 10. RLC 회로의 과도응답 및 정상상태 응답예비레포트전자전기공학부학번3. 실습계획서3.1 RLC 직렬회로에서 R=500Ω, L=10mH, C=0.01uF인 경우 ... 를 계산하라.=,3.2 위의 회로에서 입력이 사각파(0 to 1v, 1KHz, duty cycle=50%)인 경우 입력을 기준으로 R, L, C에 걸리는 전압파형을 시뮬레이션 하 ... 여 제출하라.노란색이 입력전압, 초록색이 저항전압, 빨간색이 인덕터전압, 파란색이 커패시터 전압이다.3.3 위의 회로에서 R=4KΩ이며 입력이 사각파(0 to 1v, 1KHz, duty
    리포트 | 6페이지 | 1,000원 | 등록일 2020.05.07 | 수정일 2020.09.08
  • [전기회로설계실습-설계실습 3 분압기(voltage divider)의 설계] 중앙대학교 전자전기공학부 2-2 A+ 예비보고서
    설계실습 3. 분압기(voltage divider)의 설계설계실습계획서설계 목표는 출력전압이 12V로 고정되어있는 한 대의 DC power supply를 이용하여 정격 전압이 3 ... ) 설계회로의 3V 출력단자에 등가부하로서 1kΩ의 부하가 병렬로 연결되었을 때의 출력전압을 계산하라. 설계목표에 대한 오차를 구하고 결과를 분석하라.3V 출력단자에 등가부하 ... 였다. 오차는 각각 0.13V, -0.99V이다.3.2 분압기의 설계(부하를 고려한 현실적 설계)(a) 등가부하를 고려하여 설계목표를 만족하는 분압기를 설계하고 회로도를 도시하라
    리포트 | 3페이지 | 1,000원 | 등록일 2020.07.12
  • 판매자 표지 자료 표지
    설계실습 10. RLC 회로의 과도응답 및 정상상태응답 결과보고서
    설계실습 10. RLC 회로의 과도응답 및 정상상태응답결과 레포트전기회로 설계실습 수요일 9,10,11,12교시조 조원실험날짜 월 일 제출날짜 월 일전자전기공학부요약 ... : RLC 회로를 구성해서 저감쇠, 임계감쇠, 과감쇠의 파형을 관찰했다.RLC 저감쇠 회로에는 260Ω의 저항이 사용됬으며 이 때 측정한 는92.43KHz이다. 계산한 는 98.97KHz ... 지못한 것 등이 있다. 그리고 260Ω을 사용한 저감쇠 회로는 저감쇠의 조건을 만족했으며 파형도 모두 저감쇠 회로처럼 나왔다.RLC 임계감쇠 회로에는 1.9414KΩ이 사용됬으며 저항
    리포트 | 10페이지 | 1,000원 | 등록일 2020.05.07 | 수정일 2020.09.09
  • 아날로그및디지털회로설계실습예비보고서8-래치와 플립플롭
    1. 실습목적순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고동작 조건을 확인한다.2. 실습 준비물NAND gate 74HC00 ... ) : 1대함수발생기 (Function generator) : 1대점퍼선 : 다수3. 설계실습 계획서3.1 RS 래치의 특성 분석(A) RS 래치의 진리표를 나타내고, 아래 그림
    리포트 | 4페이지 | 1,000원 | 등록일 2020.03.29
  • 판매자 표지 자료 표지
    설계실습 8. 인덕터 및 RL회로의 과도응답(Transient REsponse) 예비보고서
    설계실습 8. 인덕터 및 RL회로의 과도응답(Transient REsponse)예비레포트전자전기공학부학번3. 설계실습 계획서3.0. Time constant가 10us인 RL회로 ... 를 설계하여 제출하라.Time constant===10us이다.3.1 Function generator (+) – 저항 – 인덕터(10mH) – Function generator ... (-)의 순서로 연결된 회로에서 time constant를 10us로 하고자 할 때 저항을 계산하라. Function generator의 출력을 1V의 사각파(high = 1V
    리포트 | 8페이지 | 1,000원 | 등록일 2020.05.07 | 수정일 2020.09.08
  • 전자회로설계실습예비보고서9-피드백 증폭기 (Feedback Amplifier)
    개Resistor 1 ㏀ : 4개Resistor 100 Ω : 2개가변저항 10 ㏀ : 1개3. 설계실습 계획서3.1 Series-Shunt 피드백 회로 설계(A) 그림 1 회로 ... -Series 구조의 피드백 증폭기를 설계하고 실험한다.2. 준비물 및 유의사항Function Generator : 1대Oscilloscope (2channel) : 1대DC Power ... 는 동일하였다.이 회로는 OP Amp 하나와 PMOS를 이용한 전압 레귤레이터 회로이다. 이 회로는 입력 임피던스를 크게, 출력임피던스를 작게 만들기 위하여 Series-Shunt 구조
    리포트 | 10페이지 | 1,500원 | 등록일 2020.03.29
  • 중앙대 전자회로 설계실습 3학년 1학기(성적인증) (예비) 설계실습5-(Oscillator 설계)
    B)Op amp의 +/- 입력단자의 전위가 거의 같다는 virtual short 원리는 성립되지 않는다. 오히려 입력단의 전위차가 조금이라도 존재하면 그 차이를 더욱 증폭시킴으로써 OP AMP 출력의 포화한계전위인 L+나 L_에 도달하게 하는 Positive Feedb..
    리포트 | 4페이지 | 1,000원 | 등록일 2017.12.16
  • 중앙대 전자회로 설계실습 3학년 1학기(성적인증) (결과) 설계실습5-(Oscillator 설계)
    이번 실험에서는 오차율이 굉장히 떨어진 것을 볼 수 있다. 가변저항 값이 실험 도중에 크게 변하지 않았고 offset voltage의 영향을 덜 받은 것으로 생각한다. 그래도 오차가 발생한 것은 처음에 L+의 값을 2V 더 높게 잡아서인지 예상보다 큰 값이 나왔고 ca..
    리포트 | 9페이지 | 1,000원 | 등록일 2017.12.16
  • [19년]중앙대학교 전기회로설계실습 [결과]실습 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계
    설계실습 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계교수조이름학번제출일19.9.25 수1. 요약 : 이번 실험에서는 DMM의 내부저항과, 건전지의 내부저항, 교류 전압 ... 생각하였는지 기술하라.실험 계획이나, 실험 회로 설계는 잘 했다고 생각한다. 하지만 생각보다 건전지의 저항이 조금 높게 나왔는데, 이것은 측정 시 사용했던 건전지가 일정시간 방치 ... 로 측정되었으며 접지사이의 전압은 108.73V와 109.42V로 측정되었다. 전반적으로 실험이 수월하게 진행되었고, 결과값도 예상한 결과에서 오차가 크게 나지 않았다.2. 설계
    리포트 | 10페이지 | 1,000원 | 등록일 2019.11.26
  • [아날로그및디지털회로설계실습A+] 4-bit Adder 회로 설계 예비 레포트 입니다
    아날로그 및 디지털 설계 실습10# 4-bit Adder예비 레포트설계실습 10. 4-bit Adder 회로 설계1. 목적 : 조합논리회로설계 방법을 이해하고 조합논리회로 ... 의 한 예로 가산기 회로설계한다.2. 실습준비물- 직류전원 장치 1대- 멀티미터 또는 오실로스코프 1대- Bread board 1대- 저항(330Ω) 10개- Hex ... adder(74LS83) 1개- LED 10개- Toggle Switch 15개- 점퍼선 다수3. 설계 실습 계획서(1) 전가산기에 대한 진리표를 작성하여라.ABCinSCout0
    리포트 | 4페이지 | 1,000원 | 등록일 2017.10.06
  • 2019년 2학년 2학기 전자회로설계실습 3과 결과보고서
    전자전기공학부 20161977 반창민결과보고서설계실습 3. 분압기 설계Ⅰ요약직류 출력전압 12V로 고정시키고 부하에 3V의 전압이 걸리는 회로 설계를 해보았다.처음에는 단순히 ... 부하를 고려하지 않은 채, Voltage Divide Rule을 생각하여 1㏀와 3㏀을 직렬 연결한 회로설계하였다. 분압기에는 2.9788V의 전압(-0.7%)으로 목표했던 3V ... 가 흘렀지만, 1㏀단자에 부하를 병렬연결 한 결과, 부하에 걸리는 전압은 1.70V로 원하던 값과 오차가 -43.3%로 잘못된 설계라는 것을 깨달았다.부하를 고려하고 회로를 다시
    리포트 | 6페이지 | 1,000원 | 등록일 2020.01.09
  • [19년]중앙대학교 전기회로설계실습 [결과]실습 13. 발전기 원리 실험
    전기회로 설계실습 결과 보고서실습 13.발전기 원리 실험담당 교수 :조 :이름 :학번 :제출일 : 19.12.07요약: 패러데이 법칙을 확인, 발전기, 인덕터, 변압기 ... .72V, 오차율 2.86%였다. 대체로 예상한 결과가 도출되어 성공적인 실험이였다.4. 설계실습내용 및 분석4.1 설계실습 8을 응용하여 코일의 인덕턴스를 측정하라. 파형을 저장 ... , 제출하라.코일의 인덕턴스를 측정하기 위해 다음과 같이 10 kΩ의 저항, 코일을 직렬로 연결하여 회로를 구성하고 입력은 사각파(0 V to 1 V, duty cycle = 50
    리포트 | 7페이지 | 1,000원 | 등록일 2019.12.06
  • [아날로그및디지털회로설계실습A+] 4-bit Adder 회로 설계 결과 레포트 입니다
    아날로그 및 디지털 설계 실습10# 4-bit Adder결과 레포트1. 목적조합논리회로설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로설계한다.2. 실습준비물 ... - Toggle Switch 15개- 점퍼선 다수4. 설계 실습 내용 및 분석(1) 설계실습계획서 (3)에서 그린 2-단계 전가산기 회로를 토글 스위치와 LED를 추가하여 설계 및 구현 ... *************00110110010101011100111111설계회로출력이 예상했던 바와 같이 안정적으로 나왔다.(2) 설계실습계획서 (4)에서 그린 XOR gate를 이용한 다
    리포트 | 6페이지 | 1,000원 | 등록일 2017.10.06
  • 2019학년도 3학년 1학기 중앙대 전자회로설계실습 3. Voltage Regulator 설계 예비
    1. 목적전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압 공급기 (DC Power Supply)를 설계, 구현, 측정, 평가한다.2. 준비물 및 유의사항 ... : 1N914 또는 KDS160: 4개점퍼선: 다수Bread board: 1개3. 설계실습 계획서* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.(A) 설계: 아래 ... 를 설계한다. 이때 diode의 저항은 0.7 ㏀으로 가정한다. 이론부와 교과서(Sedra)를 참조한다. 설계에 사용된 수식, 과정을 상세히 기술한다.RL = 5 kΩ, Vp ≤ 4
    리포트 | 2페이지 | 1,000원 | 등록일 2019.09.21
  • 아날로그 및 디지털 회로 설계 실습 6. 전압제어 발진기
    함수발생기(Function generator) 1대점퍼선 다수6-3. 설계실습 계획서6-3-1 슈미츠 회로의 특성(A) 실험에 사용될 IC의 Datasheet를 참조하여, 중요 ... 예비보고서실습 6.전압제어 발진기6-1. 목적전압제어 발진기(VCO: Voltage Controlled Oscillator)를 설계하고 전압을 이용한 발진 주파수의 제어를 실험 ... 도록 회로설계 하시오.→L _{+} =V _{dd} ``,```L _{-} =-V _{dd}에서V _{TH} =L _{+} {R _{1}} over {R _{1} +R _{2
    리포트 | 5페이지 | 1,000원 | 등록일 2018.03.21
  • 아날로그 및 디지털 회로 설계 실습 7. 위상 제어 루프(PLL)
    예비보고서실습 7.위상 제어 루프(PLL)7-1. 목적위상 제어 루프 회로의 이론을 학습하고 간단한 위상 제어 루프 회로를 구성하여 주파수 동기화 (Phase Locking ... (Oscilloscope) 1대브레드보드(Bread board) 1개파워 서플라이(Power supply) 1대함수발생기(Function generator) 1대점퍼선 다수7-3. 설계실습 계획 ... 7-2의 회로를 Simulation tool (PSPICE)로 설계한다. 이때 본인이 중요하다고 생각하는 단의 파형을 관찰하고 제시한다.(VCO의 파형과 기준 주파수의 파형
    리포트 | 6페이지 | 1,000원 | 등록일 2018.03.21
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (결과) 설계실습10-(4-bit Adder 회로 설계)
    (A) 본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다. 본 실험은 조합논리회로설계방법을 기본으로 조합논리회로설계하는 것을 기본으로한다. 결과 ... 값은 0.2%이하의 오차를 기록하며 예상 값과 매우 일치하게 나왔다.(B) 설계실습계획서에서 설계회로와 실제 구현한 회로의 차이점을 비교하고 이에 대한 이유를 서술한다. 설계실습계획서에 계획한대로 회로를 실제로 구현하였으며 결과 값 역시 차이가 나지않았다.
    리포트 | 3페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 전기회로 설계실습 2학년 2학기(성적인증) (예비)설계실습11- (공진회로와 대역여파기 설계)
    실험 목적 : RLC 공진 회로를 이용한 Bandpass, Bandstop filter를 설계, 제작, 실험한다.
    리포트 | 7페이지 | 1,000원 | 등록일 2017.06.21
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 13일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:35 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감