• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(3,513)
  • 리포트(3,383)
  • 시험자료(50)
  • 자기소개서(39)
  • 논문(37)
  • 서식(2)
  • 방송통신대(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"발진회로" 검색결과 141-160 / 3,513건

  • 전기전자 실험레포트 (예비) - 발진
    신호 없이 스스로 만들어야하고, 이제까지 실험에서도 많은 정현파의 교류신호를 이용하였다. 본 실험에서는 이와 같이 주기를 갖는 정현파나 구형파를 발생시키는 발진회로를 실험한다.2 ... . 실험 이론: 입력에 공급된 신호 없이 스스로 출력에 어떤 파형이 나타나는 회로발진 회로라고 한다. 이러한 회로를 만들기 위해서는 출력의 신호를 검출하여 그 값을 계속적으로 입력 ... FET 증폭기는 위상이 입력과 180DEG 다르다. 위 그림에서 RC 회로가 또 다른180DEG 를 발생시키면 기본 입력에 더해져서 발진하게 된다. 이득의 경우 RC 회로들의 전달
    리포트 | 4페이지 | 1,500원 | 등록일 2020.10.26
  • 판매자 표지 자료 표지
    디지털 회로 실험 및 설계 - NE555 Timer 발진회로 응용 실험 1
    .방전이 일어나도록 이루어져있어 그 때 커패시터에 충전된 전압을 방전시키는 방전용 트랜지스터이다.? NE555의 핀번호 및 내부 회로도? 불안정 모드- 발진기로 작동한다. LED 및 ... 는 래치 스위치가 사용된다.? 슈미트 트리거- 노이즈 입력을 깨끗한 디지털 출력으로 변환하는 슈미트 트리거 인버터 게이트로 작동한다.? 불안정 모드(발진 회로)- 불안정 모드는 위 ... 디지털회로실험및설계 예비 보고서 #9( NE555 응용 실험 )과 목담당교수제 출 일학 번이 름1. 실험목표① NE555를 이용한 회로를 구성해본다.② NE555를 응용한 회로
    리포트 | 9페이지 | 3,000원 | 등록일 2023.09.22 | 수정일 2023.09.24
  • 연산증폭기 (Operational Amplifier)
    를 이용한 능동 필터를 구성하고 이를 RLC를 이용한 수동 필터와 비교하 여 이해할 수 있다.연산증폭기를 이용한 발진회로를 구성하고 그 원리를 이해할 수 있다.실험 이론발진기 ... – 555 타이머: 비안정 멀티바이브레이터의 동작발진기는 직류의 입력신호를 주기적 파형을 가진 출력으로 만드는 회로이다. 출력 전압은 발진기의 종류에 따라서 사인파 혹은 비사인파 ... 타이머실험 방법발진기 - 555타이머발진기는 입력 신호 없이 출력 신호를 만드는 전자회로로 여러 가지 응용에서 신호원으로 사용된다. 트랜지스터와 연산증폭기를 사용해서 다양한 발진
    리포트 | 17페이지 | 2,000원 | 등록일 2022.03.03
  • 판매자 표지 자료 표지
    전기전자공학실험-비교기 회로의 동작
    REPORT31. 비교기 회로의 동작33. 발진회로예비 레포트비교기-비교기 회로는 (+)입력전압이 (-) 입력보다 크거나 또는 그 반대의 경우를 알려주는 논리레벨을 출력 ... V보다 커지면 출력되므로 이 회로는 윈도우 검출기로 사용됨- 입력이 +1V~+5V사이의 전압이 인가되면 출력이 고전압이 되므로 윈도우 범위 내의 값이 됨윈도우 비교기위상변위 발진기 ... - 위상은 180°로 이동하며, 발진기 주파수는f= {1} over {2 pi RC sqrt {6}}이 됨- 증폭기와 달리 인가된 신호가 없이, 회로 스스로 출력전압을 발생
    리포트 | 16페이지 | 2,000원 | 등록일 2023.02.14
  • 판매자 표지 자료 표지
    [전자회로실험2]보고서3주차-Digit Logic
    [전자회로실험2]Digit Logic[실험목적]디지털 로직 게이트를 기초로 하여 의 동작을 이해한다 MOSFET의 동작을 이해한다.[실험이론]-Logic gate 특징 ... Boarf에 왼쪽에 보이는 것과 같이 회로를 구성한다.V_A와V_B의 전압을 0V(Low), 5V(High)로 바꿔가면서V_OUT전압을 측정한다.R_1은V_DD전원을 고려하여 선정한다. ... -NOR GATE 실험방법Bread Boarf에 왼쪽에 보이는 것과 같이 회로를 구성한다.V_A와V_B의 전압을 0V(Low), 5V(High)로 바꿔가면서V_OUT전압을 측정
    리포트 | 8페이지 | 3,000원 | 등록일 2023.12.26
  • (A+/이론/예상결과/고찰) 아주대 전자회로실험 설계수정제안서1
    을 주파수에 대해 정리하면f _{o} `=` {1} over {2 pi sqrt {C _{1} C _{x} R _{1} R _{2}}}과 같고 이는 회로발진주파수이다.4) 설계 ... ) 회로발진주파수 식C _{1} = {1} over {(2 pi f) ^{2} C _{2} R _{1} R _{2}} 에 1kΩ과 0.1uF 값을 대입하여 얻은 식C _{x ... 한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 전자회로실험교수명:조교명:분 반:학 번:성 명:전자공학부설계1
    리포트 | 4페이지 | 1,500원 | 등록일 2021.10.24
  • 판매자 표지 자료 표지
    디지털 회로 실험 및 설계 - NE555 Timer 발진회로 응용 실험 2
    발진회로의 이해1) R1 = 10kΩ , R2 = 10kΩ 일때 출력주파수, 듀티비를 측정하시오.? 주파수 : 484.6Hz, 듀티비 : 66.9%2) R1 = 10kΩ , R2 ... 디지털회로실험및설계 결과 보고서 #9( NE555 Timer 발진회로 실험 )과 목담당교수제 출 일학 번이 름1. 회로도2. 실험결과 및 이론분석실험 (1) NE555 Timer
    리포트 | 4페이지 | 3,000원 | 등록일 2023.09.22 | 수정일 2023.09.24
  • 금오공대 아날로그회로응용설계 - 전원회로 설계 및 실습(3)
    ▶ ZVS 발진기의 동작 원리를 조사하여 정리하시오.< 영전압 스위칭(ZVS)이란? >- 대부분의 전압 조정기는 turn-on 및 turn-off 전환되는 동안 MOSFET ... 를 소모하기 위해 스위치와 평행하게 다이오드를 추가하여 이 문제를 해결합니다.< 중 략 >< L-C 회로를 통해 저항의 필요성 살펴보기 >커패시터와 인덕터가 직렬과 병렬로 연결된 회로
    리포트 | 15페이지 | 10,000원 | 등록일 2021.07.02 | 수정일 2022.01.20
  • 아주대학교 전자회로실험/전회실/ 설계 1 C측정회로 결과보고서
    회로윈 ? 브릿지 발진회로는 정현파 발진회로 중 대표적인 발진기다. 커패시터와 저항으로 Band ? Pass ? Filter를 구성하는 회로로, 넓은 범위의 주파수 발진과 낮 ... 은 왜곡 수준을 기대할 때 사용하는 발진회로이므로, 비교적 낮은 주파수 대역에서 사용할 수 있다. 그러나 증폭 이득에 따라 회로가 동작 여부가 나뉜다는 단점이 있다. 너무 크게 증폭 ... 되면 왜곡이 커지고 너무 낮으면 회로가 동작하지 않는다. 다만 생각하건대, 필요한 이득은 1이다. 발진상태를 토대로 커패시터를 역산할 것이기 때문이다. 이 회로의 기본 동작은 궤환신
    리포트 | 15페이지 | 1,000원 | 등록일 2021.08.16
  • 6. 위상 제어 루프(PLL) 예비보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    된 신호는 R과 C로 구성된 Low Pass Filter를 통과하면서 직류에 가까운 전압으로 변환된다. 가변 발진기는 제어 신호의 크기에 따라 출력되는 주파수가 변하는 발진 회로이 ... 아날로그 및 디지털 회로 설계 실습-실습 6 예비보고서-위상 제어 루프(PLL)학과 :담당 교수님 :제출일 :조 :학번 / 이름 :6-1. 실습목적위상 제어 루프 회로의 이론 ... 을 학습하고 간단한 위상 제어 루프 회로를 구성하여 주파수 동기화 (Phase Locking) 원리를 이해한다.6-2. 실습 준비물부품저항 100Ω, 1/2W, 5%3개저항 5.1kΩ
    리포트 | 11페이지 | 1,000원 | 등록일 2022.09.06
  • [전자회로실험 결과보고서]오디오 전력 증폭기 설계 및 제작(A+)
    이 되었을 것이다. 관찰할 때 발진 파형을 고려하여 오실로스코프의 Cursor 기능을 이용했다면 설계 규격에 맞는 최대 부하 전력을 계산할 수 있었을 것으로 생각한다.회로를 제작 ... 다. 또 회로에서 소자와 전선을 많이 사용했기 때문에 내부 저항으로 인한 오차로 이론값과 차이가 났을 것출력 파형의 고주파 부분에 발진 파형이 생겼을 때 2N3904 트랜지스터 ... 전자회로실험 결과보고서10장. 오디오 전력 증폭기설계 및 제작실험 10. 오디오 전력 증폭기설계 및 제작1. 사용 장비 및 부품? 직류 전원 공급 장치? 함수 발생기
    리포트 | 22페이지 | 2,500원 | 등록일 2022.03.04
  • (A+) 전자회로실험 신호분석기 동작 및 공통 이미터 증폭기의 주파수응답 예비레포트 / 결과보고서
    에 RF 입력 감쇠기, Mixer(믹서), IF(중간 주파수) 증폭기, IF 필터,국부 발진기(주파수 합성기), 스위프 발진기, 디스플레이 등-> 외부 단자- RF 입력(보통, 동축 ... emitter)회로라고 한다. 여기서v sub BE와i sub B의 관계를v sub CE를 파라미터로 하여 나다낸 것이 입력특성곡선이 되고,v sub CE와i sub C의 관계를i s ... hort된다고 가정하면, 전압 이득은신호주파수가 충분히 낮을 때, XC는 무시될 만큼 작지 않다.(3개의 고역통과 RC회로를 갖는 일반적인 커패시터 결합 증폭기의 저주파 등가 회로)1
    리포트 | 21페이지 | 1,500원 | 등록일 2021.01.10
  • Non-Linear OP Amp (파형발생기) 예비보고서
    발진기(Oscillator)그림 1은 구형파를 발생시키는 발진회로를 나타낸다. 이 회로에서는 입력신호가 존재하지 않지만 정귀환을 이용하여 입력전압 사이를 스윙하는 구형파를 출력 ... 할 수 있다. 입력 바이패스회로에서 폐루프 시정수 는 다음과 같다.(5)적분기가 적절히 동작하기 위해서는 폐루프 시정수가 입력펄스의 폭보다 훨씬 커야 한다.삼각파 발생기발진기와 적분 ... 기를 종속 접속하여 그림 6과 같이 삼각파 발생 회로를 만들 수 있다.발진기의 구형파 출력이 적분기를 통하여 삼각파로 출력된다.구형파는 발진회로의 OP Amp의 과 - 사이
    리포트 | 9페이지 | 1,500원 | 등록일 2021.09.25
  • [경희대학교 VCO 설계 프로젝트] A+보고서
    [전파통신실험]VCO 설계 프로젝트전파통신실험 2조1. 설계 이론1) 발진발진기는 사인파나 구형파 등 주파수를 가진 출력을 만들어내는 회로이다. 발진기의 기본적인 구조는 증폭기 ... ? Schematic회로는 두 개의 전류 미러와 두 개의 부성 저항, 인덕터, 커패시터, 버랙터로 구성된다. 외부로부터 직류 전압을 받아서 전류 미러에 의해 전류가 생성되고 LC탱크에서 발진 ... 와 피드백 루프로 구성된다. 발진기의 귀환 이득은A _{f} (s)`=` {A(s)} over {1`-`A(s) beta(s)}이다. 발진이 일어나기 위한 조건은 발진 주파수
    리포트 | 15페이지 | 4,500원 | 등록일 2020.11.28
  • 판매자 표지 자료 표지
    term project - ALUs (Arithmetic logic units)를 이용한 다기능 디지털 시계 설계
    Term ProjectSubject : 기초전자회로 및 실험 2Theme :ALUs (Arithmetic logic units)를 이용한 다기능 디지털 시계 설계담당교수학 번 및 ... 여 회로를 만들어 보고, 카운터에 대한 이해를 바탕으로 설계에 직접 접목하여서 정해진 범위의 기판 위에 가장 효율적인 회로를 설계할 수 있는 능력을 함양하기 위함이다.2. 설계 ... 이론1)디지털 시계발진회로 부분에서 구형파 출력을 위하여 4020(14비트 2진 카운터)와 7404를 이용하였으며 가변저항 100K옴을 조절하여 발진 주파수를 변화시켰다. 최대한
    리포트 | 14페이지 | 1,000원 | 등록일 2023.06.22 | 수정일 2023.06.25
  • [부산대 이학전자 A+] 555 timer 1
    용 Transistor로 구성된다. 이러한 기능을 바탕으로 555timer는 직접회로에서 타이머, 펄스 생성 및 발진 애플리케이션, 시간 지연, 발진기 및 flip flop을 회로에 제공하는 요소
    리포트 | 15페이지 | 2,000원 | 등록일 2021.03.03 | 수정일 2021.03.13
  • 판매자 표지 자료 표지
    [LG전자 VS 사업본부] [HW 채용연계형 인턴] 합격 자기소개서
    를 이해하며, 요구된 스펙에 맞는 회로를 설계하고 검증하는 일에 관심을 두게 되었습니다.[연산증폭기 안정도 개선]대학 시절, 모두가 어렵다고 말했던 '연산증폭기 발진 이슈'를 해결 ... 시기 바랍니다.)빈틈없이 검증하여 'zero-tolerance'설계의 꿈을 이루고자 지원했습니다3학년 1학기, 전자회로 과목에서 spice tool로 CS 증폭기를 설계하고 그 ... 동작 특성을 검증한 경험이 있습니다. 이 과정을 통해 '인과관계가 명확한' 회로설계에 흥미를 느꼈습니다. 특히, load의 설계에 따라 gain과 선형성의 trade-off 관계
    자기소개서 | 2페이지 | 3,000원 | 등록일 2022.12.26
  • 판매자 표지 자료 표지
    KT 네트워크관리직 합격자소서
    설계 프로젝트로 원하는 주파수를 형성한 경험이 있습니다. 아날로그 신호가 오디오 신호로 입력될 때, 발진회로에서 생성된 캐리어 주파수를 변조하는 시스템을 설계했습니다. 발진 부분 ... 은 양성 피드백을 이용하는 쿨피츠 발진기로 설계했습니다. 시뮬레이션 값을 측정했을 때, 93MHz 부분에서 발진 주파수가 형성됐습니다.예측과 달리 회로를 구현했을 때, 발진 주파수
    자기소개서 | 2페이지 | 3,000원 | 등록일 2024.02.02
  • X-대역 레이더용 국부 발진기의 설계 및 구현 (Design and Implementation of Local Oscillator for X-Band Radar)
    한국전자통신학회 김기래
    논문 | 6페이지 | 무료 | 등록일 2025.06.15 | 수정일 2025.06.17
  • 판매자 표지 자료 표지
    22하 삼성전자 메모리사업부 회로설계 합격 자기소개서
    이 중요합니다.3학년 1학기, 전자회로 과목에서 spice tool로 CS 증폭기를 설계하고 그 동작 특성을 검증한 경험이 있습니다. 이 과정을 통해 '인과관계가 명확한' 회로설계 ... 에 흥미를 느꼈습니다. 특히, load의 설계에 따라 gain과 선형성의 trade-off 관계를 이해하며, 요구된 스펙에 맞는 회로를 설계하고 검증하는 일에 관심을 두게 되 ... 었습니다. 이러한 회로 분석 및 설계 역량을 토대로 메모리 설계 기술의 선구자인 삼성전자에서 미래 산업에 최적화된 메모리 솔루션을 확보하는 데 이바지하고 싶습니다.이러한 목표를 달성하기
    자기소개서 | 5페이지 | 10,000원 | 등록일 2022.12.26 | 수정일 2023.04.19
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 07일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
12:28 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감