• 통합검색(2,328)
  • 리포트(2,198)
  • 자기소개서(102)
  • 시험자료(12)
  • 논문(11)
  • 방송통신대(2)
  • 서식(1)
  • 이력서(1)
  • ppt테마(1)

바로가기

방송통신대 - 2025 방송통신대 리포트 및 과제물 업데이트, 중간고사/기말고사자료
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털논리회로실험" 검색결과 141-160 / 2,328건

  • 디지털논리회로실험(Verilog HDL) - Real-time clock, counter
    , loads 300,000 into timer? Can design using oscillator, register, and down-counter.2. 실험2.1 Part Ⅱ: Real ... -digit BCD counter starts counting in intervals of milliseconds. The amount of time in seconds from ... .3 Part Ⅳ : M-digit base-N Up/Down CounterImplement a M-digit base-N up/down counter. Display the
    리포트 | 8페이지 | 1,000원 | 등록일 2019.08.29
  • 디지털논리회로실험(Verilog HDL) - 8-bit Signed Adder/Substractor, Multiplier
    7plications of digital circuits it is useful to be able to perform some number of multiplications
    리포트 | 19페이지 | 1,000원 | 등록일 2019.08.29
  • 기초전자회로실험1- 디지털공학 실험 논리게이트 1.2 예비 자료
    [표 4-1]입력출력ABX001011101110[표 4-2]입력출력ABX001010100110[표 4-3]입력출력AX0110[표 4-4]입력출력AX0110[표 4-5]입력출력AX0011[표 4-6]입력출력ABX000010100111[표 4-7]입력출력ABX0000111..
    리포트 | 6페이지 | 1,500원 | 등록일 2019.03.24 | 수정일 2019.03.29
  • 논리회로실험 2014 Digital clock
    한다.2. Background이번 실험은 4MHz의 오실레이터 clock을 분주하여, 디지털 시계를 설계하고 RoV-Lab 3000을 이용하여 설계한 회로를 검증하는 것이 목적이 ... 1. Purpose 1) 4MHz의 오실레이터 clock을 분주하여, 시, 분, 초를 나타내는 디지털 시계를 설계한다.2) RoV-Lab 3000을 이용하여 회로 설계를 검증 ... 다. 먼저 RoV-Lab 3000의 기능 중에서 실험에서 사용하게 될 기능은 7 segment이다. library ieee;use ieee.std_logic_1164.all
    리포트 | 11페이지 | 1,000원 | 등록일 2014.11.05
  • 판매자 표지 자료 표지
    [디지털 논리회로 실험] 14장. 레지스터 결과레포트
    논리회로실험 A반결과14장레지스터5조이름학번실험일15.05.26제출일15.06.02실험에 사용된 기기 및 부품 : HD74LS74AP, SN74LS157N, 직류전원공급장치 ... , 디지털 실험장치,전압계, LED 3개, 330옴 저항 3개실험 14.2 전송제어 입력이 있는 병렬레지스터(1) IC 7474(D Flip-Flop) 2개와 74157(2x1 ... 멀티플렉서)을 이용한 전송제어 입력이 있는 병렬레지스터 회로회로도이다. 회로도에 IC 핀 번호를 작성하라.(2)Q _{0,} Q _{1,} Q _{2}를 “000”으로 초기화하라
    리포트 | 3페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2022.10.09
  • 서강대학교 디지털논리회로실험 - 실험 6. Flip-flops and Shift Registers 예비 보고서
    디지털논리회로실험예비 보고서[7주차]실험 6. Flip-flops and Shift Registers1. 실험 목적1) Flip-flops의 종류와 용도를 알아본다.2) SR ... 를 이해한다.2. 관련 이론1) 조합 논리회로와 순차 논리회로① 조합 논리회로 (Combinational logic circuit) : 출력이 현재의 입력에 의해서만 결정됨② 순차 ... 논리회로 (Sequential logic circuit) : 출력이 현재의 입력과 현재의 상태에 의해 결정됨2) 래치와 플립플롭 : 1비트의 정보를 저장할 수 있는 회로① 래치
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 서강대학교 디지털논리회로실험 - 실험 5. Arithmetic comparator, Adder and ALU 결과 보고서
    디지털논리회로실험결과 보고서[5주차]실험 5. Arithmetic comparator, Adder and ALU1. 실험 개요1) Arithmetic comparator를 기본 ... adder 설계실험 2)의 full-adder 3개를 이용하여 [그림 7]과 같이 회로를 설계하였다. X=011일 때의 시뮬레 이션 결과는 [그림 8]과 같다.[그림 7][그림 8 ... 의 트랜지스터 개수가 AND gate, OR gate의 트랜지스터 개수보다 적으므로 고집적 회로 설계시 이러한 방법을 통해 비용을 대폭 절감할 수 있다.실험 3)에서는 가산기
    리포트 | 8페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 서강대학교 디지털논리회로실험 - 실험 5. Arithmetic comparator, Adder and ALU 예비 보고서
    1. 실험 목적1) Arithmetic comparator를 기본 게이트 및 VHDL로 구현한다.2) 1-bit full adder를 기본 게이트 및 VHDL로 구현한다.3) 3 ... 를 비교하는 회로이다. 3개의 출력 AgtB, AeqB, AltB가 있으며 각각 A>B, A=B, A ... 1]에 회로도를 나타내었다.2) Half-Adder두 1-bit 2진수의 덧셈 결과는 [표 1]의 진리표와 같다. 여기서 carry는 AND 연산으로, sum은 XOR 연산으로 얻
    리포트 | 9페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 디지털논리회로실험 텀프로젝트
    똥피하기 게임을 KIT에 구현- 디지털논리회로실험 프로젝트 최종 보고서 ?0. 목차- 서론- 본론- 결론- 참고문헌- 프로젝트 후기1.서론설계 구성 요소 : 목표 및 기준 설정 ... 할 수 있다.2.본론설계 구성 요소 : 합성, 분석, 제작- 세부 사항 (1) 전체 블록 diagram전체적으로 CLK을 통하여 회로를 제어해주는데 분주기를 통하여 각각의 부분
    리포트 | 8페이지 | 2,000원 | 등록일 2013.02.11
  • 디지털논리회로실험(Verilog HDL) - 데이터 오류 정정 및 검출, 블랙잭, 계산기
    .데이터 오류 검출 및 정정◦ Parity Bit데이터에 패리티 비트를 붙여서 1의 전체 개수가 짝수 혹은 홀수가 되도록 한다.-> 짝수 패리티 사용◦ 1bit 오류 검출 및 정정 시연Key0를 누르면 시작Key1을 누르면 sw중 랜덤으로 1비트 에러가 발생Key2을 ..
    리포트 | 39페이지 | 3,000원 | 등록일 2019.08.29
  • [디지털 논리회로 실험] 18장. 링 카운터와 존슨 카운터 결과레포트
    디지털논리회로실험 X반결과 레포트주제18장. 링 카운터와 존슨 카운터X조이름학번실험일XX.XX.XX제출일XX.XX.XX1. 사용기기 및 부품· 오실로스코프(WAVEACE 2002 ... 70Mhz) - 파형 출력 및 분석· 디지털 멀티미터(GDM-461) - 전압계 역할· 디지털 실험 장치(ED-1006 LOGIC DESIGN BOX) - Breadboard ... . 유의사항· Breadboard의 전압 +5V의 실측값은 4.89V이다.· 실험 1~4 중 2,3을 진행하였다.3. 결과(1) JK 플립플롭을 이용한 링(Ring) 카운터회로
    리포트 | 5페이지 | 1,000원 | 등록일 2017.07.02
  • 디지털로직실험/최신 디지털 공학 실험8 논리 회로 간소화
    실험 8논리 회로 간소화실험목표▣ BCD 무효 코드 검출기에 대한 진리표 작성.▣ 카르노 맵(Karnaugh mpa)을 이용한 표현식의 간소화.▣ 간소화된 표현식을 구현하는 회로 ... 다. 이들 회로논리 표시기를 분석하고, 가장 가능성 있는 원인을 찾아 실험 보고서에 기술하여라실험 8 보고서이름 : 날짜 : 조 :실험 목표:BCD 무효 코드 검출기에 대한 ... 요약조합 논리(combinational logic) 회로에서 출력은 단지 입력에 의해서만 결정된다. 간단한 조합 논리 회로에서 진리표는 모든 가능한 입력과 출력을 요약하기 위해 사용
    리포트 | 24페이지 | 1,000원 | 등록일 2014.06.30
  • 디지털 회로실험 2장 기본 논리 게이트
    02장. 기본 논리 게이트목차●실험목적●이론●실험방법●실험데이터●검토 및 고찰실험목적1. NOT, OR/NOR, AND/NAND 게이트의 동작을 이해하고 NOR 및 NAND ... 는 아무것도 모르고 실험에 참여를 했다고 한다면, 이번 2학기 실험은 1학기 때 디지털 시스템 과목에서 배웠던 내용을 토대로 하는 실험이었다. 그래서 그런지 이해가 더 잘 되는 것 ... 같았고, 심화과정으로 더 파헤쳐 볼 수 있었다. 처음 실험을 하면서 회로도도 어색하게만 느껴졌고, 어색한 감이 없지 않았다. 그래서 그런지 회로도 하나 가지고
    리포트 | 9페이지 | 1,000원 | 등록일 2014.03.17 | 수정일 2014.04.07
  • 브레드보드 디지털논리회로 실험
    디지털논리회로 실험(브레드 보드)정보통신공학과1. 서론디지털 논리회로를 구현하여 실험하기 위해서는 디지털 논리 게이트를 회로로 구현할 수 있는 기판이 필요하다. 일반적으로 대부분 ... 한 디지털 논리 게이트들을 연결하여 원하는 기능을 수행할 수 있도록 회로를 구현하는데 필요한 부가적인 장치가 필요하다. 브레드보드(breadboard)는 이러한 요구사항을 만족 ... 시켜주기 위해서 만들어졌다.브레드보드는 납땜을 하지 않고도 논리게이트 반도체 칩을 연결할 수 있도록 고안되었으며, 회로의 연결이 용이하도록 다양한 기능을 가지고 있다.2. 실험 내용풀
    리포트 | 2페이지 | 1,000원 | 등록일 2010.11.03
  • 판매자 표지 자료 표지
    [디지털 논리회로 실험] 9장. 인코더와 디코더 결과레포트
    논리회로실험 A반결과9장인코더와 디코더5조이름학번실험일15.04.07제출일15.04.14전원전압 4.89VHD74LS04P , HD74LS08P , HD74LS32P , SN74 ... 하고 출력을 관찰하라.실험 9.2 2X4 디코더(1)_논리게이트를 이용하여 2X4 디코더의 회로도를 나타내었다. 회로도에 IC 핀번호를 입력하라.(2)_다음과 같이 입력 값을 인가 ... -디지털 논리회로 본 교재 제 9장 참조 ,http://mkple.com/CL4Id [인코더, 디코더]http://miniskirtzia.blog.me/220058600220(7-세그먼트)
    리포트 | 2페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2022.10.13
  • 판매자 표지 자료 표지
    [디지털 논리회로 실험] 16장. 동기식 카운터 결과레포트
    논리회로실험 A반결과 보고서16장동기식 카운터5조이름학번실험일15.06.02제출일15.06.09측정 전압 ? 4.90V실험에 사용된 기기 및 부품 : 오실로스코프(CRO) 혹은 ... 전압계(DVM 등), 직류전원공급장치(DC Power Supply)디지털 실험 장치(Logic Lab), HD74LS08P, SN74LS76AN, HD74LS76AP실험16.2 ... 의 최대값(15 _{10})가 되면 1이 된다.회로가 너무 복잡하여 실험도중 오류를 찾기가 힘들었다. 점프선이 너무 부족하여 회로를 구성하는데 힘들었고 점프선이 너무 복잡해 연결하기
    리포트 | 3페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2022.10.09
  • 판매자 표지 자료 표지
    [디지털 논리회로 실험] 9장. 인코더와 디코더 예비레포트
    논리회로실험 A반예비9장인코더와 디코더8조이름학번실험일15.04.14제출일15.04.141. 이 장의 실험 목적에 대하여 기술하시오.- 인코더(Encoder)의 특성과 동작원리 ... 와 디지털 시스템에서 사용하는 2진수간에 상호변환이 입출력 데이터나 수치간에 수행되어져야 한다. 이때 10진수를 2진수나 BCD코드로 변환하는 회로를 인코더(Encoder)라 하 ... 더 및 디코더의 기능에 대해 기술하시오.일상생활에서 10진수를 많이 사용하지만 디지털 시스템의 입출력 데이터는 2진수로 0과 1을 사용한다. 이와 같이 우리가 사용하는 10진수
    리포트 | 3페이지 | 1,000원 | 등록일 2016.01.14 | 수정일 2022.10.13
  • 판매자 표지 자료 표지
    [디지털 논리회로 실험] 10장. 멀티플렉서와 디멀티플렉서 예비레포트
    논리회로실험 A반예비10장멀티플렉서와 디멀티플렉서8조이름학번실험일15.04.21제출일15.04.211. 이 장의 실험 목적에 대하여 기술하시오.- 멀티플렉서와 디멀티플렉서의 구조 ... 와 동작 원리를 이해한다.- 멀티플렉서 및 디멀티플렉서의 종류와 회로에 대해 이해한다.- 멀티플렉서 및 디멀티플렉서의 응용회로에 대해 알아본다.2. 멀티플렉서 및 디멀티 플렉서 ... 의 기능에 대하 기술하시오.멀티플렉서는 여러 개의 입력과 한 개의 출력으로 구성되며 여러 개의 입력 중에서 선택된 한 개의 입력만 출력되는 논리소자이다. 여러 개의 입력 중에서 한 개
    리포트 | 4페이지 | 10,000원 | 등록일 2016.01.14 | 수정일 2022.10.13
  • 판매자 표지 자료 표지
    [디지털 논리회로 실험] 16장. 동기식 카운터 예비레포트
    논리회로실험 A반예비 레포트16장동기식 카운터5조이름학번실험일15.06.02제출일15.06.021. 이 장의 실험 목적에 대하여 기술하시오.- 동기식 카운터의 회로구성과 동작원리 ... 동기식 다운카운터 회로도를 나타내었다.클록이 발생할 때마다 카운터 값은 감소하게 된다. 업 카운터와 다른 점은 이전 단의 출력을 이용하여 AND 게이트와 연결된다는 점이다. 동기식
    리포트 | 3페이지 | 1,000원 | 등록일 2016.01.14 | 수정일 2022.10.09
  • 디지털논리회로실험(Verilog HDL) - SR Latch, Level-Sensitive D-latch, D Flip-Flop
    functional and timing simulation.(3) CodeFigure 1에 나타난 회로를 그대로 구현.? 실험결과(1) Simulation(2) RTL Viewer2.2 D ... -latch? 실험목적 : Level-Sensitive D-latch를 Behavior 방식으로 구현할 수 있다.? 실험내용(1) SummaryFigure 4 shows the ... to verify its correct operation.(3) CodeFigure 5에 구현된 회로를 그대로 구현. D_latch의 코드는 part2에서 구현된 것과 동일
    리포트 | 12페이지 | 1,000원 | 등록일 2019.08.29
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 19일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
10:38 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감