경북대학교 전자공학실험2 올A+ 예비보고서 3장 (복사실 판메제안 받은자료)
- 최초 등록일
- 2015.11.03
- 최종 저작일
- 2010.10
- 17페이지/ 한컴오피스
- 가격 1,000원
소개글
경북대학교 졸업, 서울대학교 석사, 현재 서울대학교 박사과정중입니다.
전공과목 전부 A+ 받았습니다.
예비보고서는 손으로 작성하여 없습니다.
2010년 기준으로 당시 존재하던 모든 족보/소스를 다 통합하여 작성하였습니다.
2학기 자료의 경우, 5호관 복사실 및 근처 제본사로부터 판매제안까지 받았습니다.
목차
1. 실험목적
2. 이론 공부
3. 추가내용
4. 실험내용
5. 실험결과 예상
본문내용
1. 실험목적
- MOS 전계효과 트랜지스터의 소신호(small signal) 등가회로를 사용하여, 공통 소스증폭기의 저주파 및 고주파 차단 특성 이해한다.
- 공통 소스 증폭기를 구성하여 주파수 응답 특성을 해석하고 측정한다.
2. 이론 공부
①공통소스 증폭기(common source amplifier)
소스접지 증폭기(grounded-source amplifier)는 MOS 트랜지스터 증폭기 회로 중에서 가장 널리 사용되는 증폭기.
게이트: 입력 단자로 사용
드레인: 출력 단자로 사용
소스: 입력과 출력의 공통 단자로 사용
-신호 전압와 내부저항 는 신호원의 등가 회로를 나타낸다.
-신호 전압은 커패시터(capacitor) 을 통해 게이트에 인가되고 증폭된 신호는 드레인에서 커패시터 를 통해서 부하 저항 에 전달된다.
*결합커패시터(coupling capacitor), 차단커패시터(blocking capacitor)
: 신호원을 연결할 때 트랜지스터의 직류 동작점이 변화하지 않도록 신호를 결합하고 직류를 차단하는 역할을 하며 보통 수 정도의 큰 용량을 갖는 전해 콘덴서를 사용한다.
저항 과는 트랜지스터 바이어스(bias)를 위한 전압 분할기이며, 소스에 연결된 저항 는 바이어스 안정성을 높이기 위한 것이다.
소스 저항 는 신호에 대해서는 전압 이득을 감소시키므로 바이패스 커패시터(bypass capacitor)를 사용하여 소스 단자가 신호에 대해서는 접지가 되도록 한다.
②증폭기의 주파수 응답 특성(frequency response characteristic)
- 주파수 변화에 대한 증폭기의 이득/위상 변화를 나타낸 그림.
이상적인 증폭기는 모든 주파수 대역에서 일정한 이득 값을 가지지만, 실제 증폭기는 주파수에 따라 이득값이 변하게 되는데 특히 저주파 대역 및 고주파 대역에서는 이득이 저하된다.
- 중간대역(midband) : 비교적 일정한 이득값을 가지며 위상 특성도 선형성을 가지므로 시간 지연도 거의 일정하다.
- 저주파 대역(low-frequency band) : 외부의 결합 커패시터 또는 바이패스 커패시터가 주파수 응답 특성을 결정하는 데 중요한 역할을 한다.
참고 자료
없음