• AI글쓰기 2.1 업데이트
  • 통합검색(15,875)
  • 리포트(14,243)
  • 자기소개서(1,022)
  • 시험자료(304)
  • 방송통신대(193)
  • 논문(89)
  • 서식(10)
  • 이력서(7)
  • ppt테마(6)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"DIGITAL회로" 검색결과 1,541-1,560 / 15,875건

  • [디지털논리회로] TTL LOGIC IC의 종류와 특징
    TTL LOGIC IC의종류와 특징&Schmitt Trigger회로의 특성(1)TTL(Transistor and Transistor Logic)의 개요TTL의 회로의 주요부문 ... 레벨이 보증(6)Schmitt Trigger 회로의 특성입력전압이 일정한 값으로 이상으로 되면 출력 펄스가 상승하고 그 반대로 입력전압이 일정한 값 이하로 되면 감소하는 동작을 하 ... 며 2개의 트랜지스터가 에미터 결합하는 쌍안정 회로로서 다음과 같은 특징이 있다.1회로의 상태를 변화시키는데 트리거 펄스가 필요하지 않다.2입력신호 파형에 관계없이 출력에서 진폭이 일정한 구형파를 얻을 수 있으므로 주로 다른 회로에 펄스를 공급하는데 사용한다.
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2001.11.20
  • [디코딩 멀티플렉스] 멀티플렉서 (디지털 논리회로 실험)
    - -- 디지털 논리회로 실험 -REPORT #4(예비)2001. 10. 19학 과컴 퓨 터 공 학 과과 목디지털 논리회로 실험교 수 님박 종 서 교 수 님학 년2학년 2학기조 ... 는 여러 개의 기능 중에 하나를 선택하는 것이다. 교재 72쪽의 의 회로는 2-4 디코더의 기능을 의미한다. 이 디코더는 2개의 입력값에 따라 4개중에 한 개를 지정한다. 이 회로 ... 를 만들고, 2비트의 입력 값에 따라 어떤 출력들이 얻어지는지 조사하라.위 회로도는 2-4디코더의 기능을 구현한 것이다. 입력을 74163 COUNTER를 사용하였다. Q1, Q2
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 2,000원 | 등록일 2001.10.25
  • 디지털회로실험. 결과보고서 ch1 ch2 기본논리게이트와 그 응용, 부울 대수
    .③ 논리소자들의 작동법을 익힌다.④ 부울 대수의 기본 공리와 정리를 이해한다.⑤ 부울 대수식을 이용하여 논리식을 간소화한다.⑥ 부울 대수식을 논리회로로 나타낼 수 있는 능력을 키운다 ... .2. 실험 결과1-(1) AND 게이트- 실험회로는 다음과 같다.AND 게이트는 A,B 입력 모두 1일때만 출력이 1이된다. 즉 입력 중 어느 하나라도 0 이되면 그 출력은 0 ... 게이트- 실험회로는 다음과 같다.OR 게이트는 A,B 입력 모두가 0일 때만 출력이 0이 된다 즉 입력 중 어느 하나라도 1이되면 출력은 1이 되는 동작 특성을 갖고 있다- 실험
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2007.11.12
  • [디지털회로 및 실험] 가산기 실험보고서
    4. 가산기[목적]1. 반가산기와 전가산기의 원리를 이해한다.2. 가산기를 통하여 논리회로의 구성능력을 키운다.3. 가산기를 이용한 가산 연산장치를 이해할 수 있도록 한다.[기본 ... +` bar { A } CDOT B`=`A OPLUS BC=`A CDOT B표 4.1 반가산기의 진리표입력출력ABSC*************101따라서 반가산기의 논리회로는 다음 ... 과 같이 된다.b2. 전가산기(Full Adder)A, B 두 입력 외에 앞단으로부터 1개의 자리올림수도 동시에 가산을 행할 수 있는 회로를 전가산기회로라 한다. 만약 A=011과 B
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2002.05.29
  • 디지털 회로 실험 / 인터비젼 / 예윤해, 정연모, 송문빈 / 9,10장(8비트 동기식 카운터, 8비트 시프트 레지스터) 결과보고서
    디지털 회로 실험(5장 결과보고서)과 목 명 :디지털 회로 실험학 과 :학 번 :이 름 :결 과 보 고 서< 실험 9, 10 : 8비트 카운터, 7세그먼트 디코더 >실험 8비트 ... 에 출력이 나오도록 실험하였다.Quartus로 구현한 회로회로도 시물결과74LS47 Connection Diagram74LS163 Connection Diagram결과 및 고찰이번 ... .1030.1210.1180.1140.1020.1020.1074.464144.5124.4964.4904.4794.4954.4904.4734.4754.480< 실험시 구현회로 >결과 및
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2009.05.07
  • [디지털 논리회로] 동기 Clock에 의한 제어회로 설계 및 제작 과제
    디지털 논리 회로 H.W- 동기 Clock에 의한 제어회로 설계 및 제작 과제 -1. Problem Description- 이번 과제는 D Flip-Flop, NAND-gate ... , Decoder와 Debounce Switch를 사용하여 5개 state를 LED로 표현하는 회로를 구현하는 과제이다. 주어진 State Diagram을 먼저 작성하고, 그 후 ... 는가에 대해 알아보는 과정도 필요하다. 마지막으로 Decoder의 동작 특성에 대해 이해를 하고,회로 제작에 들어가는 것이 회로의 이해와 제작을 위해 필요한 과정이라고 생각한다.2. 설계
    Non-Ai HUMAN
    | 리포트 | 15페이지 | 2,000원 | 등록일 2004.03.14
  • 디지털 회로설계 3차 설계과제1-to-8 Multiplexe, 8-to-1 De-Multiplexer
    디지털회로설계1. 8-to-1 MultiplexerA. 임의로 w0=0, w1=0, w2=0, w3=1, w4=0, w5=1, w6=1, w7=1을 선택하였고, Select
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2008.05.04 | 수정일 2019.04.11
  • 디지털 회로 실험 / 인터비젼 / 예윤해, 정연모, 송문빈 / 6,7장(7-세그먼트 디코더, 래치, 플립플롭, 시프트레지스터) 결과보고서
    디지털 회로 실험(6, 7장 결과보고서)과 목 명 :디지털 회로 실험학 과 :학 번 :이 름 :결 과 보 고 서< 실험 6 : 7세그먼트 디코더, 실험 7 : 래치, 플립플롭
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2009.05.07
  • [디지털 로직, Digital design] 산술논리연산장치(Arithmetic and Logic Unit ; ALU) orcad hierarchical 회로도 & pspice 시뮬레이션
    처음 term-project를 부여받고 어떤 디지털 시스템을 구현해 보는 것이 그동안 배운 것을 총괄적으로 정리할 수 있는 기회가 될 것인지 생각해 본 결과 그간 배운 조합논리 ... 회로(Combinational Logic)과 동기식 순차논리회로(Synchronous Sequential Logic)을 종합적으로 포함하고 있는 것은 산술논리회로(ALU ... -Arithmetic and Logic Unit)라고 생각되었다. ALU는 기초적인 디지털 계산기에서부터 컴퓨터의 CPU에 이르기까지 마이크로프로세서라 불릴 수 있는 곳에는 빠질 수 없는 소자
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,000원 | 등록일 2004.12.03
  • [디지털회로실험] 디코더와 인코더(Decoder and Encoder)
    -Segment의 형태 표 7-4 BCD to 7-Segment 진리표2.기기 및 부품디지틀 실험장치직류전원 공급장치회로시험기오실로스포크(2현상)싱글펄스 발생기TTL 7404(Hex ... 실험1. 디코더와 인코더(Decoder and Encoder)1.실험이론(1)디코더(Decoder)디코더란 2진 부호와 같은 BCD 코드를 부호가 없는 형태로 바꾸는 변환회로 ... 를 말한다. 흔히 사용되는 예로서 계산기에서 연산회로로부터 얻은 BCD 코드를 다이오드를 이용하여 10개의 수치를 나타내는 표시기로 나타내는 장치를 들 수 있다.그림 7-2는 가장
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2001.10.30
  • 디지털 회로 실험 / 인터비젼 / 예윤해, 정연모, 송문빈 / 4장(반감산기, 전가산기, 반감산기, 전감산기) 예비보고서
    디지털 회로 실험(4장 예비보고서)과 목 명 :디지털 회로 실험학 과 :학 번 :이 름 :예 비 보 고 서< 실험 4 : 반가산기, 전가산기, 반감산기, 전감산기 >1. 목적1 ... ) 기본 연산 회로인 가산기 및 감산기의 구성을 이해하고, 동작을 확인한다.2) 기본 게이트를 사용하여 가산기 및 감산기를 구성한다.3) 기본 게이트를 사용한 연산 회로의 구성방법 ... 을 익힌다.4) 브레드보드와 TTL을 사용하여 기본 회로를 구성하고 동작을 측정한다.5) 전원 공급기, 오실로스코프, 그리고 프로브 등 각종 실험 장비의 조작을 익힌다.2. 이론1
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,000원 | 등록일 2009.05.07
  • 디지털 회로 실험 / 인터비젼 / 예윤해, 정연모, 송문빈 / 4장(반가산기, 전가산기, 반감산기, 전감산기) 결과보고서
    디지털 회로 실험(4장 결과보고서)과 목 명 :디지털 회로 실험학 과 :학 번 :이 름 :결 과 보 고 서< 실험 4 : 반가산기, 전가산기, 반감산기, 전감산기 >실험(1) 반 ... 및 고찰이번실험은 연산회로인 가산기와 감산기를 구성하여 회로의 구성을 이해하고 동작의 특성을 확인하는 실험이었습니다. 가산기, 감산기의 TTL소자가 있었지만 직접 AND, OR ... , NOT게이트를 이용하여 회로를 구성하여 실험해 보았습니다.실험(1)은 반가산기 구성회로를 구성하여 실험하였습니다. A, B가 전부 1일때 Carry가 발생하여 C의 출력이 1
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2009.05.07
  • [논리회로] 맥스플러스[디지탈IC이론과실험6장]
    맥스플러스를 사용하여..디지탈 IC이론과 실험 이라는 교재의 6장 그래픽에디터를 올려놓았습니다.
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,000원 | 등록일 2002.05.08
  • [회로설계]VHDL로 구현한 LCD(시계표현) 및 세그먼트(알람시각)를 이용한 디지털 시계
    JDF E// Created by ISE ver 1.0PROJECT lcd_seg_watchDESIGN lcd_seg_watch NormalDEVKIT xcs10-3pc84DEVFAM spartanFLOW FPGA Express VHDLMODULE count25.vhd..
    Non-Ai HUMAN
    | 리포트 | 1페이지 | 3,500원 | 등록일 2003.12.08
  • 랩볼트- 디지털 논리회로 내용 요약한 레포트에용
    unit 1Circuit Board introductionunit objective- Digital circuit fundamentals I 회로 보드를 확인하고 작동 시켜 본다 ... 에서 낮은 TTL 디지털 레벨을 발생시킨다. 이 구역의 출력은 회로 판 위에 D 에서부터 A로 명기 화된 다른 점으로 hardwired 된다.New Terms And Words ... 의 생성으로 구성되는 외부 요소Exercise 1-1objective- 회로 블록에 Digital Circuit Fundamentals 1 회로 보드를 놓는다.Discussion
    Non-Ai HUMAN
    | 리포트 | 26페이지 | 1,000원 | 등록일 2001.05.13
  • [디지털 공학] ne555로 구현한 멀티바이브레이터 및 10진카운터회로
    가 없는 세트 상태와 리셋 상태를 번갈아 가면서 변환시키는 발진 회로이며, 직사각형과 발생 회로 또는 시간 발생기로 사용 회로 동작 설명 TR1이 통전 상태이고 TR2가 차단 상태라면 ... 하며, 불안정 상태는 일정 시간이 지나면 자동적으로 안정 상태가 되는 회로. 단일 쇼트(single shot)라고도 함. 회로 동작 설명 입력 펄스가 없는 상태에서는 TR1이 R1 ... 로 되면서 TR1은 차단 상태로 안정하게 됨.단안정 멀티바이브레이터 회로 단안정 멀티바이브레이터의 기호와 입출력 파형ne555로 구현 단안정 멀티바이브레이터Ne555 타이머 단안정
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,000원 | 등록일 2002.10.14
  • 판매자 표지 자료 표지
    삼성전자 DX부문_회로설계_최종합격 자기소개서_자소서 전문가에게 유료첨삭 받은 자료입니다.
    게 습득하고 적용할 수 있는 역량을 보유하고 있습니다.실제로 재직중인 직장에서도 빠른 업무습득에 대해 좋은 평가를 얻었고 신규 프로젝트의 디지털 회로설계에서 새로운 기술을 활용 ... 분야 및 보유기술을 100자 이내로 요약하여 주시기 바랍니다. 보유기술은 전문분야에 해당하는 핵심 기술 위주로 작성바랍니다.디지털 회로설계- Verilog HDL을 이용한 디지털 ... 회로 설계 및 시뮬레이션 역량- FPGA를 이용한 회로 구현 경험 보유- 수학적 지식과 논리적 사고력 보유
    Non-Ai HUMAN
    | 자기소개서 | 1페이지 | 4,400원 | 등록일 2024.03.09 | 수정일 2025.10.01
  • 디지털 알람 시계 (디지털 시계 알람 기능 구현)
    ] 연구결과14(1) 최종 결과 및 사양 14[1] 연구개요(1) 프로젝트 선정 배경이번 학기 ‘기초 전자 회로 실험 2’ 강의를 수강하면서 진행한 ‘디지털 11장 16진 카운터 ... 을 확인할 수 있다. 즉, 이 회로를 통해 시간 부를 구현하면 00시부터 23시까지 나타낼 수 있고, 앞서 언급한 알람 문제도 해결할 수 있다.3) 발진 회로① 555 타이머디지털 ... 게 나타나는 것을 확인할 수 있다.② 수정 진동자10M 수정진동자를 통해 구성한 10MHz 발진 회로이다. 앞의 회로와 마찬가지로 디지털 시계가 작동하기 위한 clock을 발생
    Non-Ai HUMAN
    | 리포트 | 13페이지 | 1,500원 | 등록일 2020.12.19
  • lx세미콘 digital design 합격 자기소개서
    "lx세미콘 digital design 합격 자기소개서"에 대한 내용입니다.
    Non-Ai HUMAN
    | 자기소개서 | 4페이지 | 3,000원 | 등록일 2021.12.24
  • 클럭분주회로설계 verilog 설계
    제목클럭 분주회로 설계실습 목적많은 디지털 회로에서 클럭을 분주하여 사용한다. 클럭을 분주하는 방법은 다양하지만, 이번 실습에서는 순차논리회로에 의해 상태를 정의하고 일정한 조건 ... 에 의해 상태가 천이되도록 클럭 분주회로를 설계함으로써 순차논리회로를 설계하는 절차를 배운다.실습 내용실습결과Verilog, VHLD설계1. 클럭 분주회로를 verilog로 설계
    Non-Ai HUMAN
    | 리포트 | 2페이지 | 2,000원 | 등록일 2020.12.19
  • 전문가요청 배너
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 11월 01일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:15 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감