• 통합검색(15,374)
  • 리포트(12,539)
  • 논문(1,765)
  • 자기소개서(548)
  • 시험자료(371)
  • 방송통신대(126)
  • 서식(11)
  • 이력서(8)
  • ppt테마(6)
판매자 표지는 다운로드시 포함되지 않습니다.

"AND회로" 검색결과 1,481-1,500 / 15,374건

  • 판매자 표지 자료 표지
    SR플립플롭을 이용한 간단한 도어락과 조도센서를 이용한 LED PPT
    논리회로 요소설계 프로젝트 SR 플립플롭을 이용한 간단한 도어락과 조도센서를 이용한 LED목차프로젝트 개요 계획 저장할 수 있는 성질을 가진 플립플롭을 사용하여 간단한 도어락 ... AND 게이트를 통해 모든 값이 1 일 경우 ( 맞는 비밀번호를 입력했을 경우 ) 도어락에 열림 신호를 보내게 된다 . 주변이 어두워지면 CdS 의 저항 값이 커진다 . CdS 상단 ... 대로 나오지 않아 계속해서 수정과 수정을 거듭하여 나온 회로도이다 . 비밀번호 입력을 위해 덮개를 올리면 맨 아래 인풋 단자에 1 이 입력되어 비밀번호로 설정되지 않은 플립플롭
    리포트 | 10페이지 | 3,000원 | 등록일 2023.07.26
  • 광운대학교 전기공학실험 M2. 아날로그 및 디지털 기초 회로 응용 예비레포트 [참고용]
    우노 보드, 브레드보드, 전선, 저항, 스위치, LED, 디지털테스터,AND, XOR, OR게이트5. 예비보고서 문제 풀이1. 직류회로에서의 측정 실험의 그림2 회로의 저항 양단 ... 1. 실험 명M2. 아날로그 및 디지털 기초 회로 응용2. 실험 개요앞서서 진행했던 아날로그 및 디지털 기초 회로의 동작을 아두이노를 이용해 되풀이하고 패키지 소자들을 이용 ... 하여 하드웨어 수작업으로 구현했던 회로와 비교했을 때 어떤 부분에서 프로그램으로 대체가능한 지 검증 및 이해한다.3. 이론 조사3-1 키르히호프의 전압법칙 및 전류법칙그림 1 전류법칙
    리포트 | 8페이지 | 1,500원 | 등록일 2024.01.02
  • 보호회로가 탄성적으로 부착된 전지 팩 (Battery Pack of Elastically Adhering Protection Circuit Module)
    을 제외한 나머지 부품을 재활용 할 수 있는 특허기술을 제시하였다. 보호회로가 탄성적으로 부착된 리튬이온전지 팩은 보호회로와 전지본체의 순간적인 단락을 방지하고, 보호회로와 전지본체 ... 의 전기적인 연결을 용이하게 수행할 수 있도록 탄성적으로 부착된 전지 팩을 제공한다. As mobile devices evolve and digital convergence ... trend is here to stay, mobile phones are built with multiple functions including cameras, MP3s, TVs and
    논문 | 10페이지 | 무료 | 등록일 2025.07.16 | 수정일 2025.07.20
  • [합격자료] LG디스플레이 면접문제 모범답안 53개
    my abilitiies. my name is jee eun. and I’m currently a senior hanyang university, majoring electronic ... biomedical engineering. I learned about electronic circuit, signal processing and computer ... programing. so my engineering knowledege and a lot of project experience can make me more professional. and
    자기소개서 | 8페이지 | 9,000원 | 등록일 2020.11.25
  • (기초회로 및 디지털실험) 16진 동기 및 비동기 카운터 설계
    상향식 카운터이므로 출력 값이 반전되어 나오지 않는다.두 번째 회로는 비동기식 카운터로 동기식 상향 카운터의 And gate를 Not gate로 바꾸어 구성하였다. 출력 단자 앞 ... 에 상태를 바꾸어 가는 회로로 전달지연이 매우 작다. 또한 비동기식 장치에서 있을 수 없는 글리치(glitch)등의 염려가 없고, 작은 전달 지연으로 인해 빠른 클록 신호에 의해 ... 구동할 수 있다는 점이 동기식 계수기가 비동기식 계수기에 비해 복잡해도 일반적으로 많이 사용되는 이유이다.동기식 카운터는 회로를 구성하고 있는 모든 플립플롭의 클록 신호가 병렬
    리포트 | 7페이지 | 1,500원 | 등록일 2021.07.13 | 수정일 2022.02.16
  • 판매자 표지 자료 표지
    [전자공학응용실험] 다단 증폭기(Multistage Amplifier) 결과레포트
    E-032. Comparison of experimental, theoretical, and simulated results3. Discussions우선 실험에 앞서 Pspice ... 50k였던 저항을 40k로 줄였는데, 이는 게이트에 인가되는 Vdc의 전압분배 양을 늘리기 위함이었다. 증폭기 회로가 제대로 동작하려면 Saturation영역에서 MOSFET이 동작 ... 었을 때, 증폭기의 출력 임피던스와의 비가 바뀌면서 최종 전압이득이 줄어듬을 확인할 수 있었다.(1) 입력 임피던스와 출력 임피던스의 차이가 크면 신호가 다음 회로로 정상적으로 전달
    리포트 | 4페이지 | 1,500원 | 등록일 2022.12.19
  • 광운대학교 전기공학실험 실험6. 논리조합회로의 설계 결과레포트 [참고용]
    해당회로의 개선점은 존재한다. 회로 설계시 부울대수조작이 간편한 OR, AND게이트 등으로 회로를 구성했으나, 공학적으로 유리한 NAND, NOR게이트의 사용을 지양했다. 회로 ... 를 위한 방법인 K-map을 응용하는 방법을 배우고, don’t care 조건일 때를 다룬다. 또한 조합논리회로 설계를 직접 해보며 가산기의 회로를 구현하고 반가산기와 전가산기의 기본 ... 동작을 이해함으로써 논리회로 조작능력을 함양한다.3. 실험결과(1) 예비보고서 1항의 회로를 결선하고 원래의 진리표와 일치하는지 확인하라.ABCX이론값측정값오차00
    리포트 | 9페이지 | 1,500원 | 등록일 2024.01.02
  • 학점A+받는 영남이공대학 전자계열 마이크로컴퓨터 [Oscillator Module]
    ※Contents1. Explain the function of “Timer 0”.2. What is “prescaler” and How is it works.3. Explain ... 탐지기는 오실레이터를 사용하는 많은 장치들로 예로 들 수 있습니다.또한 MCU에서만 사용하는 것이 아니라 우리가 사용하는 가전제품 등 모든 전자회로에서 필요하고 기본 구형파 ... 를 주로 사용합니다.기능에서는 여러 종류의 발진회로(LC, RC, 크리스탈)를 붙여 사용할 수 있고 각각의 어플리케이션의 응용회로에 따라 발진회로를 선택할 수 있게끔 다양성을 구비해놓
    리포트 | 10페이지 | 3,000원 | 등록일 2020.11.01
  • 서울시립대 전자전기컴퓨터설계실험3 예비레포트 12주차
    Voltage follow 회로를 설계하고 입력에 대한 출력을 확인한다.실험 방법 및 예상 실험 결과(Simulation)다음은 실험에 사용한 q2n3904의 parameter 값이 ... Bipolar 트랜지스터를 사용한 voltage follow 회로이다. PSPICE 등으로 증폭기 회로를 구현하시오.Figure SEQ Figure \* ARABIC 1 ... designed BJT Voltage follow circuit[실험2] Simulation[2-1] [1]의 회로에 대하여 BJT의 Base, Collector 바이어스 전류를 계산하시오
    리포트 | 9페이지 | 2,500원 | 등록일 2022.03.10
  • 서울시립대 전자전기컴퓨터설계실험3 예비레포트 11주차
    전자전기컴퓨터설계실험311주차 결과보고서학과 : 전자전기컴퓨터공학부학번 :이름 :BJT Circuit (BJT Amplifier Circuit)실험 목표BJT 증폭기 회로를 설계 ... 를 사용한 Common-Emitter 증폭기 회로이다. PSPICE 등으로 증폭기 회로를 구현하시오. (Textbook Example 5.21 참조 바람)Figure SEQ Figure ... Model of Common-Emitter AmplifierVCC=10V, VEE=-10V, Rce=10 으로 설정하였다.[실험2] Simulation[2-1] [1]의 회로에 대하
    리포트 | 10페이지 | 2,500원 | 등록일 2022.03.10
  • [문제풀이] 0~9까지의 10진수 중 2의 배수(0도 포함)가 입력되면 LED가 켜지고 그 외의 숫자가 입력되면 LED가 꺼지는 논리 회로를 진리표로 표현하고 Boolean Algebra를 사용하여 간소화 한 후 논리 회로를 도시 하시오. 이 때 논리항은 2개로 제한되며 각 항의 입력 변수는 3개를 넘지 못한다.
    전자계산기구조 문제와 풀이과제문0~9까지의 10진수 중 2의 배수(0도 포함)가 입력되면LED가 켜지고 그 외의 숫자가 입력되면 LED가 꺼지는논리 회로를 진리표로 표현 ... 하고 Boolean Algebra를 사용하여간소화 한 후 논리 회로를 도시 하시오.이 때 논리항은 2개로 제한되며 각 항의 입력 변수는 3개를 넘지 못한다.교과목명:학번:이름:과제0~9 ... 까지의 10진수 중 2의 배수(0도 포함)가 입력되면LED가 켜지고 그 외의 숫자가 입력되면 LED가 꺼지는논리 회로를 진리표로 표현하고 Boolean Algebra를 사용하여간소
    리포트 | 5페이지 | 2,500원 | 등록일 2020.12.23
  • 아날로그및디지털회로설계실습9(4-bit Adder 회로 설계)-결과보고서
    실험에서는 XOR Gate와 AND Gate, OR gate를 사용하여 전가산기 회로를 구성하였고 입력을 담당하는 스위치에는 5 V의 전압을 걸어주었다. 입력과 출력단자에 LED ... 다.9-5-2 설계실습계획서에서 설계한 회로와 실제 구현한 회로의 차이점을 비교하고 이에 대한 이유를 서술한다.→ 큰 차이점은 없었으나 단지 XOR Gate나 AND Gate칩인 ... 설계실습 9. 4-bit adder 회로 설계요약논리회로의 기본적인 디지털 회로라고 할 수 있는 전가산기 회로에 대해 실험을 하였다. 전가산기 회로는 피가수, 가수, 자리올림수의
    리포트 | 7페이지 | 1,000원 | 등록일 2020.09.24
  • 판매자 표지 자료 표지
    발진회로의 설계 및 제작 예비레포트
    1. 실험 제목 [응용설계-발진회로의 설계 및 제작]2. 실험주제1) Wien bridge 발진 동작을 이해한다.2) 발진 조건을 구한다.3) 발진 주파수를 비교 관찰한다.3 ... . 실험 장비실험기기오실로스코프1대파형발생기1대디지털멀티미터1대브레드보드1개회로부품저항1KΩ, 10KΩ4개, 1개가변저항10KΩ1개커패시터0.1㎌, 0.01㎌각 1개OP AmpμA ... 궤환(positive feedback)을 이루기 위한 초기조건에 해당한다.발진 회로발진 회로의 개념 되먹임(feedback) 증폭회로에서 양되먹임이 되면 외부의 입력 없이 증폭작용
    리포트 | 17페이지 | 1,000원 | 등록일 2022.08.21
  • XOR, XNOR 게이트 실험보고서
    게이트-XNOR 게이트의 디지털 회로 그리기1. 입력의 개수만큼 선 그리고, 입력이름 붙이기4.입력선(A, B,{bar{A}},{bar{B}})과 각 AND게이트의 입력단 연결하기2 ... 실험 보고서실험 04 XOR, XNOR 게이트1 실험 주제-XOR과 XNOR 게이트의 논리 동작을 실험한다.-진리표로 논리식을 구한다.-논리식으로 디지털 회로를 ‘단계 ... 와 반대 논리? 2개 입력이 서로 다르면(배타적) 0 출력? 2개 입력이 서로 같으면 1 출력? 응용분야가 다양한 논리 게이트4 실험 회로 및 실험 결과■ XOR 게이트ABX
    리포트 | 6페이지 | 1,000원 | 등록일 2020.11.27
  • 시간지연 신경회로망을 이용한 잡음제거 시스템 (Noise reduction system using time-delay neural network)
    음성신호를 대상으로 하는 연구 분야에서 신경회로망은 주로 음성인식 등의 카테고리 분류의 목적으로 사용되며 신호처리의 응용에도 유망하다. 따라서 본 논문에서는 신경회로망에 시간구조 ... 를 취한 시간지연 신경회로망을 이용하여 잡음이 중첩된 음성신호의 공간으로부터 잡음이 없는 음성신호의 공간으로 사상을 실행함으로써 잡음을 제거하는 것을 목적으로 한다. 본 논문 ... peech signal, neural network mainly uses for the category classification in speech recognition and
    논문 | 8페이지 | 무료 | 등록일 2025.05.31 | 수정일 2025.06.05
  • 가변주파수 스위칭 DC-DC 컨버터용 집적회로를 위한 기능 회로 설계 (A Functional Circuits Design of Variable Frequency Switching type DC-DC Converter Integrated Circuit)
    본 논문은 가변 스위칭 주파수 PFM을 이용한 DC-DC 변환기의 집적회로 개발 시, 적용 가능한 주요 기능 블록의 설계에 관한 것이다. DC전압 변환 시 부하에 공급되는 전류 ... 가 작거나 출력전압이 설정값 근처에 도달했을 때 PFM 모드로 동작시켜 전력변환 효율을 높일 수 있다. PFM DC-DC 변환기 구현에 필요한 PFM 신호 발생회로, PFM 주파수 ... 제어기, 출력전압감지회로 그리고 과전류보호회로를 설계하였다. 설계를 위한 공정파라미터는 내압 12[V], 최소선폭 0.35[㎛], 2P_2M CMOS 공정을 사용하였다. This
    논문 | 6페이지 | 무료 | 등록일 2025.07.05 | 수정일 2025.07.10
  • [예비보고서] 11.카운터 설계
    이다. 1MHz의 구형파를 인가하기 위해서, 이하의 회로도에서는 1s 주기를 가지는 Vpulse를 통해 펄스를 인가했다.11-3-2 8진 비동기 카운터 설계8진 비동기 카운터 ... 의 회로도를 그린다. 단, CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계한다. 또한, Q1, Q2, Q3 출력 신호에 LED를 연결 ... 카운터와 리셋 회로를 이용하여 10진 비동기 카운터의 회로도를 그린다. 11-3-2의 경우와 마찬가지로 버튼 입력에 따라 카운트가 증가하도록 설계한다.(답안)본 문항에서 16진
    리포트 | 3페이지 | 1,000원 | 등록일 2023.01.03
  • 판매자 표지 자료 표지
    기초전자회로실험 실험 7,8 예비보고서 (옴의법칙 , 직렬회로)
    회로도와 결과는 다음과 같다.PART AR1 kΩFormula Relating, V, I, and Rformula TestV,volts2468When R = 1 kΩR = V ... 학과:학번:이름:각 실험 내용에 대한 이론적 배경과 목표를 요약하시오.실험 6을 통해서 회로내의 전류,전압,저항 사이에 명확한 관계가 존재하며, 전압 V와 저항 R을 갖는 폐회로 ... , 전류, 저항 사이의 관계를 단지 서술적으로 나타낸 것이다. 회로 취급 시 회로 응답의 변화뿐만 아니라 변화의 정도를 예측하기 위해서는 이들 사이의 관계를 수식으로 정확하게 표현
    리포트 | 9페이지 | 1,000원 | 등록일 2022.05.25
  • 학점A+받는 영남이공대학 전자계열 마이크로컴퓨터 [Oscillator Module2]
    OSC1/CLKIN and OSC2/CLKOUT.: A포트는 디지털 I/O로 됩니다. 오실레이터를 설정하는데 전혀 문제가 없습니다. INTOSC와 가장 큰 차이점은 디지털회로 ... ※Contents.1. Explain the function of “Timer 0”.2. What is “prescaler” and How is it works.3. Explain ... MODULE에는 기본구성요소 기능 3가지가 있습니다.?TMR0 ?clork회로 ?prescaler 가 있습니다.? - (1). TMR0 의 정의.TMR0 란, 8bit 타이머 또는
    리포트 | 9페이지 | 3,000원 | 등록일 2020.11.01
  • 조합논리회로(전가산기,반가산기)
    를 각각 입력 단자로 하는 논리합은 S, 자리올림은 C로 나온다. 그러나 이 AND, OR, NOT 등을 사용한 간단한 회로에서는 더욱 하위에서의 자리올림을 처리하는 것이 불가능 ... 논리회로 및 실습예비 레포트1. 제 목 : 조합논리회로(전가산기/반가산기)2. 내 용 :1. 반가산기 (Half-adder)피가수(B) 및 가수(A) 두 개의 입력을 받아 올림수 ... (C)의 합(S)과 새로운 올림수 두 개의 출력을 출력하는 가산, 즉 두 비트를 더하여 합과 올림수를 만들어내는 회로로 2진 비트를 쓰는 컴퓨터 회로이다. 그림과 같이 A, B
    리포트 | 4페이지 | 1,000원 | 등록일 2021.01.11 | 수정일 2021.01.13
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 10일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:33 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감