• AI글쓰기 2.1 업데이트
  • 통합검색(15,857)
  • 리포트(14,243)
  • 자기소개서(1,004)
  • 시험자료(304)
  • 방송통신대(193)
  • 논문(89)
  • 서식(10)
  • 이력서(7)
  • ppt테마(6)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"DIGITAL회로" 검색결과 1,321-1,340 / 15,857건

  • Verilog HDL을 이용한 디지털 회로실험 사전보고서
    동기식 카운터 vs 비동기식 카운터 순차회로는 동기식 순차회로와 비동기식 순차회로로 구분할 수 있다. 동기식 순차회로회로 구성에 사용된 모든 플립플롭들이 하나의 공통 클럭 ... 을 동시에 공급받도록 구성된 회로를 말한다. 이에 반해 비동기식 순차회로는 플립플롭들이 서로 다른 클럭을 사용하는 형태로 구성된 회로를 말한다. 동기식 순차회로와 비동기식 순차회로 ... 의 예를 들기 위해 아래 그림에 동기식 카운터라고 불리는 회로와 비동기식 카운터라고 불리는 회로를 나타내었다. 우선 동기식과 비동기식 회로의 차이점을 외관상으로 살펴보기 위해 먼저
    Non-Ai HUMAN
    | 리포트 | 12페이지 | 9,000원 | 등록일 2008.12.25
  • 디지털 논리회로(verilog 언어 이용)의 뮤직박스 만들기, tool: Quartus , 사용장비 HBE-COMBOII
    리의 실습 목표에서는 하나의 ROM 안에 두 곡을 저장하여 이를 나누어 주어야 하는 것을 설계하여야 한다. 나는 이 음악에 할당되는 스위치를 클릭하였을 때 펄스(신호)를 발생시키어 하나의 클록을 생각하게끔 설계하였다. 만약 이를 고려 하지 않고 스위치를 눌렀을 때, 한..
    Non-Ai HUMAN
    | 리포트 | 3,000원 | 등록일 2013.06.01
  • [논리회로실험] 디지탈 시계
    2. 디지털 시계에서 구현한 기능 1) 32768Hz의 발진회로를 이용하여 digital 시계를 제작. 2) 시간, 분, AM/PM을 display. 3) 시간이 12가 될
    Non-Ai HUMAN
    | 리포트 | 1페이지 | 3,500원 | 등록일 2005.05.25 | 수정일 2015.12.08
  • 디지털공학(논리회로) 맨체스터-NRZ부호변환기
    디지털공학 설계과제맨체스터→NRZ 코드로의 변환기 설계과 목 명 :이 름 :학 번 :교 수 :제 출 일 :1. 분석NRZ코드에서는 각 비트가 어떤 변화도 없이 그대로 출력 ... 은 0으로 전송한다. 이를 이용해서 맨체스터 코드를 NRZ 코드로 변환하는 상태그래프를 작성하여 보자.2. 설계맨체스터 회로는 한 비트를 표현할 때 처음 반 동안과 두 번째 반 동안 ... 01001001X011XX100XX01000101X011XX101XX01000101X011XX100X3. 검증SimuAid로 교재 14장의 과 같은 타이밍도를 출력하기 위해 먼저 회로를 작성하였다.
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 2,000원 | 등록일 2009.12.06 | 수정일 2022.12.12
  • FPGA(Field Programmable Gate Arrary)에 대하여 디지털회로실험 보고서
    디지털회로실험-FPGA(Field Programmable Gate Arrary)□ FPAG(Field Programmable Gate Arrary)의 개념FPGA는 Field ... 이 일반적으로AND - OR 게이트로 된 구조적인 어레이를 취함에 따른 회로 구현의 효율성이 낮은 것에비하여 다양한 형태의 디지틀 회로를 구현할 수 있는 논리 및 연결 구조로 인하 ... 여 고성능의회로를 구현할 수 있게 한다.FPGA의장점-강력하고유연한embedded SoC를간편하게구현할수있다.-기존의방식보다보다저렴하면서더나은성능으로디지털신호처리
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2010.05.23
  • 래치, 플립플롭, 시프트 레지스터 디지털회로실험 예비보고서
    디지털회로실험 사전보고서-Lesson 7 래치, 플립플롭, 시프트 레지스터□ 시뮬레이션1) SR 래치 동작 실험.회로도시뮬레이션 결과입력출력SRQ_AQ_B0110100111변화없 ... 음Q_A = Q, Q_B = Q`결과 진리표래치는 이진 저장소자로써 활용되는 회로이다. 실험에서는 2개 NAND 게이트와 그 결과에 따른 피드백으로 회로를 구성한다. 게이트의 출력 ... 과 동일한 것을 확인할 수 있다.2) Enable 이 있는 SR 래치 동작 실험회로도시뮬레이션 결과입력출력ESRQ_AQ_B0XX변화없음100변화없음1010111010Q_A = Q, Q
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2010.05.23
  • 디지털논리회로실험 예비리포트 10. 동기식 카운터
    디지털논리회로 실험 자필 예비리포트10. 동기식 카운터다운 받아보시면 아시겠지만모든 예비리포트가 10점 만점에 10점 또는 11점(가산 1점 포함)짜리입니다.
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2009.11.08
  • [디지털 논리회로 실험]레지스터 구성
    한다.1. 레지스터레지스터(register)는 데이터를 저장하기 위해 플립플롭들을 여러 개 모아놓은 회로를 말한다. 그림 11-1에 가장 간단한 형태의 4비트 레지스터를 나타내 ... 11-1에 나타내었던 4비트 레지스터는 무조건 클럭의 상승모서리 시점마다 입력되는 Ii 값을 받아들여 Qi에 저장한다. 이제 이 레지스터 회로에 제어신호 L을 추가하여 L=1일 ... 때에만 새로운 입력 Ii 값을 받아들여 저장하고, L=0일 때에는 현재 레지스터에 저장된 값이 그대로 유지되도록 제어할 수 있는 회로, 즉 병렬로드 제어기능을 갖는 레지스터 회로
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2006.05.12
  • 2016년도 중앙대학교 전자전기공학부 3학년 2학기 아날로그및디지털회로설계실습 예비보고서 8장 논리함수와게이트
    아날로그 및 디지털 회로 설계 실습예비 보고서실습 8. 논리함수와 게이트조7조제출일2016-11-17학번, 이름8-1. 실습목적여러 종류의 게이트의 기능을 측정하여 실험 ... 분석(A) AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR (Exclusive NOR)의 진리표를 사용하여 AND ... , OR, NOT 게이트로 XNOR의 회로도를 설계한다.1. NAND2. NOR3. XOR4. XNOR(B) AND 게이트와 OR 게이트 각각의 입출력 시간 딜레이를 측정할 수 있
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2016.12.23 | 수정일 2017.06.25
  • [디지털 시계] 디지털 시계 회로
    디지털 시계 회로도 입니다. 에러가 난다는 분들이 있어서 다시 올리구요..보실때는 아크로바트 리더를 이용해 주세요
    Non-Ai HUMAN
    | 리포트 | 1페이지 | 1,500원 | 등록일 2002.11.27
  • 디지털 시스템 및 논리회로 프로젝트 보고서
    디지털 시스템 및 실습 프로젝트’목 차▣프로젝트의 목적- 2▣디지털 시계의 논리회로도 분석 및 개요- 2 ~ 4▣시계에 사용되는 재료 및 각각의 IC의 분석- 5 ~ 13▣회로 ... 의 세부적인 작동 과정- 14 ~ 41▣프로젝트 진행간 수정 및 보완사항- 41▣프로젝트 후기- 42※프로젝트 관련 첨부 데이터 시트- 43 ~ 49‘디지털 시스템 논리회로 시계 ... 프로젝트’▣ 프로젝트의 목적‘디지털 시스템 및 실습 프로젝트’: 디지털 시스템 강의시간에 들은 기초 지식을 바탕으로 프로젝트에 주어진 회로도의 구성을 분석하고 동기식 카운터를 이용
    Non-Ai HUMAN
    | 리포트 | 49페이지 | 3,000원 | 등록일 2008.02.10
  • 2016년도 중앙대학교 전자전기공학부 3학년 2학기 아날로그및디지털회로설계실습 예비보고서 5장 신호발생기
    아날로그 및 디지털 회로 설계 실습예비 보고서실습 5. 신호발생기조7조제출일2016-10-27학번, 이름5-1. 실습목적Wien bridge RC 발진기를 이용하여 신호 발생기 ... 오실로스코프1대브레드보드1개파워서플라이1대점퍼선다수5-3. 설계실습 계획서5-3-1 신호발생기 설계(A) 그림 5-1에 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하시오 ... . 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien bridge 회로를 설계하시오.w = 1/RC , f=1/2πRC, C = 0.01uF, f=1.63 kHz따라서 R
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2016.12.23 | 수정일 2017.06.25
  • 2016년도 중앙대학교 전자전기공학부 3학년 2학기 아날로그및디지털회로설계실습 예비보고서 7장 위상제어루프
    아날로그 및 디지털 회로 설계 실습예비 보고서실습 7. 위상 제어 루프(PLL)조7조제출일2016-11-10학번, 이름7-1. 실습목적위상 제어 루프 회로의 이론을 학습하고 간단 ... 한 위상 제어 루프 회로를 구성하여 주파수 동기화 원리를 이해한다.7-2. 실습 준비물부품저항 100Ω3개저항 1KΩ2개저항 5.1kΩ1개저항 10kΩ3개저항 20kΩ3개커패시터 ... 된 신호를 Low pass filter를 통해 직류에 가까운 전압으로 변환한다. 가변 발진기는 제어신호의 크기에 따라 출력되는 주파수가 변하는 발진회로이다.이와 같은 PLL은 통신
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,000원 | 등록일 2016.12.23 | 수정일 2017.06.25
  • 2016년도 중앙대학교 전자전기공학부 3학년 2학기 아날로그및디지털회로설계실습 결과보고서 8장 논리함수와 게이트
    아날로그 및 디지털 회로 설계 실습결과 보고서실습 8. 논리함수와 게이트조제출일작성자조원8-4. 설계실습 내용 및 분석8-4-1 설계한 논리게이트 구현 및 동작(A) Low(0 ... ) 값, High(1) 값, Vcc를 각각 0V, 5V, 5V로 설정한다. AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 진리표와 등가회로를 작성 ... 0010101001103. XOR입력출력입력 A입력 B출력 X000011101110출력이 High(1)일 때의 출력출력이 Low(0)일 때의 출력논리 회로의 구현위의 그림처럼 AND, OR, NOT
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,000원 | 등록일 2016.12.23 | 수정일 2017.06.25
  • [디지털회로실험]동기식 카운터
    보다 회로가 복잡하고 크다는 단점은 있으나, 속도가 매우 빠르다는 장점이 있다. 현대에는 고집적이면서 저가인 집적회로 소자가 널리 보급되어 동기식 카운터가 많이 사용되고 있다.동기식 ... 식에 따른 회로를 작성한다.예를 들어 2비트(4진) up 카운터를 JK Flip Flop으로 설계하는 과정은 다음과 같다.① 상태도 작성 : 2비트 카운터이므로 4개의 상태가 필요 ... -맵을 이용한 부울식 추출JA = B KA = /BB A0000X11XB A000X11X0JB = /A KB = AB A000XX101B A000101XX⑥ 회로도 작성[실험]1
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,500원 | 등록일 2005.12.10
  • 전자회로실험) mosfet digital logic gate 결과레포트
    게 되었다. 그러므로 MOSFET을 이용한 디지털 로직은 유용하게 쓰일 수 있다.이번 실험 역시 결과가 쉽게 나오지는 않았다. 역시나 회로를 구성함에 있어서는 그리 오랜 시간 ... 하기 때문에 10kΩ 의 저항으로 대체하여 회로를 구성하였다.1)= 0V &= 0V &= 5V2)= 0V &= 5V &= 5V3)= 5V &= 0V &= 5V 일 때, 위 세 조건 ... 는 Active load 로 저항선으로 대체가능하기 때문에 10kΩ 의 저항으로 대체하여 회로를 구성하였다.1)= 0V &= 0V &= 5V 일 때,:2)= 0V &= 5V
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,000원 | 등록일 2008.11.26
  • 2012년 연세대학교 디지털 논리회로 테오뱅진 교수님 프로젝트
    Logic AidThe state graph above is drawn in logicAid. One D-FF means one taillight.So 6 FF needs here. I assumed that when the state reach at S7 , it c..
    Non-Ai HUMAN
    | 리포트 | 11페이지 | 3,000원 | 등록일 2012.06.29
  • 서강대 고급전자회로 실험 - 실험 8. Digital Filter Design 및 Multi-band Signal Analysis - 예비보고서
    고급전자회로 실험 예비 보고서실험 8. Digital Filter Design 및 Multi-band Signal Analysis분반학번이름조학번이름1. 아래의 Matlab ... 을 return한다.'valid' - zero-padded edges가 없이 계산된 convolution의 부분만을 retunn 한다.2. freqz : Digital filter ... frequency이다.3. filter() : One-dimensional digital filter.Y = filter(B,A,X) : 벡터 A와 B로 정해지는 filter에 의해
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,500원 | 등록일 2015.06.18 | 수정일 2015.10.09
  • [디지털논리회로]99순차카운터
    17. 99 순차카운터[목적]1. 99 순차 카운터를 설계한다.2. 동기식 카운터와 비동기식 카운터의 결합과 PLD를 이용한 디지털 실험을 통해 회로 구현을 수행한다.[기본이론 ... Timming Diagram6 99 순차 카운터 회로 설계{{[ 100진 카운터 ]{7 Interface (7 - Segment)
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,500원 | 등록일 2005.12.10
  • 디지털논리회로실험 예비report(2주차) - 장비사용법
    (논리회로실험 2주차 예비 Report)1. 제목 장비 사용법(파워서플라이, 논리실험장치, 멀티미터, 오실로스코프) 및 시뮬레이션 툴 사용법2. 목적 본격적인 실험 수행에 앞서 ... 기본적인 실험 장치의 작동원리 및 사용방법을 익힌다.3. 이론논리회로실험을 하기 위해서는 다음과 같은 장비들이 필요하다.1) 파워서플라이(DC Power Supply) : 회로 ... 실험시 전압을 출력하여 회로에 전력을 공급해 주는 일반적인 ‘전원공급장치’이다.2) 논리실험장치 : 회로에 논리 상태를 입력하기 위한 장치로 입력 스위치(SW : Switch
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2010.10.24
  • 전문가요청 배너
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 30일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:11 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감