• AI글쓰기 2.1 업데이트
  • 통합검색(1,408)
  • 리포트(1,126)
  • 자기소개서(244)
  • 시험자료(19)
  • 방송통신대(10)
  • 논문(3)
  • 서식(3)
  • 이력서(1)
  • ppt테마(1)
  • 노하우(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털논리실험및설계" 검색결과 101-120 / 1,408건

  • 디시털시스템실험 - 디코더 설계 결과보고서
    디지털 시스템 설계실험 KEEE209 전기전자전파 공학부디지털 시스템 설계실험 결과보고서디지털 시스템 설계실험 2016 전기전자공학부이름 :학번 :실험제목조합회 ... 로의 설계 및 구현실험목표①2 to 4 디코더의 구현?2 to 4 디코더를 바탕으로 한 3 to 8 디코더의 구현?3 to 8 디코더를 바탕으로 한 4 to 16 디코더의 구현?4 ... to 16 디코더와 shift and add3 알고리즘을 바탕으로 한 binary to bcd 디코더의 구현실험결과BINARY TO BCD CONVERTER 의 코드는 아래와 같
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,500원 | 등록일 2020.11.14
  • 판매자 표지 자료 표지
    디지털 회로 실험설계 - 부울대수와 카르노맵, RS Flip Flop 실험 1
    디지털회로실험설계 예비 보고서 #2( 부울대수와 카르노맵, RS Flip-Flop 실험 )과 목담당교수제 출 일학 번이 름1. 실험목표① 부울 대수로 논리식을 간소화하고, 실험 ... 한다.⑤ RS 플립플롭의 회로 구성과 동작을 실험한다.2. 관련이론? 부울 대수- 부울 대수(Boolean Algebra)는 영국의 수학자 조지 부울이 19세기 중반에 고안한 논리 수 ... 다.4. PSpice 시뮬레이션 회로도 및 결과- 부울대수와 카르노맵 실험ABCXY0*************00110010000101111101111111- RS Flip-Flop
    리포트 | 10페이지 | 3,000원 | 등록일 2023.09.22 | 수정일 2023.09.24
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab01(예비) / 2021년도(대면) / A+
    회로, XOR 게이트 논리 회로, 반가산기 회로, 전가산기 회로를 설계실험한다.나. 실험 이론(1) CMOS- CMOS(Complementary Metal Oxide ... Pre-reportDesign with TTL Gates날짜 :학번 :이름 :1. Introduction가. 실험의 목적TTL의 특성을 이해하고 그를 활용하여 OR 게이트 논리 ... 로 상당히 커서 약 10개 의 74LS TTL을 드라이브할 수 있다.(4) 동작속도 및 소비전력- 모든 TTL 시리즈, CMOS, CMOS의 변형 모델들을 모두 망라하여 이들 디지털
    Non-Ai HUMAN
    | 리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • 판매자 표지 자료 표지
    현대자동차 2021년 전자제어시스템 합격PT
    통신 자료구조 및알고리즘 디지털 시스템설계 컴퓨터 구조 전자회로 실험 논리회로 실험 반도체 소자전자공학 응용실험 디지털 공학 컴퓨터 네트워크 회로이론 SOC구조 및설계-프로그래밍 ... 를 계기로 졸업작품으로 웨어러블 마우스를 제작하게 되었고, 이후 SW개발자를 확신하게 됨너무 늦은 시기(4학년 2학기)에 진로를 정한 탓에 지식과 경험이 부족하였음논리회로 실험디지털 ... 및실습기초회로 실험 회로망 해석SW개발자를 꿈꾸게 된 계기‘전자공학 응용실험’ 수업 당시, 프로그래밍을 통해 FPGA보드를 제어하며 큰 성취감을 느끼게 되었음전자회로 전자기학이
    Non-Ai HUMAN
    | 자기소개서 | 5페이지 | 5,000원 | 등록일 2022.10.18
  • 판매자 표지 자료 표지
    디지털 회로 실험-논리함수의 간략화
    와 같다. 카노프 맵은 2변수, 3변수, 4변수, 및 5변수로 이루어진 모든 논리식에 적용할 수 있다. 디지털 논리 회로를 간소화하기 위한 목적은 함수의 최적화, 경제적인 설계, 동작 ... 디지털 회로실험실험4. 논리함수의 간략화1. 목적-드모르간의 정리를 실험적으로 증명한다.-카노프맵에 의한 논리함수의 간략화를 익힌다.2. 관계 이론 요약드모르간의 정리 :bar ... 있으며 디지털 논리회로를 간소화하는 방법 중의 하나이다. 부울 대수를 통해서 디지털 논리회로를 간소화할 수 있다는 것과 논리식이 간소화되면 설계에 소요될 부품의 수를 줄일 수 있
    Non-Ai HUMAN
    | 리포트 | 11페이지 | 2,000원 | 등록일 2022.09.10
  • 판매자 표지 자료 표지
    연세대 23-2 기초아날로그실험 A+6주차 예비보고서
    Ⅰ.실험 목표1.1 RC relaxation oscillator를 이해하고 설계- Op-amp 및 passive components(저항, 커패시터)를 사용해 PSPICE 및 ... waveform들을 만들 수 있어 전자회로, 디지털 논리 회로, 무선 통신 장치, 시계 레이더 컴퓨터 클럭 발생기 및 다양한 응용분야에서 사용된다. 또한 Oscillators는 크 ... breadboard에서 oscillator를 구현1.2 555 timer IC를 사용해 LED flasher 설계- 555 timer IC의 astable, monostable
    리포트 | 11페이지 | 1,500원 | 등록일 2024.03.23
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab05(결과) / 2021년도(대면) / A+
    하여 Combinational Logic을 설계실험(Encoder/Decoder, Mux/Demux 등)하고, 설계한 로직을 시뮬레이션하기 위한 벤치를 작성하고 장비로 동작을 확인한다.나. 실험 ... 표를 가지는 논리회로를 설계하시오.a. if문 사용Source codePinPin testbench 시뮬레이션 결과 설계논리회로의 동작을 확인하는 모습- 실험 결과: 입력은 A ... 의 경우에는 F=0)b. assign문 사용Source codePinPin testbench 시뮬레이션 결과 설계논리회로의 동작을 확인하는 모습- 실험 결과: 입력은 A
    Non-Ai HUMAN
    | 리포트 | 19페이지 | 2,000원 | 등록일 2022.07.16
  • 임베디드 IoT 응용실험 - VHDL을 이용한 8-bit ALU
    과제명VHDL을 이용한 8-bit ALU 설계 및 검증과제 목적1. VHDL을 사용하여 논리회로를 기술한다.2. Vivado 환경에서 작업을 한다.3. Xilinx Artix-7 ... 제출2주차 : 8-bit ALU - VHDL로 코딩 및 Xilinx FPGA tool VIVADO로 임시 시뮬레이션 → [FPGA 이용 방법은 기초회로실험_실험 12_P123 참고 ... FPGA에 porting 한다.4. Simulation 되는 VHDL source code를 제출한다.5. 동영상 제작주차별 계획1주차 : 계획 보고서 작성에 있어, 디지털 공학
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 3,000원 | 등록일 2022.04.14
  • 판매자 표지 자료 표지
    [A+] 중앙대학교 아날로그및디지털회로설계실습 7차 예비보고서
    아날로그 및 디지털 회로 설계 실습예비보고서설계실습 7. 논리함수와 게이트소속전자전기공학부학수번호실험 조x조조원 이름작성자실험날짜2023.11.02제출날짜2023.11.021 ... 딜레이를 측정할 수 있는 방법에 대해 조사하고, 딜레이를 가장 정확하게 측정할 수 있는 방법의 실험 방법을 설계한다.전파 지연 시간은 논리회로가 입력신호를 받고서 출력 결과 ... 은 과정을 반복하여 tP 를 구할 수 있다.2. NAND 게이트 설계 및 특성 분석(A) VCC를 5V (논리값 1)에서 0V (논리값 0)로 단계적으로 변화시켜서 NAND 게이트
    리포트 | 7페이지 | 1,000원 | 등록일 2024.02.17
  • 서울시립대 전전설2 Lab-01 예비리포트 (2020 최신)
    gate, XOR gate, 가산기 등 여러 논리회로를 디자인한 후 실제로 설계하여 실험능력을 함양한다.2. 배경이론 및 사전조사디지털 설계는 다양한 장점이 있다. 1에 대응 ... 전자전기컴퓨터설계실험Ⅱ예비리포트Lab-01 Design with TTL gates작성일: 20.09.061. 실험목적디지털 설계의 장점과 TTL gate의 특성을 이해하고 OR ... 화하여 신호를 전달하므로 주변 잡음에 의한 데이터 변형의 가능성도 상당히 적다.디지털 설계의 방식에는 크게 두 가지가 있다. 먼저, Standard logic IC를 이용하는 경우 비교
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,500원 | 등록일 2021.09.10
  • 아날로그및디지털회로설계실습 논리함수와게이트
    아날로그 및 디지털회로 설계실습예비 REPORT7. 논리함수와 게이트분 반교 수 명실험 날짜제출 날짜조학 번이 름요약 : 여러 종류의 게이트의 기능을 측정하여 실험적으로 이해 ... 한다.1. 서론여러 종류의 게이트의 기능을 측정하여 실험적으로 이해한다.2. 실험결과1-3. 설계실습 계획서1-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT ... 시간 딜레이를 측정할 수 있는 방법에 대해 조사하고, 딜레이를 가장 정확하게 측정할 수 있는 방법의 실험 방법을 설계한다.입력신호가 가해지고 게이트의 종류에 따른 논리연산 결과
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2021.12.15
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)9
    아날로그 및 디지털회로설계 실습(실습9 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 9. 부울대수 및 조합논리회로 ( 4-bit adder )과제1. 다음의 진리표 ... *************1111000101111011111F`=` SMALLSUM m(3,5,6,7)`=`yz`+`xz`+`xy2. 실험에 사용한 XOR Gate의 Data sheet를 참고하여, 74HC86 XOR Gate의 Vcc ... 와 GND가 몇 번 pin인지 쓰시오.Vcc 는 14번, GND는 7번 pin이다.3. XOR Gate를 이용한 Full Adder 회로를 Pspice를 사용하여 직접 설계하시오.
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [A+] 중앙대학교 아날로그및디지털회로설계실습 9차 예비보고서
    아날로그 및 디지털 회로 설계 실습예비보고서설계실습 9. 4-bit Adder 회로 설계소속전자전기공학부학수번호실험 조x조조원 이름작성자실험날짜2023.11.16제출날짜2023 ... .11.161. 실습 목적조합논리회로의 설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.2. 실습 준비물실습 준비물부품저항 330Ω, 1/2 W, 5%AND ... 조합 논리 회로를 설계한다.(B)에서 XOR 게이트를 사용하여 간소화한 boolean 식은 아래와 같다이러한 boolean 식에 따라 로직 회로를 설계하면 와 같이 나온다.두 회로
    리포트 | 8페이지 | 1,000원 | 등록일 2024.02.17
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab03(예비) / 2021년도(대면) / A+
    논리회로를 설계하는 여러 가지 방법론을 학습한다. 또한 설계한 로직을 시뮬레이션하기 위한 테스트 벤치의 작성법을 익히고 사용한다.나. 실험 이론(1) HDL의 종류a ... Pre-reportBasic Gates in Verilog날짜 :학번 :이름 :1. Introduction가. 실험의 목적Verilog HDL 언어의 기본 사용법을 익히고 디지털 ... 모델링 예 (Behavioral modeling 사용)- Variable 모델링 예시2. 실험 장비 및 재료가. 실험 장비HBE Combo-II SE3. Prelab(1
    Non-Ai HUMAN
    | 리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • 광운대학교 전기공학실험 M2. 아날로그 및 디지털 기초 회로 응용 예비레포트 [참고용]
    의 전압 및 저항을 흐르는 전류의 크기를 KCL, KVL을 이용하여 계산하시오.2. 논리조합회로의 설계 실험에서 반가산기와 전가산기의 입력과 출력 사이의 관계를 진리표로부터 유도한 후 ... 1. 실험 명M2. 아날로그 및 디지털 기초 회로 응용2. 실험 개요앞서서 진행했던 아날로그 및 디지털 기초 회로의 동작을 아두이노를 이용해 되풀이하고 패키지 소자들을 이용 ... 으로 사용하면 ln에 의해 출력 후 줄바꿈이 나타난다.3-3-7. C언어 유사성: 변수선언 및 호출 함수 선언 및 호출 등 C언어 형식으로 사용된다.4. 실험기기랩톱 PC, 아두이노
    리포트 | 8페이지 | 1,500원 | 등록일 2024.01.02
  • 판매자 표지 자료 표지
    디지털 회로 실험설계 - JK Flip Flop, D, T Flip Flop 실험 1
    디지털회로실험설계 예비 보고서 #3( JK Flip-Flop 실험, D, T Flip-Flop 실험 )과 목담당교수제 출 일학 번이 름1. 실험목표① D 플립플롭의 회로 구성 ... 및 결과?JK Flip-Flop 실험실험1) 다음 회로도를 구성하고, 표를 완성하시오.실험1 회로도실험1 시뮬레이션실험2) 다음 회로도를 구성하고, 표를 완성하시오.실험2 회 ... 과 동작을 실험한다.② JK 플립플롭의 회로 구성과 동작을 실험한다.③ T 플립플롭의 회로 구성과 동작을 실험한다.2. 관련이론?D 플립플롭- 플립플롭(Flip Flop)은 전원
    리포트 | 14페이지 | 3,000원 | 등록일 2023.09.22
  • 판매자 표지 자료 표지
    FSM회로 구현 예비레포트
    -FPGA 의 용도 및 기능을 파악하고 설계Digital IC를 검증하는 방법을 익힌다.3. 실험 장비Digilent Nexys4 FPGA Board, vivado design ... 과 전자 논리 회로를 설계하는 데에 쓰이는 수학적 모델이다. 간단히 '상태 기계'라고 부르기도 한다.유한 상태 기계는 유한한 개수의 상태를 가질 수 있는 오토마타, 즉 추상 기계라고 ... 1. 실험 제목 [FPGA Board를 이용한 FSM 회로의 구현]2. 실험 목적-hardware description language(HDL)을 이해하고 그 사용방법을 익힌다.
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2022.08.21
  • Verilog HDL을 이용한 로직게이트설계 및 FPGA를 통한 검증 예비레포트 NAND2,NOR2.X
    1. 실험 제목 [Verilog HDL을 이용한 로직게이트설계 및 FPGA를 통한 검증]2. 실험 목적-Hardware Description Language(HDL)을 이해 ... 하고 그 사용방법을 익힌다.-Field Programmable Gate Array(FPGA) board의 용도 및 기능을 파악하고 설계Digital IC를 검증하는 방법을 익힌다. ... -1-bitFullAdder와 Half Adder의 심볼 및 동작을 이해하고, 이를 응용하여 4-bit Adder의 설계 방법을 익힌다.-4-bit Adder를 Verilog HDL
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2021.06.20
  • [A+]중앙대학교 아날로그및디지털회로설계실습 논리함수와 게이트 예비보고서
    1. 서론디지털 시스템에 있어서 입·출력을 두 개의 전압값이나 레벨(level)로 나타내는데, 본 파트에 서는 입·출력을 두 개의 전압레벨로 표기할 때 양논리시스템 ... . 설계실습 계획서7-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고 ... (positive logic system)을 적용 하여 논리레벨을 결정하기로 한다. 예를 들어, 논리레벨 전압값으로 +5V와 0V가 있을 때 +5V를 HIGH(1) 레벨로 하고 0V를 LOW(0
    Non-Ai HUMAN
    | 리포트 | 13페이지 | 1,500원 | 등록일 2021.09.02
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab03(결과) / 2021년도(대면) / A+
    디지털 논리회로를 설계하는 여러 가지 방법론을 학습한다. 또한 설계한 로직을 시뮬레이션하기 위한 테스트 벤치의 작성법을 익히고 사용한다.나. 실험 이론(1) HDL의 종류a ... , Behavioral modeling을 이용한 방법(if, for 문 등을 사용)과 같은 여러 가지 방법론을 통해 디지털 논리회로를 설계할 수 있다. 또한 위와 같은 방법을 사용하여 설계 ... 가산기 모델링 예 (Behavioral modeling 사용)- Variable 모델링 예시2. 실험 장비 및 재료가. 실험 장비HBE Combo-II SE3. Result(1
    Non-Ai HUMAN
    | 리포트 | 19페이지 | 2,000원 | 등록일 2022.07.16
  • 전문가요청 배너
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 31일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:40 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감