• 통합검색(4,223)
  • 리포트(3,708)
  • 자기소개서(260)
  • 시험자료(151)
  • 방송통신대(84)
  • 논문(17)
  • 서식(1)
  • 이력서(1)
  • ppt테마(1)

바로가기

방송통신대 - 2025 방송통신대 리포트 및 과제물 업데이트, 중간고사/기말고사자료
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털논리회로" 검색결과 81-100 / 4,223건

  • 서강대학교 디지털논리회로실험 레포트 5주차
    ) 비교회로(comparators)디지털 컴퓨터 시스템 및 장치의 설계과정에서 두 개의 이진수의 비교를 통해 프로그램 및 논리의 흐름을 결정하는 것은 매우 일반화된 동작이다. 두 ... 5주차 결과레포트비교 및 연산 회로1. 실험 제목: 비교 및 연산 회로2. 실험 목표:(1) Exclusive-OR 회로를 이용한 비교회로의 구현 및 동작원리 이해(2) 기본 ... gates를 이용한 half-adder 및 full-adder의 구현 및 동작원리 이해(3) 연산회로의 동작 및 signed/unsigned numbers에 대한 이해3. 이론3-1
    리포트 | 25페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 서강대학교 디지털논리회로실험 레포트 3주차
    디지털 논리회로 실험 결과 보고서3주차 Decoders and Encoders5조1.실험제목: Decoders and Encoders2.실험목적:-일반적인 binary ... 한다.3.이론1) Combinational circuit designCombinational 논리 회로 설계의 기본이 되는 Boolean algebra의 내용은 그림 1과 같 ... 다. 1차적으로 서술된 수식을 직접 논리회로로 변경하는 것은 비 경제적일 수 있다. 설계 과정에서 생성되는 minterm과 maxterm의 수가 변수의 증가에 따라 같이 크게 증가하기
    리포트 | 12페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 서강대학교 디지털논리회로실험 레포트 10주차
    디지털논리회로실험 10주차 결과레포트DAC/ADC와 One shot1. 실험 제목: DAC/ADC와 One shot2. 실험 목적:1) Digital-to-analog 변환 ... (DAC)-digital 신호를 analog 신호로 변환하는 회로의 동작 원리를 이해한다.-DAC IC의 구동 방법을 배운다.2) Analog-to-digital 변환(DAC) ... -analog 신호를 digital 신호로 변환하는 회로의 동작 원리를 이해한다.-ADC IC의 구동 방법을 배운다.3) One shot의 동작원리와 활용에 대해 배운다.3. 배경 이론1
    리포트 | 26페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 서강대학교 디지털논리회로실험 레포트 8주차
    register 출력의 complement를 다시 입력으로 되돌리는 구조를 갖는 counter를 Johnson counter라고 한다. 그림 11은 기본적인 회로를 보여주고 그림 ... 를 회로를 구성하였다. D-FF은 CLOCK 신호가 들어올 때 D에 있는 입력이 바로 Q 출력으로 나오는데, 이에 따라 만약 DIP_SW0가 HIGH인 상태에서 CLOCK이 들어왔 ... 다면 Q에 1이 출력되게 된다. 나머지 세개의 D-FF 역시 같은 구조를 하고 있기 때문에 이는 사진 1의 회로와 같은 기능을 한다고 볼 수 있다. 실제 실험 결과 상으로도 같
    리포트 | 20페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 판매자 표지 자료 표지
    디지털 논리회로 실험 및 설계 4주차 예비보고서
    디지털 논리실험 및 설계 4주차 예비보고서실험 준비1.1 멀티플렉서와 부호기(encoder)의 차이를 설명하시오.부호기는 4개의 입력값 중에 1이 단 1개만 있어야하는 반면 ... 을 Address에 대해서 OUTPUT으로 출력해주는 Demultiplexer의 역할과 Address INPUT의 값을 decode해주는 Decoder의 회로가 완성된다.1.5 응용 ... 되어야 회로가 정상작동하기에 , I가 0일 경우에 S에 따른 번호의 출력값에서 입력값 이 출력 될 것이다., 일 경우엔 에, , 일 경우엔 에, , 일 경우엔 에, , 일 경우엔 에
    리포트 | 5페이지 | 2,000원 | 등록일 2023.01.31
  • 서강대학교 디지털논리회로실험 레포트 4주차
    디지털 논리회로 실험 결과 보고서4주차 Multiplexers, Exclusive-OR, andThree state devices5조1.실험제목: Multiplexers ... 해서 출력에 연결해주는 digital switch로서 간단히 MUX라고도 불린다. 그림 1은 n개의 입력을 갖는 b-bit multiplexer의 일반적인 형태를 보여준다. 이 때 ... . 실험 과정STEP1) 그림 10의 회로를 bread board에 구성한다.그림 SEQ 그림 \* ARABIC 10. STEP1의 회로우리는 이를 Bread board에 구성
    리포트 | 24페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 서강대학교 디지털논리회로실험 레포트 6주차
    imulation 기능에 대해 배운다.3. 이론1) sequential 회로 : 순차 논리 회로(sequential)는 그 출력이 현재 입력 뿐만 아니라 이전 상태들의 영향을 받 ... 는 논리회로를 말한다. 순차 논리회로에서 한 시점에서의 상태는 이전 과정들을 포함하며 이를 근거로 이후의 동작이 결정된다. 상태들의 변화는 clock이라 불리는 신호에 의해 지정 ... -flopsLatch와 flip-flop은 순차 논리회로 설계의 기본이 되는 function block들이다. Flip-flop은 한 clock 신호에 따라 입력 상태가 sample되어 출력
    리포트 | 19페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 서강대학교 디지털논리회로실험 레포트 7주차
    적으로 수행하는 순차 논리회로이다. Counter의 modulus는 cycle내의 상태 수에 의해 결정된다. 가장 일반적인 형태의 counter 유형은 n-bit binary c ... . 그림 6 state machine의 state diagram그림 8은 그림 6의 회로에 대하여 정리한 그림7을 기준으로 구성한 state diagram을 보여준다. 따라서, 이상 ... 에서 살펴본 회로 분석과정을 정리하면 다음과 같다.각 flip-flop 입력의 excitation equation을 결정한다.Excitation equation을 flip-flop
    리포트 | 26페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 디지털 논리회로의 응용 가산기/비교기/멀티플렉서/디멀티플렉서
    Exp#6. 디지털 논리회로의 응용 – 가산기/비교기/멀티플렉서/디멀티플렉서실험 목표비교기의 원리를 이해하고 이를 응용한 회로를 구성할 수 있다.디코더와 인코더의 원리를 이해 ... 의 패턴중에 10개만 사용된다. 나머지 6가지의 패턴은 BCD가 피연산자인 논리회로에서는 작동하지 않아야 한다. BCD표현의 주 장점은 단순한 숫자 중심 디스플레이에 수치 정보가 표시 ... 한다.실험 이론2진화 10진수 (binary coded decimal, BCD)디지털 시스템에서 십진수의 각각의 숫자를 이진수로 변환하여 표현하는 것이 가능하다. 이것을 2진화 10
    리포트 | 10페이지 | 2,000원 | 등록일 2022.03.03
  • 인하대 전자과 디지털논리회로 2019 verilog과제
    Design 11. 코드의 빈칸 안에 알맞은 신호를 넣어 Fulladder 모듈을 완성하고 이를 검증하기 위한 테스트벤치 모듈을 작성. 시뮬레이션 결과를 분석하시오. 2. 코드의 빈칸 안에 알맞은 신호를 넣어 4비트 Fulladder 모듈을 완성하고 이를 검증하기 위한..
    리포트 | 5페이지 | 5,000원 | 등록일 2020.07.08
  • 디지털 논리회로의 응용 가산기/비교기/멀티플렉서/디멀티플렉서
    Exp#5. 디지털 논리회로의 응용 – 가산기/비교기/멀티플렉서/디멀티플렉서실험 목표반가산기와 전가산기의 원리를 이해한다.비교기의 원리를 이해하고 이를 응용한 회로를 구성할 수 ... 있다.멀티플렉서의 원리를 이해한다.실험 이론가산기가산기는 덧셈을 수행하는 디지털회로이다. 가산기는 여러 진법에 대해서 사용되지만 가장 일반적인 경우 2진수에서 사용된다.좌측의 그림 ... 시스템에서 매우 중 요한 요소로서, 가산기의 기본 동작을 이해하는 것은 디지털 시스템을 공부하는데 중 요한 기초가 된다.그림 1의 회로를 구성하고 진리표를 작성한다.그림 2
    리포트 | 10페이지 | 1,000원 | 등록일 2022.03.03
  • 울산대학교 디지털실험결과22 디지털 논리회로의 전압특성과 지연시간
    디지털 실험 22장. 디지털 논리회로의 전압특성과 지연시간 학번 : 이름 : 디지털 실험 22장. 디지털 논리회로의 전압특성과 지연시간 학번 : 이름 : 1. 실험 결과 그림 ... 으로 처리하는 디지털 논리회로의 동작전압, 지연시간 등을 측정하여 회로의 특성을 파악하는 실험이다. 먼저 지연시간을 측정하기 위해 부록의 TTL Gate 연결그림을 보며 입력과 출력 ... 을 사용하여 아날로그 신호가 아닌 디지털 논리 회로를 구성함으로 부의 논리를 구하는 실험을 조금이나마 이해할 수 있었으며, noise margin은 입력과 출력이 게이트를 통과 하면서 발생하는 전압 구간의 차이를 말하는 것을 알 수 있다.
    리포트 | 2페이지 | 2,000원 | 등록일 2021.03.20
  • 디지털 논리 회로 설계 실험 최종프로젝트 레포트 A+ 타이밍게임(회로도있음)
    디지털 논리 회로 설계-타이밍게임_20180619000 교수님000 조교님금요일 2,3교시B000000 000-목차-(1) 설계 아이디어(2) 설계 방법(3) 전체 회로도(4 ... 7 에 불이 들어왔을 때 (출력값 0) DOWN으로 입력된다.SR래치 회로도&진리표>-LED에 맞게 불이 들어오도록 NOT게이트와 4인풋 AND게이트를 이용해 74190의 아웃풋
    리포트 | 11페이지 | 2,000원 | 등록일 2021.07.09
  • 서강대학교 디지털논리회로실험 8주차 - Shift Registers
    1. 실험 목적Shift register의 구조와 동작원리를 이해하고, Multiplier 설계를 통해 shift register의 활용방법을 익힌다. 그리고 4-digit 7 ... -segment display의 구동원리를 이해하고 활용을 위한 회로를 설계한다.2. 실험 이론● Shift registersShift registers는 개별적인 flip-flop
    리포트 | 24페이지 | 1,500원 | 등록일 2024.08.17
  • [디지털논리회로] 4장 연습문제 풀이 (생능출판, 김종현)
    리포트 | 7페이지 | 1,000원 | 등록일 2023.06.27
  • 울산대학교 디지털실험예비22 디지털 논리회로의 전압특성과 지연시간
    디지털회로 22. 디지털 논리회로의 전압특성과 지연시간학번 : 이름 :1. 실험 목적2진수를 전압으로 처리하는 디지털 논리회로의 동작전압, 지연시간 등을 측정하여 회로의 특성 ... 을 파학한다. (동작 주파수를 높게 변화시키면서 실험할 것)2. 실험 이론모든 디지털 기기들은 디지털 논리회로에서 배운 부울대수의 AND, OR, NOT의 3개로 연산하는 장치이 ... 을 만들 수 있다. 이미 실험한 아날로그 회로에서 신호들의 연속 값은 연속이지만, 디지털 논리회로는 0(False)과 1(True)의 2개의 논리 값만 사용한다. 논리는 전기회로
    리포트 | 5페이지 | 2,000원 | 등록일 2021.03.20
  • 아날로그 및 디지털회로설계실습 9 부울대수 및 조합논리회로 과제
    4-bit Adder 회로 설계 과제1. 다음의 진리표를 보고 입력 x, y, z와 출력 f를 Karnaugh맵을 이용하여 간소화하여 부울 대수식으로 표현하시오.입력출력xyzF ... HC86 XOR gate의 Vcc와 GND가 몇 번 pin인지 쓰시오.Vcc는 14번 pin이고 GND는 7번 pin 이다.3. XOR gate를 이용한 Full Adder 회로를 Pspice를 사용하여 직접 설계하시오.
    리포트 | 2페이지 | 1,000원 | 등록일 2021.09.02
  • 디지털 논리회로 실험 3주차 Encoder와 Decoder 예비보고서
    디지털 논리회로 설계 및 실험예비보고서주제 : Encoder 과 Decoder소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 ... 의 논리회로도와 진리표그림 3-2는 2-to-4 디코더의 또 다른 형태로 디코더이다. 그림 3-2의 디코더에 대한 진리표와 그림 3-1의 디코더에 대한 진리표를 비교해 볼 때 출력 ... 진 코드(code) 값을 입력으로 받아들여 최대 2n개의 서로 다른 정보로 바꿔 주는 조합 회로를 말한다. 일반적으로 디코더는 n개의 입력선과 최대 2n개의 출력선을 가지며, 입력
    리포트 | 12페이지 | 1,500원 | 등록일 2021.04.22
  • 디지털 논리회로 실험 3주차 Encoder와 Decoder 결과보고서
    디지털 논리회로 설계 및 실험결과보고서주제 : Encoder 과 Decoder소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 ... 는 조합논리회로이다. 부호기는 입력에 대해 고유한 2진코드를 생성하는데, 2개의 입력이 들어올 때 n개의 출력을 갖게 하는 기능이 있다. 스위치 A0, A1, A2, A3 중에 A ... ’이 되어 출력값은 숫자 7이 나오게 된다.사진 5. 4.1.3 실험2. 응용 실험(1) [그림 2]의 부호기 회로에 두 개 이상의 입력이 1인 경우 중 한 가지를 골라 어떤 일이
    리포트 | 12페이지 | 2,000원 | 등록일 2021.04.22
  • 디지털 논리회로 실험 9주차 Shift Register 결과보고서
    디지털 논리회로 설계 및 실험결과보고서주제 : Shift Register소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX ... 마지막 플립플롭의 출력 중 NOT 출력을 첫 번째 플립플롭의 입력과 연결한 회로이다. 실험 전 모든 �궜�-�궜� 값이 LOW(0)이므로bar { Q3}가 1로 Data ... 카운터는 맨 마지막 플립플롭의 출력 중 NOT 출력을 첫 번째 플립플롭의 입력과 연결한 회로이다. 실험 전bar { MR}를 0으로 하여 모든 �궜�-�궜� 값을 LOW(0)로 한다
    리포트 | 9페이지 | 2,000원 | 등록일 2021.04.22
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 17일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:21 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감