• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(11,854)
  • 리포트(11,589)
  • 시험자료(136)
  • 자기소개서(91)
  • 논문(28)
  • 방송통신대(7)
  • 서식(2)
  • 노하우(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"출력파형" 검색결과 9,481-9,500 / 11,854건

  • 위상 편이 송신 방식(Phase Shift Keying-PSK)
    파형의 영점 교차점에서 동기화되어 출력되기 때문에, 이 분할 로직 신호는 두 배의 캐리어 파형의 영점 교차점에서 동기화되어 출력되기 때문에, 이 분할 로직 신호로는 입력 캐리어 ... 및 높은 Q 필터를 구현하기 어렵기 때문에 나이퀴스트 필터링된 파형을 얻기에는 부적합하다.- 그림 4 BPSK의 생성 -만약 필터링이 요구된다면, 선형 곱셈기를 사용해야 하 ... - 그림 5 BPSK의 생성(필터링 사용) -4. PSK 파형에 필터링의 효과필터링을 하지 않은 PSK 신호는 포락선이 일정한 반면에, 변조 대역폭을 제한하기 위해 필터링을 도입
    리포트 | 6페이지 | 1,500원 | 등록일 2008.03.09
  • [공학]통신실험(PSK 변조 복조)
    : Quadrature PSK), 8진 PSK 등이 널리 사용되고 있다.* 실험결과< 맨 처음의 data signal> - P단자의 출력파형은 NRZ파형의 위상을 반대로 한 형태를 나타냈 ... 이 180도 변한다는 것을 확인 할 수 있다. 이는 반전 평형 변조기의 단자 출력의 차이 인 것 같다.- BAL Dial은 신호의 불균형 값을 보상해준다. 위의 파형들을 살펴보면 NR Z ... 의 파형은 연결 단자를 이용하여 RZ신호가 입력되었을 경우의 PSK출력 파형을 나타낸 것이다. 관찰하여 보면 NRZ의 경우와는 달리 RZ파형의 논리 레벨이 변할 때(Low
    리포트 | 7페이지 | 1,000원 | 등록일 2007.04.07
  • TTL NAND NOR 게이트의 정의와 동작
    수 있다.2. 파형에 비어드 발생그림 16에서 OUT1이“L”→“H”, OUT2가“H”→“L”로 변화했을 때 NAND 출력이 순간적으로 L 레벨로 되었다. 이것 은 OUT1 ... 어 Q4는 차단 상태가 된다. 이 상태에서 출력 F는 논리 1이 된다.(2) 입력 A와 B가 모두 논리 1인 고전압의 경우입력 A와 립력 B가 모두 논리 1이면 아래 그림(b ... 이어스로 동작하게 된다. 따라서 Q4가 포화 상태가 되므로 출력은 논리 0이 된다.위의 그림의 게이트 회로에서 저항값은 R1은 4kΩ, R2는 1.6kΩ, R3는 2kΩ, R4
    리포트 | 8페이지 | 2,000원 | 등록일 2009.07.11
  • VHDL 쿼터스 존슨카운터 설계 코드소스 파형
    1. 4비트 존슨카운터1) 비동기 리셋VHDL 설계출력파형2) 동기리셋D플립플롭VHDL 설계출력파형2. MOD 4 bit counterj k 플립플롭VHDL 설계출력 파형
    리포트 | 3페이지 | 1,000원 | 등록일 2007.05.14
  • 실험3,4. 직렬 및 병렬 다이오드 회로,반파 및 전파정류
    와 브릿지 정류는 같은 전원을 이용 할 수 있지만 전파정류는 별도의 트랜스를 이용하여야 한다는 것과 반파정류는 출력파형이 입력전원 주파수와 같은 개수의 굴곡이 잇고, 전파정류(브릿지 정류)는 입력전원 주파수 2배 개수의 굴곡이 있다는 것을 확인 할 수 있었다. ... 한 후 오실로스코프로 파형을 확인하였다.그 결과 파형의 모양은 Pspice의 예상 시뮬레이션 파형과 동일하게 나왔으나 함수발생기에서 8Vp-p의 입력을 주었을 때 오실로스코프 ... 한 방법으로 남은 두 개의 반파정류 실험을 계속하였다.그 결과 역시 Pspice의 시뮬레이션 결과와 동일한 파형과 측정치가 나옴을 눈으로 확인 할 수 있었고, 실험 Vdc값은 16
    리포트 | 6페이지 | 2,000원 | 등록일 2010.01.24
  • 멀티미터 실습
    ① 측정 범위 선택 다이얼을 200㎑에 맞춘다.② 함수발생기의 전원을 켜고 사인파 발생을 하도록 하고 주파수는 20㎑~200㎑ 범위에 적절한 값을 선택한다.③ 함수발생기의 출력 ... 와 비교한다. 파형측정기를 이용하여 동일한 파형의 주파수를 측정하고 이를 비교한다.⑤ 함수발생기의 주파수를 1㎑ 이하의 낮은 주파수로 바꾼 후 측정 결과를 비교한다.⑥ 측정 범위 ... 선택 다이얼을 20㎑로 맞춘 후 측정 결과에 변화가 있는지 살핀다.⑦ 함수발생기의 파형을 구형파로 변경하여 위와 같은 순서로 측정한다.7) 정전용량 측정① 측정 범위 선택 다이얼
    리포트 | 7페이지 | 1,000원 | 등록일 2010.04.06
  • [공학기술]다단 증폭기의 실험에 관한 보고서(예비레포트)
    치로 기입한다.(4) 그림 10.1(a)의 회로를 부하저항이= 4.7k인 경우에 대해 PSpice로 simulation하고, Probe창에 나타나는 출력파형으로부터 교류성분 출력전압 ... 의 최대치들을 읽어 보고서의 표 3과 5에 기입한다. 그리고 실험 9에서 얻어진 표 2,3의 출력전압 data들을 표 5에 옮겨 적는다.vo 과 v2 의 파형 RL=4.7k 일때RL ... = 1000k 일 때위의 파형을 근거로 표를 완성해본다.PSpice10mV2.3707mV3.815μA344.150mV73.223μA347.641mVCE 증폭기(실험 9의 표 2,3)CE/CC 2단 증폭기출력전압 교류성분(
    리포트 | 5페이지 | 1,000원 | 등록일 2007.07.29
  • 통신실험 예비2
    의 해석법과 사용법을 익힌다.2. 관련 이론Spectral Analysis시간 도메인 상에서의 신호들은 주파수별 시간별 파형을 관찰 할 수 있게 해주지만 그 신호들에 대한 자세한 더 ... 장치의 분해능, 즉 최소측정치의 증가량을 나타내는 것이며 인접한 두 개의 라인이 있을 경우 이를 분리해서 화면에 출력하려면 두 개의 신호의 주파수 차이가 최소 1k㎐ 여야만
    리포트 | 4페이지 | 2,000원 | 등록일 2012.01.18
  • lab7 시프트 레지스터
    도, 진리표, 파형도 등의 기능을 숙지하시오b) 사용할 IC의 논리도, 진리표, 출력 선도 등을 복습한다.◎실습 IC 특성 요약?74LS74: Dual D-type Edge ... 이 ‘0’→‘1’(↑)상태로 바뀔 때, D 입력 상태가 Q출력에 나타난다.? 비동기 입력 CLR나 PS입력은 정상상태에서는 ‘1’로 하여 사용한다.? 비동기 CLR 입력이 ‘0 ... 는 병렬 load되어로 출력된다.?shift 선택 : 제어모드 입력이=0,=1 일 때 Shift Right(→)이고,=1,=0 일 때 Shift Left(?) 이다?Hold 모드:=0
    리포트 | 11페이지 | 1,500원 | 등록일 2010.06.23
  • ATmega128 조사(특징 및 구조, I/O포트, 인터럽트, 타이머/카운터, A/D컨버터)
    - WGM01,WGM00(Waveform Generation Mode)파형 출력 모드Bit 5,4 - COM01, COM00(Compare Match Output Mode)비교패치 출력 ... = 2),- Phase Correct PWM : 높은 분해능의 PWM출력 파형을 발생하는데 사용, 상향카운터 0x00 → 0xFF,하향카운터 0xFF → 0x00, 0x00 ~ 0 ... (0,2)와 2개의 16비트 타이머/카운터(1,3)를 가지고 있다. 이들 타이머/카운터는 2개의 8비트 PWM출력, 6개의 2~16비트 PWM출력, 출력비교단자 등과 관련되어 동작
    리포트 | 11페이지 | 1,500원 | 등록일 2008.04.05
  • ■ 전자회로 저항에서 OPAMP까지 ■
    의 실효치/DC전압)전압변동율=((무부하시 전압-부하시 전압)/부하시 전압)클리퍼 : 파형의 기준레벨보다 상단 또는 하단을 잘라내어 축출하는 회로로서, 진폭선택회로, 리미터, 슬라이 ... 서도 이에 속한다.{클램퍼 : 입력파형에 직류전위를 더해 주는 회로. 양의 클램퍼의 기본 회로는 좌측 동일.J-FET : 증폭, 발진, 스위칭 등을 할 수 있고, 다수캐리어의 이동 ... 에만 의존하는 단극성 소자로 일반 TR에 비해 열잡음이 적고 높은 입출력 임피던스를 갖는 전압 제어형 소자.BJT : NPN형과 PNP형은 바이어스 극성을 반대로 하면 동일
    리포트 | 5페이지 | 1,000원 | 등록일 2010.04.09
  • 오실로스코프 및 함수발생기 동작
    로부터 어떤 결론을 도출할 수 있는가? 모두 파형에 대해 필요한 파형설정을 할 수 있다.m. 함수 발생기의 피크 또는 피크 대 피크 출력전압은 오실로스코프나 DMM과 같은 보조장비의 도움 ... 하고, 발생기의 출력이 1kHz의 정현파형이 되도록 설정하라.c. 오실로스코프의 수직감도를 1 V/div에 설정하라. 수평감도를 조정하고, 함수 발생기의 진폭 조절기로 4정현파형이 스크린 ... 하라.(계산치) 수평눈금(div) 수 = 4파형의 주기=수평감도(s/div)×수평눈금(div) 수 이므로,수평눈금 수==(div)오실로스코프 상에 필요한 수평눈금(div) 수
    리포트 | 6페이지 | 1,000원 | 등록일 2007.09.23
  • MOS Common Source Amplifier
    Load)를 사용한 MOS 공통소스(Common source) 증폭기 회로의 증폭 이득을 측정해본다.? 출력파형의 일그러짐에 대해 토론한다.§ 실험부품 및 사용기기1 0-15V 직류 ... 단자를 증폭기으 신호 입력 단에 연결하여 표 2-1에 입력 및 출력 파형의 Vp-p 및 위상 변화를 측정하여 기록한다. 그리고 신호를 증폭하는 소자의 VGS, VDS, ID 값을 측정하여 기록한다. ... 증폭기의 경우와 유사하며, 단지 Q2의 출력저항 개2가 Vo에 병렬로 추가된 점이 다르다.2. 이 등가회로로부터, 저주파 소신호 전압이득 Av를 계산하면 다음 식으로 표시된다.저항
    리포트 | 6페이지 | 1,000원 | 등록일 2008.04.04
  • 10진 카운터 (논리게이트, 디지털 IC의 종류와 특징, 7 Segment, 74LS90의 리셋 방법)
    파형은 다음 그림과 같다.다. NOT 게이트입력되는 것과 반대의 결과가 출력되어 입력 단자 A에 0이 입력되면 결과는 1이 출력되고, 1이 입력되면 0이 출력되며, 논리 부정 ... 여 논리합과 동일한 결과를 출력하는 회로이다. 즉, 어느 하나만 1 이면 결과가 1 이 되고, 모두 0 이면 결과가 0 이 된다.OR 게이트를 스위치로 구성하면 그림 3-13와 같 ... 과 같은 결과를 얻을 수 있다.밑의 그림은 OR 회로의 기호도와 신호의 파형을 보여 준다.어떤 부품을 설계할 때에는 특정 기능을 수행하도록 만들어진 집적회로를 사용한다. 이들 집적회로
    리포트 | 12페이지 | 2,000원 | 등록일 2008.11.28
  • 정류회로의 이론 및 배전압 회로 제작
    회로그림 . breadboard에 설치한 반파정류회로그림 . 반파정류회로의 입ㆍ출력파형그림 . capacitor를 연결한 반파정류회로그림 . capacitor를 연결한 출력파형2 ... .1.1 동작설명교류전압에는 (+)주기와 (-)주기가 있다. 반파정류회로는 스위치특성으로의 다이오드를 이용하여 이러한 교류전압에서 (+)주기만 이용하는 회로이다. 위의 입ㆍ출력파형 ... (그림3)을 보게 되면 입력파형이 (-)일때는 출력파형이 0이 나오는 것을 확인할 수 있다. 따라서 출력파형은 직류전압이다. 하지만 이 직류전압도 변동이 크기 때문에 직류전압
    리포트 | 7페이지 | 1,000원 | 등록일 2007.06.22
  • 실험(1) 플립플롭 예비보고서
    하고, S, R이 불법 (1, 1)인 경우에 대한 출력 파형을 교과서 p.87 그림 1⒜에 도시한다.⑵ 7400 NAND 게이트를 이용하여 교과서 p.78에 있는 회로 ⒝를 구성 ... 여 동작 원리를 살펴보고 전반적인 이해를 도모하도록 한다.2. 관련이론이 실험에서는 입력 신호의 순서에 따라서 동작 및 출력이 달라지는 순서 논리회로에 관하여 실험하고자 한다.순서논리 ... 회로를 구성하는 기본소자는 플립플롭이다. 플립플롭은 쌍안정 멀티바이브레이터(bistable multivibrator)를 일컫는 것으로 0과 1, 두 개의 안정된 상태를 출력으로 갖
    리포트 | 10페이지 | 1,000원 | 등록일 2009.04.14
  • 4 Clipper and Clamper.hwp
    +)의 직렬 클리핑 회로파형????????????????????????????(b) 입력-출력파형??????????????그림 1. 양(+)의 직렬 클리핑 회로?그림 1에서 입력전압 ... ????????????????????????????????(b) 입력-출력파형그림 2. 음(-)의 직렬 클리핑 회로?그림 2에서 입력전압이 양(+)인 구간에는 다이오드가 순방향 바이어 ... ????????????????????????????????(b) 입력-출력파형그림 3. 양(+)의 병렬 클리핑 회로?그림 3에서 입력전압이 양(+)인 구간에는 다이오드가 순방향 바이어스 되어 도통되기 때문에 다이오드에는 문턱전압만큼 걸려
    리포트 | 13페이지 | 1,500원 | 등록일 2007.03.23
  • 설계5. 스위칭 레귤레이터 설계
    -amp의 6번 단자 출력값의 펄스폭이 점점 늘어나는 것을 확인할 수 있었다. 실제 실험에서 오실로스코프의 파형을 보면 시뮬레이션과 마찬가지로가 증가할수록 출력값의 펄스폭이 점점 ... 한다. 그리고 입력전압 15V, 출력전압이 5V, 9V인 스위칭 레귤레이터 회로를 설계한다.2. 설계한 회로 방식- 스위칭 방식의 정전압 전원회로스위칭 방식의 정전압 전원회로 구성 ... (시뮬레이션)스위칭 방식의 정전압 전원회로 구성(실제회로): 두 번째 op-amp가 멀티바이브레이터로 그 출력의 구형파에서 트랜지스터를 스위칭 시킨다. 스위칭 된 출력은 10uF에서 평활
    리포트 | 8페이지 | 1,500원 | 등록일 2009.06.25
  • 전자회로 실험 결과 레포트 ( 부궤환 회로)
    출력 단으로부터 입력 단에 부귀환을 걸어 응답특성을 외부에서 조절 가능케한 직,결합된 차동선형 증폭기로서 매우 높은 이득을 갖는다. 연산증폭기(operational amplifier ... 신호의 차이에 비례하는 전압이 출력되게 되어 있다. 두 입력 단자 가운데 빼어지는 신호가 들어가는 단자를 -로 표시하며 반전 입력 단자(inverting input)라 하고, 원래 ... 다. 그림과 같이 연산 증폭기는 두 개의 입력 단자와 하나의 출력 단자를 가지면 증폭기가 동작하기 위해서 두 개의 직류 전력 공급기를 필요로 한다. (-)로 표시된 입력은 반전 입력단
    리포트 | 17페이지 | 3,000원 | 등록일 2008.09.08
  • 감전방지공학
    2-1. Oscilloscope에 의한 전압 및 주파수 측정1. 목적오실로스코프(Oscilloscope)를 이용하여 전압의 진폭, 주파수, 파형 및 위상을 관측 ... 하여 Oscilloscope의 동작원리를 파악함과 동시에 취급방법을 습득한다.2. 실험방법(1) 오실로스코프(Oscilloscope) 파형, 주파수(2) Oscilloscope의 “Intensity ... ” 조정기로 광점의 휘도를 파형의 관측에 적당한 휘도가 되도록 조정하고, “Focus” 조정기로 광점의 초점을 맞춘다.(3) “Vertical Position” 조정기
    리포트 | 18페이지 | 3,000원 | 등록일 2008.03.29
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 09월 07일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:41 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감