• AI글쓰기 2.1 업데이트
  • 통합검색(312)
  • 리포트(272)
  • 시험자료(27)
  • 자기소개서(11)
  • 논문(1)
  • 방송통신대(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"전전컴2" 검색결과 61-80 / 312건

  • [서울시립대] A+ 물리학및실험2 7주차(예비포함됨)결과레포트(시립대) - RC회로실험
    적 변화를 오실로스코프로 관측하고 회로의 용량 시간상수를 구한다.2. 실험 이론2.1 축전기의 충전2.2 축전기의 방전3.1 실험 장비Bread board, 오슬로스코프, 신호 발생 ... 기, 축전기, 저항, 멀티미터, 점프 와이어3.2 실험의 대략적인순서(1) 저항과 축전기를 직렬로 연결하고 신호 발생기의 양극에 저항을 연결하고, 전해질 축전기의 (+)극이 연결 ... 되도록 한다.(2) 프로브의 음극을 축전기의 (-)극에 연결한다.(3) 프로브의 양극을 축전기에 대고 파형의 변화를 관찰한다.(4) 오실로스코프에서 충전과정에서 전압이 최대 전압
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,500원 | 등록일 2021.01.28 | 수정일 2021.06.23
  • 서울시립대 전자회로1 23년도 기출문제 및 정답과 풀이과정입니다.
    시험자료 | 5페이지 | 10,000원 | 등록일 2024.07.15
  • 서울시립대학교 전자회로2 기말고사 4개년 정답 및 풀이과정
    시험자료 | 5페이지 | 25,000원 | 등록일 2024.07.15 | 수정일 2024.07.25
  • [서울시립대] A+ 물리학및실험2 11주차결과(예비레포트포함,시립대) - 유도기전력 실험
    하여 자기장 B를 측정한다.2. 실험 이론자기선속 �潽♣� 시간적 변화율은 유도기전력을 유발한다.�潽� �� �맴⇒�?��?�� �퇔·dsE는 유도 전기장의 세기, B는 자기장 ... 은 면적 A를 통해 흐르는 일정한 전류 I와 아래의 관계가 성립한다.I=��J·dA주파수 ?혹은 각진동수ω=2π?인 교류전류 I가 1차 코일을 통하여 흐르는 경우 ... �� �� �� ��sin��? 이다.2차코일(N번 감은수 단면적)에 유도되는 전압은 아래와 같다.3. 실험 장비1차코일(Field Coil)[규격 길이600 mm,내 경63mm, N=1400]2차
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2021.01.28 | 수정일 2021.06.23
  • 판매자 표지 자료 표지
    [사회복지와 인권] 신문기사를 통해 정신장애인의 인권침해사례를 분석하고, 이를 개선하기 위한 방안을 제시하시오.
    장애인의 인권침해사례를 소개한다. 왜 이 사례를 선택했는지, 어떤 의미가 있는지 개인적 견해를 쓴다. (30점)2. 정신장애인의 인권침해의 문제를 해결하기 위한 개선방안을 제시 ... 적었고, 친척집을 전전했는데 그곳에서 친척들에게 당한 성추행, 성폭행, 학대 등 성폭력이 원인이 되어 조현병이 발병하기 시작했다.해당 사례만으로 특정할 수 없지만 대체로 많은 정신 ... 이 그들에게 가장 큰 버팀목이자 도움인데 정신장애인에게는 가족이 가장 두려운 존재로 그들은 인권이 침해당하는 수준이 아니라 애초에 인권이 존재하지 않는 경우가 너무나도 많다.2. 정신
    Non-Ai HUMAN
    | 방송통신대 | 3페이지 | 4,500원 | 등록일 2022.04.26
  • 판매자 표지 자료 표지
    서울시립대 컴퓨터구조 중간기말 족보
    1. 다음을 설명하세요(1) pipelining(2) data race2. hazard의 종류와 예시를 3가지 적으세요3. 주어진 C코드를 risc-V
    시험자료 | 2페이지 | 20,000원 | 등록일 2023.03.07 | 수정일 2023.04.27
  • 전전설1 8주차 (비대면,예비,전자전기컴퓨터설계실험) - 테브난, 노턴의 정리 및 최대전력전달
    전전컴설계실험 1실험 제9주테브난, 노턴의 정리 및 최대전력전달1.개요2.예비보고서3.실험내용4.토론5.결론6.참고문헌1. 개요가. 실험의 목적테브난의 정리, 노턴의 정리에 대한 ... 실습최대전력전달 조건에 대한 실습나. 실험의 이론적 배경2. 예비보고서[8-1]Answer) 1.5mA임을 알 수 있다.Answer)PSPICE에서 구한 I0와 값이 동일 ... 함을 확인하였다.Answer)PSPICE로 구한 Voc는 -4v임을 알수 있다.i1,i2를 변수로 해서 KVL을 적용하는 메쉬 해석법으로 I1,I2를 계산해서 voc를 구해보
    Non-Ai HUMAN
    | 리포트 | 14페이지 | 1,000원 | 등록일 2021.06.20
  • 시립대 전전설2 Velilog 결과리포트 6주차
    Verilog HDL 실습 6주차 결과 리포트Major전자전기컴퓨터공학부Subject전자전기컴퓨터설계실험2ProfessorStudent ID NumberNamesubmit ... date목록1. 실험 목적2. 배경 이론3. 결과4. 결론 및 고찰1. 실험 목적이번 실험은 저번시간에 했던 과는 다른 Sequential Logic Design (순차 조합회 ... 에 설계했던 Converter과 어떻게 다르게 작동하는지를 비교해 보는 것도 좋을 것 같다.2. 배경 이론(1) NAND Gate를 이용한 LATCH2개의 NAND게이트로 구성된 래치
    Non-Ai HUMAN
    | 리포트 | 14페이지 | 2,000원 | 등록일 2021.12.11
  • [검증된 코드 & 복사가능, 학점A+] 전전설2 2.Schematics - 예비+결과+성적인증 (서울시립대)
    실험 목적1.ISE의 여러 logic gate symbol을 직관적으로 이용하는 Schematic 설계를 익힌다.2.FPGA Device Configuration을 해보 ... datasheet.Ans:230,400 gatesSol:Programmable logic gates의 개수는 메모리 소자를 제외하고 2-input NAND를 이용해 동일한 기능 ... functions. (Xilinx App. Note)이때, 실험에서 사용하는 XC3S200 FPGA의 구성은 다음과 같다.∴ 16-to-1 MUX = 2-to-1 MUX ×15=4
    Non-Ai HUMAN
    | 리포트 | 14페이지 | 3,500원 | 등록일 2021.07.10 | 수정일 2021.07.13
  • [검증된 코드 & 복사가능, 학점A+] 전전설2 9.LCDs - 예비+결과+성적인증 (서울시립대)
    실험 목적1. Design various circuits in Verilog & verify circuits with their test fixtures 2. Practice ... , lcd_rw, output reg [7:0] lcd_data);reg [2:0] state;//LCD control signal을 저장하기 위한 reg이 ... , disp_onoff = 3'b011, line1 = 3'b100, line2 = 3'b101, delay
    Non-Ai HUMAN
    | 리포트 | 28페이지 | 3,500원 | 등록일 2021.07.10 | 수정일 2021.07.14
  • [서울시립대] A+ 전자전기컴퓨터설계2 2주차(Schemetic)결과레포트(예비레포트포함,시립대)
    전자전기컴퓨터설계실험 2결과 레포트실험 제2주(2021. 10. 12)Lab#02 『Xilinx Spartan3』 FPGA chip,『ISE』 digital design tool ... 학번 :이름 :Ⅰ.서론실험 내용: Xilinx ISE의 특징과 역할, 그 역할들을 이용하는 방법을 알아본다. 이번 2주차 실험에서는 Schemetic을 통해서 회로를 설계한후 ... FPGA에 적용하는 실험을 하였다.Ⅱ.실험방법1. Half adder를 Schemetic으로 구현하시오.1) 아래와 같이 schemetic을 만들 수 있다.2) 입력변수를 넣
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 1,000원 | 등록일 2021.12.30 | 수정일 2022.01.03
  • 서울시립대 2022년 공학수학2 기말고사
    ̂,〖 ∇〗^2 r. (50 points)(b) In spherical coordinates, 〖∇∙r ̂, ∇〗^2 r,〖 ∇〗^2 r^2,〖 ∇〗^2 (1/r^2 ),∇^2 e ... ^ircosθ.(50 points)4.Evaluate the following integral using Cauchy’s Integral Theorem:(a) ∫_0^2π▒dθ/(5-4sinθ)(10 points)
    시험자료 | 1페이지 | 3,000원 | 등록일 2024.07.15
  • [비대면] 전자전기컴퓨터설계실험1 1주차 레포트 (시립대) (전전설)
    전전컴설계실험-1예비리포트-1[1-1] 아래에 있는 저항의 값들이 어떻게 되는가?왼쪽 저항의 경우 첫번째 띠와 두번째 띠가 모두 자리값이 3인 주황색이고 세번째 띠가 갈색이 ... , multiplier인 세번째 띠는 갈색이므로 101이다. 따라서 180Ω이고 마지막 띠가 은색이므로 오차범위는 ±10%이다.[1-2] 아래의 Breadboard에 구현된 회로의 전체 ... Ω ~ 1.2kΩ의 값을 가질 수 있다.[1-2] 아래의 회로에서 전압  , 와 전류 을 측정하고 이론치와 비교하시오.(여백 상 발문의 회로도는 다음 페이지에 넣
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,000원 | 등록일 2021.03.07
  • [a+취득자료] 지역사회복지 사례를 들고, Rothman의 지역사회 조직 모형 중 한 가지 모형에 맞게 분석하시오.
    , 사업의 촉진, 기획, 서비스제공, 행정가, 계획가의 역할을 수행하였다.2. 경기도 성남시의 사례성남시 이재명 시장의 복지 정책과 관련된 내용은 이미 매스컴을 타고 각종 언론에 보도 ... 정책 역시 Rothman의 사회계획/ 정책모델을 통하여 분석할 수 있다. 청년들이 왜 계속적으로 가난에 허덕이며 양질의 일자리를 얻지 못한 채 하루하루 비정규직을 전전하며 연명
    리포트 | 3페이지 | 2,500원 | 등록일 2024.11.21
  • 서울시립대 전전설3 final project 결과 보고서
    를 설계한다.그림 SEQ 그림 \* ARABIC 1. 설계할 회로또한 그림 1의 회로는 다음의 요구조건을 만족해야 한다.본 교과목에서 활용한 2N7000, uA741, 1N4004 ... 도록 설계한다.부하저항의 변화에도 voltage gain은 일정해야한다.(100Ω~5kΩ까지 변화 가능)Experiment Setup그림 SEQ 그림 \* ARABIC 2. 모의 실험 ... 에서의 회로와 실제 설계한 회로 비교 모습회로는 그림 2와 같이 구현하였으며 사용된 소자의 값은 아래와 같다.Resister(R), Capacitor(C) : 1kΩ, 가변저항100
    시험자료 | 11페이지 | 10,000원 | 등록일 2024.07.15
  • 서울시립대 전전설3 final project 예비 보고서
    를 설계한다.그림 1. 설계할 회로또한 그림 1의 회로는 다음의 요구조건을 만족해야 한다.본 교과목에서 활용한 2N7000, uA741, 1N4004, 저항 캐패시터, 인덕터, 가변저항 ... 에도 voltage gain은 일정해야한다.(100Ω~5kΩ까지 변화 가능)회로 설계전체 회로그림 2. 전체 회로Op amp를 활용한 반전 증폭기, Op amp와 Diode를 활용한 반파 정류 ... 다.하지만 이 회로 역시 문제점이 있는데 이 superdiode의 실제 임계값은 0에 가깝지만 0은 아니다. 따라서 그림 2의 정류회로와 마찬가지로 낮은 전압에서는 파형이 온전히 출력
    시험자료 | 5페이지 | 3,000원 | 등록일 2024.07.15 | 수정일 2024.07.17
  • 서울시립대 전전설3 13주차 결과 보고서 MOSFET 4
    : 1 uF, 47 uFNMOS : 2N7000그림 2. Multi-stage CS-CS-SF amplifier회로실험 2의 회로는 그림 2과 같이 구현하였으며, 사용된 소자의 값 ... , 10 uF, 47 uFNMOS : 2N7000Experimental Results & Analysis :Multi-stage CS-SF amplifiervin과 vout의 파형 ... 하세요.표 2. 실험1 실험값 datasheet표 2는 측정값의 datasheet이며 5kHz에서의 값은 -21.57이었고 이는 이며, 이로부터 약 -3dB인 지점을 찾아서 c
    시험자료 | 8페이지 | 3,000원 | 등록일 2024.07.15 | 수정일 2024.07.17
  • 서울시립대 전전설3 13주차 예비 보고서 MOSFET4
    A. 예비 보고서1) Single-stage CS amplifiera) LTspice에서 2N7000의 spice model을 이용하여 Fig. 1의 single-stage CG ... , 이를 이용하여 a) 회로의 2개의 cutoff frequency와 bandwidth를 찾으세요.
    시험자료 | 13페이지 | 2,000원 | 등록일 2024.07.15 | 수정일 2024.07.17
  • 서울시립대 전전설3 12주차 결과 보고서 MOSFET3
    의 값은 아래와 같다.Resistor : 500 Ω, 1 M Ω, 1 kΩ,Capacitor : 47 uF, 1 uFNMOS : 2N7000그림 2. CD amplifier실험 2 ... 의 회로는 그림 2과 같이 구현하였으며, 사용된 소자의 값은 아래와 같다.Resistor : 500 Ω, 1 M Ω, 1 kΩ, 20 || 20=10 ΩCapacitor : 47 ... uF, 1 uFNMOS : 2N7000 x3Experimental Results & Analysis :CG amplifier의 vin과 vsig의 파형을 각각 측정하고, 이를 통해
    시험자료 | 4페이지 | 2,000원 | 등록일 2024.07.15 | 수정일 2024.07.17
  • 서울시립대 전전설3 12주차 예비 보고서 MOSFET3
    parameters의 이론값을 도출하세요.b) 2N7000의 spice model을 이용하여 a)의 회로를 LTspice에서 구현하세요. (vsig는 크기가 100 mV이고 주파수 ... ) 항목의 회로에서 Fig. 8과 같이 Rsig = RG1 k RG2의 resistor를 추가하고, LTspice의 time-domain시뮬레이션을 통해 voltage gain ... Av를 구하세요.2) Source resistor를 포함하는 CS amplifiera) MOSFET의 source terminal에 RS = 50 Ω인 저항을 추가한 Fig. 9
    시험자료 | 11페이지 | 2,000원 | 등록일 2024.07.15 | 수정일 2024.07.17
  • 전문가 요청 쿠폰 이벤트
  • 전문가요청 배너
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 12월 05일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:44 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감