• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(10,172)
  • 리포트(8,216)
  • 자기소개서(1,586)
  • 시험자료(196)
  • 방송통신대(82)
  • 논문(50)
  • 서식(31)
  • ppt테마(6)
  • 이력서(4)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로설계도" 검색결과 661-680 / 10,172건

  • 판매자 표지 자료 표지
    서강대학교 고급전자회로실험 4주차 예비/결과레포트 (A+자료)
    이득회로도< 실제 실험 사진>입력 주파수에 따른 전압이득의 크기와 위상주파수 (Hz)1101001 k10 k100 k1 M전압이득 (V/V)(시뮬레이션)64.69u635.98u6 ... 3. 실험회로 3[실험 사진]< Pspice simulation 회로도 >< 실제 실험 회로 사진>3.1 [실험회로 3]과 같이 구성한다. (은 myDAQ의 DC level로 인가 ... 의 초8168.816측정-7.22-7.21-7.208.498.508.528.538.558.99< vpulse를 이용해 Pspice simulation을 돌린 회로도 >b) DC
    리포트 | 35페이지 | 1,000원 | 등록일 2024.09.02
  • 판매자 표지 자료 표지
    [전기회로설계실습] 설계 실습 6. 계측장비 및 교류전원의 접지상태의 측정방법 설계
    의 제출하라.- 빨간색으로 숫자가 표시된 부분이 HIGH 리드선을 연결한 부분이다.회로도 예시 1-2그림의 번호에 따라 1-2, 1-3, 2-3 포트를 연결하여 전압을 측정한다. 1 ... 이 function generator에서 설정한 값의 두 배임을 확인하라.회로도 예시DMM에 표시된 값은 0.746 V, 오실로스코프에 표시된 전압은 2.16V _{pp}로 측정 ... 한다. 화면의 파형을 저장하고 KVL을 만족하는지 확인하라.회로도Oscilloscope저항으로 생기는 오차를 줄이기 위해서 저항값을 측정해주었다. 3.3kΩ은 3.253kΩ이고, 6.8k
    리포트 | 13페이지 | 1,500원 | 등록일 2023.08.18 | 수정일 2024.01.29
  • 판매자 표지 자료 표지
    실험 3 예비보고서. 변압기 등가회로(A+/pspice/배경이론) - 엄청 자세함
    설계 3. 변압기 권선비, 극성, 직/병렬 결선예비 보고서1.1 설계 목적변압기의 등가회로를 이해하는 것을 목적으로 한다.변압기의 개방회로 시험으로부터 여자전류의 철손성분과 자화 ... 가회로를 구하고 부하에 따른 변압기의 전압 변동율(voltage regulation)과 효율을 계산해본다.1.2 설계 이론개방회로 시험전기기기 특히 변압기나 교류 전동기 또는 교류 ... , 1 차 전압과 1 차 전류를 측정해서 변압기 1 차 전압과 1 차 전류(여자 전류)의 좀 더 정확한 페이저도를 그려서 이로부터 등가회로의 철손 저항과 자화 리액턴스를 계산
    Non-Ai HUMAN
    | 리포트 | 49페이지 | 2,000원 | 등록일 2022.12.17
  • 판매자 표지 자료 표지
    디지털 회로 실험 및 설계 - JK Flip Flop, D, T Flip Flop 실험 1
    디지털회로실험및설계 예비 보고서 #3( JK Flip-Flop 실험, D, T Flip-Flop 실험 )과 목담당교수제 출 일학 번이 름1. 실험목표① D 플립플롭의 회로 구성 ... 핀, 그라운드가 13번 핀인 것이 특징이다.- D 플립플롭은 입력이 두 번째, 2개의 출력이 각각 다섯 번째, 여섯 번째에 있는 것이 특징이다.4. PSpice 시뮬레이션 회로도 ... 및 결과?JK Flip-Flop 실험실험1) 다음 회로도를 구성하고, 표를 완성하시오.실험1 회로도실험1 시뮬레이션실험2) 다음 회로도를 구성하고, 표를 완성하시오.실험2 회
    리포트 | 14페이지 | 3,000원 | 등록일 2023.09.22
  • 판매자 표지 자료 표지
    [A+] 중앙대학교 아날로그및디지털회로설계실습 8차 예비보고서
    아날로그 및 디지털 회로 설계 실습예비보고서설계실습 8. 래치와 플립플롭소속전자전기공학부학수번호실험 조x조조원 이름작성자실험날짜2023.11.09제출날짜2023.11.091 ... . 실습 목적순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건을 확인한다.2. 실습 준비물실습 준비물부품NAND gate 74HC00 ... generator)점퍼선1대1개1대1대다수3. 실습 계획서1. RS 래치의 특성 분석(A) RS 래치의 진리표를 나타내고, 아래 그림 RS 래치의 이론적인 상태도를 그린다.RS 래치
    리포트 | 5페이지 | 1,000원 | 등록일 2024.02.17
  • 판매자 표지 자료 표지
    중앙대 전기회로설계실습 결과보고서2_전원의 출력저항, DMM의 입력저항 측정회로 설계(보고서 1등)
    설계실습 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계요약건전지의 내부 저항을 측정하기 위해 회로를 구성하고 직접 측정해 보았다. 실습 계획서에 0~1Ω으로 작은 저항 ... .07%의 오차를 보이는 것을 확인했다. DMM의 입력 저항을 측정하는 회로설계, 제작, 측정하여 DMM의 내부저항이 10.073MΩ임을 계산했고, 그 과정에서 측정하는 회로 ... 의 관계와 관련하여 실험 과정에서 저항 값의 변화에도 영향을 줄 수 있다. 또한 스위치 사용방법을 잘 익히지 못해 빵판에 설계회로를 구현하는 데 어려움을 겪었다.(c
    리포트 | 12페이지 | 1,500원 | 등록일 2023.06.26
  • 판매자 표지 자료 표지
    2025 HD현대일렉트릭 전기설계 자기소개서와 면접자료
    부품을 이용한 회로 제작과 시뮬레이션 경험을 쌓았습니다. 특히, 전기설계에 필수적인 CAD(OrCAD, AutoCAD Electrical) 프로그램을 활용해 직접 배선도와 회로도 ... 는다고 느꼈습니다. 학부에서 전기공학을 전공하며 회로설계, 전력전자, 자동제어 등 실질적인 역량을 길렀고, 실제 프로젝트와 인턴 경험을 통해 실무 감각과 책임감을 갖추게 되 ... 이 쌓이면서 사전에 문제를 예측하고 예방하는 힘이 길러졌습니다.교내 프로젝트에서는 태양광 인버터 제어 회로를 직접 설계했던 경험이 있습니다. 이 프로젝트에서는 효율적인 전력 변환
    자기소개서 | 6페이지 | 3,000원 | 등록일 2025.09.09
  • 판매자 표지 자료 표지
    2023 하반기 서울대학교병원 전기직 자기소개서
    었던 상황은 실시간 불쾌지수가 바뀜에 따라 1시간 전 불쾌지수가 제대로 갱신이 되지 않는 문제가 생겼습니다. 문제 해결을 위해 설계 회로도와 실제 회로도를 비교하였지만, 다른 점이 없 ... 괏값과 비교하고 학기마다 주요 회로를 포함한 자유 주제로 팀 프로젝트들을 진행하여 설계 역량도 키웠습니다. 또한 졸업 후에는 전기기사와 전기공사기사 자격증을 공부하면서 전기설비 ... 한 역량인 전문가적인 지식과 커뮤니케이션 능력 및 적극적ㆍ능동적 태도에 부합합니다. 두 번째로 전기설비와 전기설비기술기준에 대한 이해도는 전기공사 설비 설계, 시공의 감독 및 설비
    자기소개서 | 2페이지 | 3,000원 | 등록일 2024.04.28
  • [A+] 중앙대 전기회로설계실습 3주차 예비보고서 (분압기(Voltage Divider) 설계)
    설계)a) 등가부하를 고려하여 설계목표를 만족하는 분압기를 설계하고 회로도를 도시하라.① 오른쪽 회로와 같이 회로설계한다.② 회로에서 부하의 저항값을 구하면, Ohm의 법칙 ... 을 때 IC Chip에 9V 이상 걸리지 말아야 한다.① 오른쪽 회로와 같이 회로설계한다.② 그림에서3`k ohm저항과1`k ohm저항을 직렬로 연결하여 분압기를설계한다.③V ... V 이상의 전압이 걸리는 구간을 없애주어야 한다.오른쪽 회로와 같이 설계하면, 각 단자 사이 저항에 걸리는 전압이 9V 이상인 곳이 없고, 또한V _{out}의 전압이 3V+-10
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2021.05.27
  • 판매자 표지 자료 표지
    [전기회로설계실습] 설계실습 3 계획서
    를 고려하여 설계목표를 만족하는 분압기를 설계하고 회로도를 도시하라.12V6.2㏀2.7㏀DMM1㏀(b) 등가부하가 연결 된 경우에 등가부하에 걸리는 전압, 전류를 계산하라. 등가부하가 연결되지 않았을 때의 분압기 출력전압을 계산하라. ... Ω에 약3.64V가 걸린다. 그리고 6.2㏀에 약8.35V가 걸린다. (직렬연결에서는 저항의 크기에 따라 전압이 비례하기 때문이다)(b) 설계회로의 3V 출력단자에 등가부하 ... 설계실습 계획서5조전자전기공학부전자전기공학부전자전기공학부설계실습 3. 분압기(Voltage Divider) 설계* 부품리드저항(1kΩ, 2.7kΩ, 3kΩ, 6.2kΩ, 1/4W
    Non-Ai HUMAN
    | 리포트 | 2페이지 | 1,000원 | 등록일 2022.09.14
  • [A+][중앙대학교 전자회로설계실습] 실습1 Op Amp를 이용한 다양한 Amplifier 설계 예비보고서
    전자 회로 설계 실습설계 실습 1. Op Amp를 이용한 다양한 Amplifier 설계과목명전자회로설계실습담당교수제출일2021.03.21.작성자3.2.1 Inverting ... }} over {R _{Th} +R _{1}} =-5 이므로R _{2}를1M OMEGA ,R _{1}를190k OMEGA 으로 잡았다. 설계회로와, Inverting Amp의 PSPICE ... ) 설계회로의 이득의 주파수 특성을 PSPICE를 이용하여 simulation하고 그 결과를 제출한다. (힌트: PSpice simulation 중 AC Sweep Analysis
    Non-Ai HUMAN
    | 리포트 | 11페이지 | 1,000원 | 등록일 2022.03.17 | 수정일 2022.04.20
  • [중앙대 마이크로프로세서 응용회로 설계실습] 4주차 결과 보고서 LED제어(4주차)
    마이크로프로세서 응용회로설계실습(4주차 결과보고서)소속담당교수수업 시간학번성명1. 교재 ‘그림 25’ 회로도를 참고하여 LED를 ON시키기 위해서 Register에 0을 넣어야하 ... 는 이유를 간단히 설명하시오.그림 25의 회로도를 보면 LED의 양극이 저항과 Vdd에 연결되어있고, 음극이 레지스터와 연결되어 있다.LED가 켜지기 위해서 LED에 순방향
    Non-Ai HUMAN
    | 리포트 | 2페이지 | 1,000원 | 등록일 2021.06.24
  • [전자회로설계실습]실습1(Op Amp를 이용한 다양한 Amplifier 설계)예비보고서
    전자회로설계실습설계실습1. Op Amp를 이용한 다양한 Amplifier 설계예비보고서제출자 성명:제출자 학번:1. 목적출력저항이 큰 센서의 출력신호를 증폭하는 Inverting ... 한 inverting amplifier가 된다. 이렇게 설계회로와 입출력파형은 다음과 같다.Figure SEQ Figure \* ARABIC 3 Inverting amp 설계2 ... 았기 때문일 수 있다. 두 번째로 ideal한 경우 open-loop gain을 무한대로 보는데, 실제로는 아주 큰 값이지만 유한하기 때문일 수 있다.설계회로의 이득의 주파수 특성
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 1,000원 | 등록일 2022.04.11
  • 판매자 표지 자료 표지
    의공산업기사 기출문제 + <정답 및 해설 포함>
    증폭기에서 슬루율(slew rate)이 낮으면 어떤 문제가 생기는가?① 고주파 신호 왜곡② 직류 이득 감소③ 입력 임피던스 증가④ 전원 잡음 상승4. 전자회로에서 바이패스 커패시터 ... 의 주된 역할은?① 전원라인의 고주파 잡음 제거② 저주파 증폭③ 전류 제한④ 회로 발진5. 전자 혈압계의 압력센서가 비선형 응답을 보일 경우, 가장 적절한 보정 방법은?① 소프트웨어 ... 보정 알고리즘 적용② 전극 교체③ 전압레귤레이터 추가④ 저항 병렬연결6. 연산증폭기 회로에서 입력 오프셋전압이 큰 경우의 영향은?① 출력에 DC 드리프트 발생② 주파수 응답 향상
    시험자료 | 23페이지 | 4,000원 | 등록일 2025.10.06
  • 7장 순차논리회로 설계 및 구현(1) 결과
    디지털공학실험 ? 7장, 순차논리회로 설계 및 구현(1) 결과 보고서◈ 실험 결과 및 검토가. 그림 7-9의 회로설계하고 다음의 천이표를 완성하라.☞ 그림 7-9 상태도를 보 ... ABXABLLLLLLLHLHLHLLLLHHHHHLLLLHLHHLHHLLLHHHHL☞ 상태도를 보고 그려본 천이표와 실험 결과값이 일치함을 알 수 있었다.※ 처음에 회로를 꾸민 후 전원을 인가하고 상태의 초기 ... 을 구하고 그 식을 통해 D플립플롭으로 회로설계한 뒤, 그 회로를 브레드보드에 구성하여 결과값을 얻는 복잡하고 어려운 실험이었다. 디지털공학 수업을 듣지 않았더라면 실험을 시작
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2021.01.06
  • 중앙대 전자전기공학부 전기회로설계실습 2020년 2학기 A+ 자료 설계실습 9. LPF와 HPF 설계
    전기회로 설계실습 결과보고서설계실습 9. LPF와 HPF 설계1. 서론앞선 설계 실습에서 RC 회로와 RL 회로에 대해 살펴본 것을 바탕으로 주파수에 따른 커패시터와 인덕터 ... 과 같은 순서로 실험을 진행하였다.① RC회로의 파형 확인② RC회로에서 커패시터의 LPF 특성 확인③ RL회로의 파형 확인④ RL회로에서 인덕터의 HPF 특성 확인2. 설계 실습 ... 회로에서 Low Pass Filter로 동작함을 알 수 있다.3. 결론회로 및 전자 · 전기 기기를 설계할 때 적절하게 고주파수나 저주파수를 활용해야 하는데 이번 LPF와 HPF
    Non-Ai HUMAN
    | 리포트 | 12페이지 | 1,500원 | 등록일 2021.10.31
  • 판매자 표지 자료 표지
    울산과학기술원(UNIST) 유니스트 대학원 전기전자공학과 자기소개서
    설계하고 측정했을 때, 이론값과 실제값의 오차를 줄이기 위해 수차례 회로를 수정했습니다. 그 과정에서 단순히 회로도를 그리는 것보다, 소자의 동작 특성과 온도, 전류 변동 같 ... 집적회로 설계입니다. 반도체 기술은 산업의 근간이자 전자공학의 핵심이며, 특히 최근에는 공정 미세화와 저전력 설계, 그리고 AI 반도체 분야로 급속히 확장되고 있습니다. 저는 학부 ... 으로 확인하고 데이터를 분석하는 과정이 제게 가장 큰 동기부여가 되었습니다.처음 전자회로설계했던 것은 2학년 때 ‘아날로그 회로 실험’ 수업이었습니다. 직접 트랜지스터 증폭 회로
    Non-Ai HUMAN
    | 자기소개서 | 5페이지 | 3,000원 | 등록일 2025.10.21
  • 판매자 표지 자료 표지
    2025년 LIG넥스원 HW 직무 합격 자소서
    재학 중 참여한 ‘스마트 로봇 제어 시스템 개발’ 프로젝트에서, 하드웨어 설계 단계에서 뜻밖의 문제를 맞닥뜨렸습니다. 설계한 제어 회로가 예상보다 과도한 발열 문제로 인해 장시간 ... 집중했습니다. 기존의 전통적 설계 방식에서 벗어나 ‘전력 분배 최적화’라는 새로운 시각을 적용했습니다. 구체적으로, 회로 내 전압 강하를 최소화하기 위해 더 두꺼운 전원 라인 ... 의 기여도를 포함하여 구체적으로 기술) (최소 700자, 최대 1,000자 입력가능) ‘무인 자동화 차량 제어 시스템’ 프로젝트에서 저는 팀장으로서 5명의 팀원과 함께 하드웨어 설계
    자기소개서 | 4페이지 | 3,000원 | 등록일 2025.05.18 | 수정일 2025.05.19
  • 9장 VHDL 설계 툴 사용법 예비
    Suite를 이용하여 VHDL 설계에 대해서 이해하고 사용법을 익힌다.다. Xilinx ISE Design Suite의 컴파일러와 시뮬레이터를 이용하여 VHDL로 설계회로 ... 에 대한시뮬레이션 방법을 익힌다.라. Xilinx ISE Design Suite의 Timing Analyzer와 Wavefrom Editor를 이용하여 설계회로를분석하는 방법 ... (mixed-signal, 아날로그 신호 포함)를 표현하는 하드웨어 기술 언어이다. FPGA나 집적회로 등의 전자공학 회로를 처리하는 설계 자동화에 사용한다.주로 디지털 회로 설계
    Non-Ai HUMAN
    | 리포트 | 16페이지 | 1,000원 | 등록일 2021.01.06
  • NMOS와 Cascaded Amplifier(Common Source, Source Follower) 설계
    전자회로 1 프로젝트NMOS설계 조건 eq \o\ac(○,1) VDS= 2V 일 때 주어진 NMOS의 maximum transconductance(gm)가 5mS 이상이 되 ... ]주어진 cascade 회로설계하기 위해 여러가지 상충할 수 있는 문제들을 고려한다.Figure SEQ Figure \* ARABIC 27 노드 이름 빨간색으로 표시한 회로 eq ... mV로 하였으므로, VG=400mV가 되는 voltage dividing 회로설계하되, 그 전류가 R1, R2에 할당한 0.1mA가 흐르도록 하려면 R1+R2=25kΩ가 되
    Non-Ai HUMAN
    | 리포트 | 24페이지 | 5,000원 | 등록일 2021.06.13 | 수정일 2022.03.15
  • 전문가요청 배너
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 27일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:24 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감