• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(26,888)
  • 리포트(23,768)
  • 자기소개서(1,923)
  • 시험자료(628)
  • 방송통신대(375)
  • 논문(119)
  • 서식(60)
  • ppt테마(8)
  • 이력서(5)
  • 표지/속지(2)

바로가기

회로도 독후감 - 회로도 관련 독후감 1건 제공
판매자 표지는 다운로드시 포함되지 않습니다.

"회로도" 검색결과 561-580 / 26,888건

  • RC회로 요점정리
    } =Y```` ANGLE -+ theta 어드미턴스 Y는 임피던스의 역수이다.예제 15-17) 회로의 전체 어드미턴스(Y)와 전체 임피던스(Z)를 구하고, 어드미턴스의 페이저도 ... = {I} over {Y}I=VYY= {I} over {V}예제 15-18) 회로에서 전체 전류와 위상각을 구하라 또 전류와 전원전압의 페이저도를 그려라.풀이)10∠0˚Vf=1.5 ... 15-2 RC직렬 회로의 정현파 응답RC회로에서는 전원전압과 각 부품의 전압 전류들 사이에는 위상차가 발생한다.저항의 전압과 전류 - 전원전압보다 위상이 앞선다.커패시터의 전압
    시험자료 | 7페이지 | 2,000원 | 등록일 2022.02.02
  • 판매자 표지 자료 표지
    한국미쓰비시엘리베이터 전기개발 자기소개서
    이 취미였습니다. 중학생이 되면서 직접 회로도를 그려 LED를 점멸시키는 실험을 하였고, 이를 계기로 전기전자 분야에 대한 흥미를 더욱 키워 나갔습니다. 고등학교 시절에는 과학 ... 자기소개서한국미쓰비시엘리베이터 전기개발 자기소개서성장과정 및 배경어린 시절부터 기계와 전자 기기에 관심이 많아 부모님께서 사다 주신 전자키트를 이용해 간단한 회로를 조립하는 것 ... 동아리에 가입하여 전자기기 원리를 탐구하며 팀 프로젝트로 자동 조명 시스템을 개발하였고, 이 과정에서 센서와 전기회로의 작동 원리를 깊이 이해하게 되었습니다. 대학에서는 전기공학
    자기소개서 | 2페이지 | 3,000원 | 등록일 2025.01.31
  • 판매자 표지 자료 표지
    디지털 회로 실험 및 설계 - 74LS47 Driver를 이용한 7-Segment 실험 2
    디지털회로실험및설계 결과 보고서 #5( 74LS47 Driver를 이용한 7-Segment 구동 실험 )과 목담당교수제 출 일학 번이 름? 회로도, 이론값, 실험결과, 결과분석 ... 실험1)? 회로도실험절차 1) Sink, Source 방식의 위 회로 2개를 구성하시오.2) 1번과 2번 단에 전압과 전류를 측정하여 아래표에 기록하시오.? 이론값방식 ... - 전류는 sink, source 상관 없이 똑같이 측정된다.실험 2)? 회로도 및 멀티심? 실험 사진실험 3)? 회로도 및 멀티심? 실험 사진※ 결과분석? 실험 2의 실험방법과 실험
    리포트 | 8페이지 | 3,000원 | 등록일 2023.09.22 | 수정일 2023.09.24
  • 판매자 표지 자료 표지
    전자회로 A+ 실습과제 한양대 에리카
    를 결정하시오. 설계된 회로도를 붙이시오. 사이즈와 전류를 표시할 것. NM1, NM2 : W/L = 10u/2u NM0 : W/L = 100u/2u 5.2 Transient s ... . -. 우측 NMOS의 gate에 연결된 100M과 1μF은 Appendix의 두번째 방법의 RC에 해당함. 설계된 회로도를 붙이시오. 사이즈와 전류를 표시할 것. M1- L ... 예정. 6.4 앞의 6.1 에서의 설계에서 voltage gain이 100~200배 사이가 되도록 수정 설계하시오. 설계된 회로도를 붙이시오. 사이즈와 전류를 표시할 것. (Vdd, T2
    리포트 | 41페이지 | 8,000원 | 등록일 2024.09.10 | 수정일 2025.08.14
  • 판매자 표지 자료 표지
    중앙대학교 전기회로설계실습 1. 저항, 전압, 전류의 측정방법 설계(예비) A+
    . (a) 이를 위한 회로도와 DMM의 조작방법을 작성하라. (참고: 현재 사용되는 DMM은 자동으로 측정범위를 찾아 표시한다.)1) DMM의 측정단위를 Ω에 맞춘다. 2) DMM ... 을 익힌다. 측정회로를 설계하고 실습을 통 하여 확인한다.2. 준비물* 기본 장비 및 선Function generator: 1 대DC Power Supply(Regulated DC ... 의 측정치를 10kΩ 보다 크게 맞춘다. 3) 하나의 리드를 Ω표시된 곳에 다른하나는 COM이라 표시된 곳에 연결한다. 4) 측정할 회로의 전원을 끈다. 5) 왼쪽그림과 같이 측정
    리포트 | 7페이지 | 1,000원 | 등록일 2024.11.13
  • 판매자 표지 자료 표지
    [A+, 에리카] 2021-1학기 논리설계및실험 Verilog HDL 1 실험결과보고서
    하다.- HDL을 사용해 설계를 할 경우 회로도 작성 대신 언어적인 형태로 전자회로의 기능을 구성한다.- 회로를 구성하는 Synthesis 부분과 회로의 동작을 가상으로 시험 ... HDL과 VHDL- FPGA나 집적회로 등의 전자 회로 및 시스템에 사용되는 하드웨어 기술 언어- IEEE 1364로 표준화되어있으며 회로 설계, 검증, 구현 등의 용도로 사용가능 ... - Behavioral level : 진리표와 같이 case를 이용하여 이루어지는 설계, 복잡하고 용량을 많이 차지한다는 단점으로 인해 사용을 지양하는 편이나, 회로의 동작을 가장 정확하고 쉽게 설계하는 데에 있어서 좋다.
    리포트 | 4페이지 | 2,500원 | 등록일 2023.02.28
  • 판매자 표지 자료 표지
    [고려대학교 디지털시스템실험] - 모든 주차 A+ 결과보고서 총집합
    및 설계 방식에 대해 알아본 후, 다음과 같은 그림의 회로를 설계해보는 실험을 수행하였다. input에 대한 t1, t2, result의 논리표는 다음과 같다.회로도대로 설계한 후 ... 다.회로도대로 설계한 후, 테스트벤치를 통해 올바르게 설계되었는지 확인해본 결과, 정상 작동함을 확인할 수 있었다.해당 테스트벤치는 A,B가 각각 (0,0) / (1,0) / (1 ... 실험제목 Verilog, Quartus 툴 사용방법실험목표 Verilog 사용법을 이해하여 설계한 회로의 동작을 검증한다. 실험결과해당 주차에서는 Verilog의 기본적인 문법
    리포트 | 45페이지 | 2,500원 | 등록일 2022.12.24 | 수정일 2023.01.02
  • 판매자 표지 자료 표지
    광운대 기초전자회로실험(기전실) 예비레포트(논리게이트) (만점 레포트)
    한다. 스위치 B 개방은 B=1에 해당되고 스위치 단락은 B=0에 해당된다. 표 7-3의 회로도를 완성하고 회로를 구성하라. 측정 결과를 근거로 표 7-3의 두 타이밍 다이어그램을 완성 ... 하라. 첫 번째 다이어그램은 B=0 조건에 해당되고 두 번째는 B=1 조건에 해당된다.6) 규칙 11을 보여주는 회로를 설계하라. 보고서 표 7-4에 설계한 회로도를 그리고 회로 ... 파형을 이용한 게이트 테스트2)OR 및 XOR 게이트를 이용하여 4비트 2진수의 1의 보수 또는 2의 보수를 취하는 회로 구성3)가상적 결함에 대한 보수 회로의 고장진단-------
    리포트 | 16페이지 | 1,500원 | 등록일 2025.06.22
  • MOSFET 실험 3-Single Stage Amplifier 2_결과레포트
    하기 위해 진행되었다. Small Signal Circuit로 실험 회로도를 분석하면,    ×  Ω  ×   Ω ... 3. 고찰위 실험은 Common Drain 회로를 구성하여 Gate 단자에 Small Signal Input을 인가하여 Drain 단자의 출력 파형을 이론적 및 실험적으로 이해
    리포트 | 3페이지 | 2,000원 | 등록일 2024.03.30
  • 판매자 표지 자료 표지
    2025년 한국원자력환경공단(KORAD) 설비계통(전기) 직무 합격 자소서
    Arduino 기반의 센서 처리 속도와 기계적 릴레이 간 시간 차를 줄이기 위해 트랜지스터 기반의 릴레이 구동 회로를 재구성하고, 소프트웨어적으로 debounce 처리를 적용해 신뢰도 ... 에 대한 실무 적용 능력을 갖추었습니다.또한 한국전력공사의 전기설비 진단 실습 프로그램에 참여해 실제 현장 운영 방식과 각종 계통도에 대한 이해를 높였으며, PLC 제어 실습 ... 과 전력품질 관리 등 자동화와 효율화를 위한 기반기술을 익히는 데 집중하였습니다. 해당 실습에서 저는 성실함과 꼼꼼함을 바탕으로 도면 설계와 시퀀스 제어 회로를 빠짐없이 점검하여, 조별
    자기소개서 | 4페이지 | 3,000원 | 등록일 2025.07.28
  • 판매자 표지 자료 표지
    [부산대학교 응전실1(응용전기전자실험1)]DC power supply 제작 결과보고서
    node의 전압을 측정합니다. 단, 위 회로도처럼 7805소자를 연결하지 않고 , 1kΩ저항 부하를C _{1}과 병렬로 연결한 후, 측정합니다.2)C _{1}을 2.2 uF ... 로 변경 후, B node의 파형 변화를 설명합니다.3) 저항 부하를 제거하고 위 그림의 회로도처럼 7805소자와C _{2}를 연결한 후 C node를 측 정하고 회로 동작을 설명 ... 합니다.4. 실험 결과* 10 uF(C _{1})와 1kΩ 저항을 병렬 연결한 회로 측정1) 10 uF와 1kΩ 저항을 병렬 연결한 회로2) A node의 파형3) B node의 파형
    리포트 | 10페이지 | 1,000원 | 등록일 2023.10.01 | 수정일 2024.03.22
  • 판매자 표지 자료 표지
    중앙대 전자회로 설계 실습 예비보고서 8_MOSFET Current Mirror 설계
    은 줄어들어도 상관없다.(D) ==10mA인 전류원을 ORCAD로 설계하여 회로도를 제출한다. (=500Ω으로 설계)(E) PSPICE를 이용하여 시뮬레이션 하고, 시뮬레이션 값 ... 다. 따라서 이다.(B) ==10mA인 전류원을 ORCAD로 설계하여 회로도를 제출한다. (=500Ω으로 설계)(C) PSPICE를 이용하여 시뮬레이션 하고, 시뮬레이션 값을 다음 표 ... 설계실습 8. MOSFET Current Mirror 설계3. 설계실습 계획서3.1 단일 Current Mirror 설계그림1의 회로와 같이 Current Source에서 , 로
    리포트 | 4페이지 | 2,000원 | 등록일 2024.03.05 | 수정일 2024.03.11
  • 판매자 표지 자료 표지
    실험 05_BJT 바이어스 회로 결과보고서
    이어스 회로 구성을 위한 소자값실험회로 1 회로도실험회로 1 PSpice 회로도[표 5-1] PSpice로 만든 표고찰 : 원래는 8V가 되는 값을 찾는 실험이였지만, 실험할 때 ... 으로 작성하겠습니다.실험회로 2 PSpice 회로도실험회로 2 PSpice 출력[표 5-2] PSpice로 만든 표고찰 : 실험을 진행하지 않아 비교를 할 수는 없지만, 문제에서 구하라 ... 결과 보고서실험 05_BJT 바이어스 회로제 출 일:과 목 명:담당교수:학 교:학 과:학 번:이 름:1 실험 개요BJT를 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가
    리포트 | 4페이지 | 1,500원 | 등록일 2023.01.31
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 결과보고서10
    7-Segment의 Type(Anode Common type, Cathode Common type)을 확인하고 각 Type의 특징을 알아본다.[설계 회로도][실제 설계 회로]7 ... 아날로그 및 디지털 회로 설계실습결과보고서 1010. 7-segment / Decoder 회로 설계요약:10-4-1) 전류의 방향이 7-segment에서 decoder의 방향 ... 7-Segment 구동 회로 설계설계 실습 계획서 10-3-3에서 그린 7-Segment 구동 회로에 토글스위치를 추가하여 설계한다. 10가지 다른 입력 값에 대해 구현된 회로
    리포트 | 8페이지 | 1,000원 | 등록일 2025.06.29
  • 판매자 표지 자료 표지
    [A+] 중앙대 전기회로설계실습 3차 예비보고서
    -(a)에서 설계한 회로의 3V 출력 단자에 1 ㏀의 등가부하가 병렬로 연결하였을 경우의 회로도는 아래의 와 같다. 이 경우에 총 저항의 값은 , 회로 전체에 흐르는 전류의 값은 이 ... 를 고려하여 설계목표를 만족하는 분압기를 설계하고 회로도를 도시하라.우선 분압기의 전류 값을 구해야 한다. 유부하 분압기에서 분압기 전류는 작을수록 전체의 효율이 좋기 때문에 보통 ... 를 회로도로 나타내면 과 같다.(에 총 세 개의 3kΩ 저항이 직렬로 연결된 것을 등가회로로 나타냈다.)(b) 등가부하가 연결된 경우에 등가부하에 걸리는 전압, 전류를 계산하라
    리포트 | 6페이지 | 1,000원 | 등록일 2023.01.19
  • 판매자 표지 자료 표지
    [기초전자실험 with pspice] 18 RC 및 RL 병렬회로 예비보고서 <작성자 학점 A+>
    RC 및 RL 병렬회로 - 예비보고서실험 목적RC 및 RL 병렬회로의 특성을 실험하고, RL 병렬회로의 전류 위상차를 시뮬레이션으로 확인한다.이론 요약직렬회로에서는 회로를 흐르 ... 는 전류는 같고, 저항에 따라 전압이 다르다. 병렬회로에서는 각 저항에 걸리는 전압은 같고, 전류는 저항에 따라 다르다. 여기서는 병렬회로를 다루므로, 전압에 위상차가 없다. 반면 ... 저항과 커패시터(또는 인덕터)를 흐르는 전류에서는 위상차가 발생한다.RC 병렬회로왼쪽의 회로에서 저항 R1과 커패시터 C1이 병렬로 연결되어 있고, V1은 교류전원이다. 전체 전류
    리포트 | 5페이지 | 1,500원 | 등록일 2023.01.28
  • 판매자 표지 자료 표지
    기초 회로 실험1 제19장 전압분할 및 전류분할 회로 설계(결과레포트)
    와 습도에 따라서 저항이 조금 바뀔 수도 있다. 실험 고찰 (2-1) (a) Part A에 대한 회로도와 계산과정 (답변) 부하 전류의 크기는 3mA이고 9V이므로 옴의 법칙에 의해 9 ... = 1.82Ω이 된다. 그리고 인가 전원에 15V를 인가한 회로를 구성하면 Part (a)에 해당되는 회로도를 그릴 수가 있다. (b) 과정 A3의 설계전압, 전류의 계산 값 ... 에 대한 회로도와 계산과정 (답변) 일단 전체 인가 전압을 10V로 설정을 한다. 이때, 병렬의 전류는 1:1.5:2.5 비율이므로 저항은 15:10:6의 비율을 갖는다. 이때 이러
    리포트 | 7페이지 | 1,500원 | 등록일 2025.06.26 | 수정일 2025.07.01
  • 판매자 표지 자료 표지
    [A+] 중앙대학교 아날로그및디지털회로설계실습 4차 예비보고서
    와 함께 제출하시오.은 3-1-(A)에서 설계한 Wien bridge oscillator 회로도이다.의 time-domain 출력 파형을 확인하면 sine파가 출력된다.하지만 발진 ... 다이오드가 어떤 역할을 하는지 구체적으로 서술한다. 그림 4-2 안정화된 Wien bridge oscillator 회로도은 기존 회로에서 안정화를 위해 다이오드를 추가하였다. 다이오드 ... 아날로그 및 디지털 회로 설계 실습예비보고서설계실습 4. 신호발생기소속중앙대학교 창의ICT공과대학 전자전기공학부학수번호실험 조x조조원 이름작성자실험날짜2023.10.05제출날짜
    리포트 | 9페이지 | 1,000원 | 등록일 2024.02.17
  • 광운대학교 전기공학실험 실험4. 직류회로에서의 측정 - 오옴의 법칙 예비레포트 [참고용]
    ] 전류계와 전압계 연결 회로도4. 실험기기테스터, 직류전원장치, 직류전압계(10V), 직류전류계(100mA), 만능기판, 만능기판용 전선, 스트리퍼, 저항330Ω(1/2W) 3개 ... 1. 실험 명직류회로에서의 측정-오옴의 법칙2. 실험 개요직류전원과 저항기를 이용, 기본적인 직류회로를 결선하여 전압/전류계의 사용법을 습득하고, 이를통해 오옴의 법칙 및 저항 ... 의 직렬 또는 병렬 조합에 의한 합성 임피던스(저항+리액턴스)의 변화를 실험적으로 확인하고 이해한다.3. 이론 조사직류회로와 오옴의 법칙: 직류전원에 저항이 연결되어 있을 때 전압
    리포트 | 10페이지 | 1,500원 | 등록일 2024.01.01
  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전기회로설계실습 4. Thevenin 등가회로 설계 예비보고서
    ) VTh와 RTh를 이론적으로 구하고 Thevenin 등가회로를 설계하여 회로도를 제출하라.위의 그림에서 ab사이의 전압은V _{Th} =V _{OC} =5 TIMES {470 ... +470} + {3300 TIMES 1200} over {3300+1200} =1093.14[Ω] 이다.Thevenin 등가회로회로도이다.(b) RL의 전압과 전류는 얼마인가?RL ... 부분을 참조하여 설명하여라.(필요 시, 이론부의 그림 5-2 예제 활용): Thevenin 정리는 아무리 복잡한 회로라도 voltage source(VTh)하나와 저항하나(RTh
    리포트 | 5페이지 | 1,000원 | 등록일 2022.09.25
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 09월 05일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:43 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감