• 통합검색(862)
  • 리포트(806)
  • 시험자료(33)
  • 자기소개서(12)
  • 방송통신대(8)
  • 논문(3)

"논리함수와게이트" 검색결과 521-540 / 862건

판매자 표지는 다운로드시 포함되지 않습니다.
  • 전전컴실험Ⅱ 06반 제02주 Lab#01 TTL gates Lab on Breadboard-Pre
    Project Navigator program과 HBE-COMBO II –SE 장비를 이용해 XOR 게이트 논리 회로와 반가산기 회로를 동작시켜보기 위한 실험이다. VerilogHDL ... -COMBO리를 이해한다.나. Essential Backgrounds (Required theory) for this Lab(1) AND GATE의 원리(가)기본 이론-대수함수 F ... 고, 입력 값 둘 다 1이여야만 출력이 된다.(2) OR GATE의 원리(가)기본 이론-대수함수 F=x+yxyF000011101111-진리표 -도형 기본(나)작동원리-위에 나와 있
    리포트 | 9페이지 | 1,000원 | 등록일 2013.09.09 | 수정일 2014.03.17
  • 수업지도안
    덧셈과 곱셈을 계산할 수 있다.디지털 논리 회로에 사용되는 논리 게이트를 설명할 수 있다.불함수의 기본 정리를 이용한 논리식을 간소화 할 수 있다.5. 지도상의 유의점1. 정보 ... 을할 수 있다.2. 단원의 개관불 대수란 논리 게이트의 동작을 수학적 표시법으로 표현한 것을 말하며, 논리 게이트란 컴퓨터에 사용되는 전자 회로는 입력된 정보를 논리적 조작을 수행 ... 하는 회로로 구성되며 이러한 기본 논리 소자를 의미한다. 디지털 논리 회로를 구성하는 논리 게이트는 AND, OR, NOT 게이트가 있으며, 이들을 조합한 NAND, NOR게이트
    리포트 | 20페이지 | 1,500원 | 등록일 2010.07.08
  • 전가산기와 전감산기
    . 따라서, 캐리를 산출하는 게이트에 x의 보수를 적용하면 간단히 전가산기를 전감산기로 바꿀 수 있다.차에 대한 논리 함수는 다음과 같이 구할 수 있다.D = ABC+ABC+ABC ... 신호는 산술적으로 더해진 2-디지트 합을 출력선에 산출하는 비트로 간주한다.반면에, 진리표로 표현될 때나 회로가 논리 게이트로 구성될 때에는 앞의 문장에서와 동일한 2진 값 ... 은 부울함수와 변수로 볼 수 있다. 이 회로에서 쓰이는 비트들이 2가지의 다른 해석을 할 수 있다는 것은 중요한 일이다.전가산기 회로의 입출력 논리관계는 각 출력변수에 대하여 하나의 부
    리포트 | 7페이지 | 2,500원 | 등록일 2009.07.11
  • [예비보고서] 논리게이트 예비보고서 디지털공학실험
    , OR 및 반전 함수와 더불어 두 개의 또 다른 기본 게이트들도 논리 설계자에게 매우 중요하다. 이들은 NAND와 NOR 게이트로서 이들에서는 각각 AND와 OR의 출력 부분 ... 이 반전된다. NAND와 NOR 게이트는 그 만능적 성질 때문에 매우 중요하다. 즉 이들은 AND, OR 및 반전 함수를 포함하여 다른 부울 논리 함수들을 합성하는데 사용된다.가끔 ... 4논리 게이트-1■ 실험 목표이 실험에서는 다음 사항들에 대한 능력을 습득한다.● 실험을 통한 NAND, NOR 및 인버터 게이트의 진리표 작성● NAND와 NOR 게이트를 이용
    리포트 | 5페이지 | 1,000원 | 등록일 2008.11.16
  • 실험(1) 기본 논리 게이트 예비/결과 보고서
    제목 : 기본논리게이트1. 목적기본논리게이트인 NOT, AND, OR, NAND, NOR, XOR 게이트의 동작 특성 및 응용에 대하여 살펴본다.2. 관련이론디지털 시스템은 “1 ... ”과 “0” 두 가지 상태만을 가지는 소자들로 구성되며, 이들의 논리 연산에는 부울 대수가 사용된다. 부울 대수의 함수논리함수라고 부르고, 논리함수를 실현하는 전기적 스위칭 ... 회로를 논리회로라 하며, 이 중 기본이 되는 간단한 것을 논리 게이트 또는 단순히 게이트라 한다. 게이트에는 NOT, AND, OR, NAND, NOR, XOR 등이 있다.2.1
    리포트 | 13페이지 | 2,000원 | 등록일 2009.04.14
  • 기본논리함수 결과
    기본 논리 함수(결과)[ 실험 결과 ]1) OR 게이트핀 1핀 2핀 30000+5+5+50+5+5+5+52) INVERT 게이트핀 1핀 20+5+503) OR + INVERT ... , INVERT, NAND, NOR, 논리 게이트를 이용하여 회로를 구성하여 실험을 하였는데, 그동안 알고 있었던 진리표와 같은 값이 나왔다. 이론적으로만 알고 있었는데 직접 실험을 통하 ... = NOR74327404핀 6핀 1핀 200+50+50+500+5+504) NOR 게이트핀 1핀 2핀 300+50+50+500+5+505) 2-INPUT NAND 게이트핀 1핀 2핀
    리포트 | 6페이지 | 1,500원 | 등록일 2009.09.08
  • 디지털
    며, 스위치의 개폐를 0과 1로 표시하는 것은 하나의 약속이므로 0과 1을 바꿔서 부논리로 만들 수도 있다.5.3.3.1 OR 게이트논리회로에서 만약 적어도 하나의 입력이 1일 경우 ... 에만 출력값이 0이 되고 그 이외에는 출력값이 1이 된다.5.3.3.2 AND 게이트디지털 시스템의 설계에 있어서 기본적인 동작 중의 하나는 두 논리신호가 모두 1일 때 출력이 검출 ... 때 출력은 0이 되고 입력신호 중 어느 하나라도 0이 되면 출력은 1이 되는 논리회로이다.5.3.3.5 NOR 게이트NOR 게이트는 OR 게이트와 NOT 게이트를 결합한 회로
    리포트 | 10페이지 | 1,000원 | 등록일 2009.03.27
  • [토끼] Adder(가산기), HA회로, FA회로, 2 Digit Adder, 2 Digit Adder-Subtractor 설계 및 VHDL검증
    함수로 표현을 하면D = x'y + xy' = x?yB = x'y논리회로로 표시하면< 반감산기의 회로 >참고3) 전감산기(Full Subtractor)반감산기는 하위 비트 감산 시 ... 므로 B=1, D=0이 된다.부울 함수식으로 표현할 경우D = x ? y ? zB = (x ? y)'z + x'y회로로 구현하면 아래와 같다.< 전감산기의 논리회로 >5 ... 의최하위수의 자리올림으로 인가하면 2의 보수를 더하여 뺄셈을 한 것이 되며 이것은 XOR게이트의 기본 성질을 이용한 것이다.< XOR진리표 >< 감산기 회로도 >참고2) 반감산기
    리포트 | 42페이지 | 5,000원 | 등록일 2011.04.11 | 수정일 2020.07.10
  • 디지털시스템 verilog 실험 결과보고서의 모든 것,BCDto7Segment, FlipFlop, Counter, RAM, 유한상태머신회로, Dotmatrix, Stopwatch etc
    을 확인해본다.작성코드및코드설명[ 작성코드 & 코드설명]module aa(X,Y,C,S); // aa자리는 함수이름을 적는 자리. 항상 저장하는 이름과 동일해야함. 변수X,Y,C,S ... 을 설정. and라는 함수를 불러와서 실행.xor U2(S,X,Y); // U2자리는 임의로 이름을 설정. xor이라는 함수를 불러와서 실행.endmodule // 코드를 마무리 ... 되어 이상 징후를 확인해 보기로 하였다.[HALF ADDER]HALF ADDER는 두 개의 기본 게이트로 구성된 디지털회로이다. 입력에 따라 출력은 C(carry값)과 S(sum값
    리포트 | 32페이지 | 3,000원 | 등록일 2012.11.27
  • 논리회로 실험 레포트(디코더 인코더 및 다중화기 역다중화기)
    신호 E가 트리거 될 때만 유효한 출력이 나타난다.멀티플렉서 이용하면 논리함수를 효율적으로 구현할 수 있다. 즉 논리함수를 구성하는 변수 중에서 일부는 입력으로 할당하고 나머지 ... 들 을 이용한 논리회로 구성밥법을 공부한다.3. 실험 이론:①디코더: 디코더는 이진코드(binary code), BCD 코드(binary-coded-decimal code), 기타 ... 멀티플렉서에서는 D0부터 D3 까지 각각 4개의 입력은 AND게이트 하나의 입력으로 적용되고 선택입력 S0와 S1은 특정 AND 게이트를 선택하기 위해 디코드 된다. 그리고
    리포트 | 5페이지 | 1,000원 | 등록일 2009.10.31
  • 논리회로의 간략화
    를 설계할 때 속도 향상, 부피감소, 비용절감 등의 효과를 얻기 위해 논리게이트의 수를 최소화시키는 것을 논리회로의 간략화라고 한다.불대수식시퀀스 제어 회로는 논리회로를 중심으로 성립 ... ) 부울대수로 간략화하여 논리적의 논리화 형태의 논리회로를 그림 6-5에 그려 넣는다.(3) 인버터 74LS04, AND 게이트 74LS08, OR 게이트 74LS32를 사용 ... 실험제목-논리회로의 간략화실험목적-논리회로의 간략화를 이해한다.-카르노도 맵을 사용하여 논리회로를 간략화 한다.실험이론논리회로의 간략화란 특정 2진 신호를 얻기 위한 논리회로
    리포트 | 7페이지 | 1,000원 | 등록일 2010.04.27
  • 물리 예비 결과 보고서 기본논리게이트
    실험 제목 : 기본 논리게이트 실험1. 목적기본논리게이트인 AND, OR, NOT, NAND, NOR, XOR 게이트의 동작 특성 및 응용에 대하여 살펴본다.2. 이론디지털 ... 시스템은 “1”과 “0” 두가지 상태만을 가지는 소자들로 구성되며, 이들의 논리연산에는 부울 대수가 사용된다. 부울 대수의 함수논리함수라고 부르고, 논리함수를 실현하는 전기 ... 적 스위칭 회로를 논리회로라 하며, 이 중 기본이 되는 간단한 것을 논리게이트 또는 단순히 게이트라 한다. 게이트에는 NOT, AND, OR, NAND, NOR, XOR 등이 있다.(1
    리포트 | 10페이지 | 1,000원 | 등록일 2009.03.27
  • 멀티플렉서,디멀티플렉서,엔코더,디코더
    하는데 보통 사용한다. 또한 멀티플렉서는 조합 논리 회로의 구현에도 사용된다. 4:1 MUX는 어떤 논리 게이트의 추가 없이 3-변수 함수를 실현하는 데 쓸 수 있다.실제 멀티플렉서 ... 디코더진리표는 인코더에 대한 진리표의 입력과 출력이 반대로만 바뀐다.진리표로부터 디코더의 논리회로를 설계하는 방법에 대해 설명하면 다음과 같다.우선 입력과 그 부정의 신호선을 그리고 출력 비트 수만큼 AND게이트를 나열하여 그린다. ... 0. 실험목적-데이터를 선택하거나 분배하는 회로 멀티플렉서와 디멀티플렉서의 동작을 이해한다.-10진수를 2진술 변환하는 회로 인코더와 디코더의 동작을 이해한다.-기본게이트를 사용
    리포트 | 8페이지 | 1,500원 | 등록일 2010.06.18
  • 멀티플렉스
    비트의 선택입력이 필요합니다. 이 n개의 선택 입력 조합으로 입력을 선택하게 된다. 멀티플렉서를 이용하면 논리함수를 효율적으로 구현할 수 있다. 즉, 논리 함수를 구성하는 변수 중 ... 에서 일부는 입력으로 할당하고 나머지는 선택 신호로 할당하여 논리함수를 구현하는 것입니다.밑의 그림 1에 4-to-1 멀티플렉서 회로를 나타내었습니다. 4-to-1 멀티플렉서 ... 실험(1) 예비보고서 김 종 선 교수님 & 이 성 근 조교님 금요일 1,2,3,4교시 전자전기공학부* 실험제목 : 조합논리회로Ⅱ: 멀티플렉서* 실험이론 : 멀티플렉서
    리포트 | 4페이지 | 1,000원 | 등록일 2009.09.26
  • [예비,결과] 부울대수와 wired의 AND,OR
    )=A?B+A?C3) 항등식 성질01AA+0=AA?0=0A+1=1A?1=AA+A=AA?A=AA+=1A?=0나. "Wired" AND와 OR게이트AND와 OR 함수논리게이트 ... 게이트를 이해하고 이의 응용방법을 익힌다.2. 관련이론가. 부울대수1) 관련이론부울대수는 1847년 영국의 수학자 George Boole이 “논리와 확률의 수학적 이론의 기초가 되 ... 다 그러므로 이 회로는 A, B모두 low일 때만 출력이 low인 OR게이트 출력함수를 이룬다.3. 실험방법가. 기기 및 부품- 74LS08(Quad 2Input AND Gate)
    리포트 | 15페이지 | 1,000원 | 등록일 2009.05.31
  • 부울함수 예비
    Boole 함수(예비)[ 실험 목적 ]- Boole 함수의 기본 공리와 정리 이해- 논리게이트를 이용해 회로를 구성- 이론 과 결과를 비교 분석[ 실험 재료 ]- 오실로스코프 1
    리포트 | 8페이지 | 1,500원 | 등록일 2009.09.08
  • 실험 2. CMOS 회로의 전기적 특성 예비보고서
    한 한 수식으로 쓰시오.(1) CMOS Inverter의 동작에 대해 설명하시오. 또한, CMOS NAND 게이트와 NOR 게이트의 회로도를 그려 보시오.1. CMOS Inverter ... 의 동작< CMOS 인버터 논리 동작 > < 논리 기호>< 기능적인 동작 >기본적인 CMOS 인버터는 그림과 같이 각 형태의 트랜지스터 하나씩만 연결되어야 한다. 보통의 범위이고 ... 되는 최대 입력전압.: Low상태에서의 최대 출력전압전원 전압와 그라운드는 흔히 전원선(power supply rail)이라고 불린다. CMOS 레벨은 일반적으로 전원선의 함수
    리포트 | 6페이지 | 3,000원 | 등록일 2011.01.11
  • BJT와 저항을 이용하여 Inverter 및 Nor-gate 를 설계
    입력과 1개의 출력으로 구성된 논리게이트이며, 이 게이트는 입력신호를 반전시키는 기능을 하므로 인버터(Inverter)라고 부른다.진리표스위칭 회로게이트 심볼트랜지스터 회로논리식 ... 1장 OverviewA. 설계 목표BJT와 저항을 이용하여 Inverter 및 Nor-gate 를 설계B. 이론적 배경1. NOT Gate(Inverter)NOT 게이트는 1개 ... 동작파형2. Nor gate입력이 모두 0인 경우에만 출력은 1이 되고, 입력 중에 하나라도 1이 있는 경우는출력은 0이 된다.1 이 게이트는 OR 게이트와는 반대로 작동하는 게이트
    리포트 | 15페이지 | 1,000원 | 등록일 2011.06.07
  • 가산기, 감산기 회로실험 예비보고서
    실험 제목가산기, 감산기 회로실험실험 목적반가산기와 전가산기의 논리와 회로를 이해한다.반감산기와 전감산기의 논라와 회로를 이해한다.가산기와 감산기의 통합 회로를 할 수 있는 능력 ... 으로 되고 carry(자리 올림)를 발생하여 1이 된다. 이 진리값표에서 회로를 만들면 와 같이 XOR 게이트 출력이 sum으로 되고 AND 게이트 출력이 carry 출력으로 된다 ... 8행째에서는 Ci=A=B=1이기 때문에 가산의 결과는 S=1, Co=1로 된다는 것은 명백한 것이다.그런데 이 진리값표의 출력 함수 S, Co의 논리식을 간단화하기 위해 그려진
    리포트 | 9페이지 | 1,000원 | 등록일 2011.09.16
  • [컴퓨터시스템/IT/전자] 디지털 논리회로
    는 가산기, 감산기, 코드변환기, 디코더, 인코더, 멀티플렉서, 디멀티플렉서 등이 있다. 순서논리회로의 예는 레지스터, 카운터 등이 있다논리회로게이트논리회로의 기본 하드웨어 소자이 ... = A + B4. 그 밖의 논리 회로게이트 이름진리표기호논리식NANDABX001101101110Y = (A ? B)'NORABX001100100111Y = (A + B ... 회로이다. 반가산기 회로도는 한 자리의 2진수 합을 나타내는 논리 함수 S = X ? Y, 캐리를 나타내는 논리 함수 C = X ? Y를 기본 논리회로를 사용한다.진리표논리논리
    리포트 | 8페이지 | 1,500원 | 등록일 2009.05.19
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 08일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:32 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감