• 통합검색(862)
  • 리포트(806)
  • 시험자료(33)
  • 자기소개서(12)
  • 방송통신대(8)
  • 논문(3)

"논리함수와게이트" 검색결과 441-460 / 862건

판매자 표지는 다운로드시 포함되지 않습니다.
  • 전기전자회로실험 가산기만들기
    전기전자회로실험 - 실험 6. 논리조합회로의 설계 -논리게이트 조합으로 복잡한 논리함수관계 구현 및 불필요하게 복잡한 논리를 단순화 시키는 K-map 응용 방법 을 익히 ... 회로설계에 적용하여 논리회로를 다루는 능력을 배양한다 . 1. 개요논리게이트의 조합 조합논리회로는 0 과 1 두 상태중의 하나만을 갖는 여러 개의 논리변수 입력을 가지며 출력은 한 ... . 논리회로와 단순화논리회로도 로 나태내는 방식 부울대수 에 의한 수학적 기호로 나타낸 표현 방식 진리표 로 나타내는 방식 논리함수관계를 나타내는 법진리표 - 부울대수 - 논리
    리포트 | 35페이지 | 2,000원 | 등록일 2012.11.01
  • XOR 게이트 실험 보고서
    ”이 홀수개일 때 “1”의 출력을 나타내고 입력신호의 “1”이 짝수개일 때 "0"의 출력을 나타내는 변형된 OR 게이트회로이다. 따라서 Boolean 함수로 표시할 때 원 안 ... 은 게이트 회로가 들어 있다. 기능의 종류에 따라 논리곱(AND)·논리합(OR)·역논리곱(NAND)·역논리합(NOR) 등의 게이트 회로가 있다.※74LS86 데이터 시트5. 실험 회로 ... 1. 실험제목- XOR 게이트의 작동 실험2. 실험목적- XOR 게이트의 작동 방법을 알고 XOR 게이트를 패리티 발생기로 구성하여 4비트 데이터에 대해 발생된 패리티 비트
    리포트 | 7페이지 | 1,000원 | 등록일 2011.10.22
  • 불대수와 기본 논리 게이트
    디지털 논리 회로 2학년 1학기 3. 불 대수 1. 불 대수와 기본 논리 게이트 ( / )불 대수의 기본 연산인 논리합과 논리곱 및 부정에 대하여 설명할 수 있다. 논리 회로 ... 에서의 기본 게이트의 동작과 불 대수와의 관계를 알고, 이를 설명할 수 있다.참과 거짓의 두 가지 값 간단히 참을 1, 거짓을 0으로 나타냄 스위치의 ON, OFF로 각각 대응 논리 ... 상수 = 0, 1 논리 함수 = 논리 연산 관계를 식 또는 함수의 형태로 입출력 관계를 나타내는 것 불 대수 = 논리 함수논리 변수 사이의 관계를 나타내기 위하여 사용불 대수
    리포트 | 19페이지 | 1,500원 | 등록일 2010.11.20
  • TTL-Logic 예비보고서
    Logic 실험 -- 조 -소속 :학번 :이름 :담당조교 :◎ 기본 논리게이트(Logic Gate)에 대하여 설명하시오.→ 논리 게이트는 일반적으로 1개 이상의 입력 단자와 하나의 출력 ... 논리 게이트들로 구성하여 만들게 된다.※ 컴퓨터 회로를 구성하는데 필요한 기본적인 논리 게이트에는 논리곱(AND),논리합(OR), 논리부정(NOT) 등이 있다.○ 논리곱 (AND ... )→ 입력이 모두 1일 때만 결과가 1이 되는 논리 게이트논리곱의 연산자는 ' . ' 또는 ' × ' 로 표시.▶논리식은 F=A . B 혹은 F = A × B 으로 표시입력이 모두
    리포트 | 11페이지 | 1,000원 | 등록일 2011.03.10
  • C프로그래밍(게이트에 맞는 결과 출력)
    문제>논리회로에서 A, B의 값을 입력 받아 게이트에 맞는 결과 값을 출력하는 프로그램을 만드시오.조건 : 1)각각의 게이트함수로 따로 선언 2)숫자 2가 입력되기 전
    리포트 | 2페이지 | 1,000원 | 등록일 2011.04.16
  • 디지털 시스템 실험
    과목명디지털 시스템 실험제출일시2011.10.5분 반1전 공전자정보공학제 목6장. 산술논리연산학습목표· 반가산기, 전가산기의 개념을 알아본다.· 반감산기, 전감산기의 개념 ... + 101110올림입력출력ABSCo*************1012. 위에서 작성한 진리표로부터 회로를 구현하기 위한 S와 Co의 함수를 유도하고 회로도를 그려 실험하시오.3. 다음회로 ... 개의 반가산기와 1개의 OR 게이트를 사용하여 전가산기를 구현할 수 있는가?- 전가산기의 구현은 반가산기 2개와 OR Gate를 이용하여 만들어져 있다.7. n-bit 이진 병렬
    리포트 | 10페이지 | 1,000원 | 등록일 2012.07.18
  • 비교기 반감산기 전감산기 설계(쿼터스,논리회로)
    1. 목표 설정 ▶ 논리게이트를 이용하여 반감산기, 전감산기를 설계하라.2. 목 적 ▶ 논리게이트를 이용하여 반감산기, 전감산기의 진리표로부터, 논리식, 논리회로 ... 도록 간단화 시킨다. ▶ NAND게이트를 선정 사용하여 반감산기의 논리회로를 설계하라. ▶ 피감수를 , 감수를 , 자리내림수를 ,라 하고 이들을 입력으로 하여 감산결과인 차 ... 한 논리식으로 논리회로를 설계한다.성능Y논리게이트로 구성된 회로로, 입력상태에 따라 일정한 출력을 가진다.규격 / 표준N반감산기● 2개의 2진수 입력과 2개의 2진수 출력을 가지
    리포트 | 7페이지 | 1,000원 | 등록일 2010.06.22 | 수정일 2015.12.26
  • Orcad를 이용한 PCB 설계
    할 수 있게 지정할 수 있음. .xrf확장자를 가짐.6)게이트와 핀의 교체(Back Annotation)->PCB Layout에서 효율적인 배선을 위하여 게이트와 핀을 교체할 수 ... 있게 내용을 작성할 수 있음. Capture와 PCB Layout같은 EDA프로그램을 병행하여 실행 중에 게이트와 핀의 교체 및 교체파일을 작성하여 이용할 수 있다.-라이브러리 ... /F Power supply, PARAM, PSpice library 파일의 지정abm.olb함수에 의한 소자, 기능 구현filter, modulator, gain block
    리포트 | 8페이지 | 3,000원 | 등록일 2013.05.26 | 수정일 2025.05.26
  • [산업공학 편입/전과/대입] 면접 총정리, 요약본 [예상문제 + 해설] (산업경영, 산공, 기초 통계학 , 6시그마,기계공학 편입, 공대)
    산업공학 면접질문)트리거 회로라 불리는 회로의 일종이며, 두 개의 안정 상태(stable state) 중 어느 쪽이든지 한쪽을 보존한다. 이것을 논리 회로로 사용할 경우에는 이 두 ... 를 갖는 회로를 쌍안정 회로(bistable-circuit)라고 한다. 스위치로 말하면 토글 스위치이다. 가장 간단한 플립플롭은 NAND 게이트(NAND gate)를 사용한 것이 ... 형 확률변수 X의 확률밀도함수가 f(x)다면, X의 기댓값 E(X)는E(X)=int _{- INF } ^{INF } {}xf(x) dx분산: 분포의 특징을 측정하는 모수. 확률분포
    리포트 | 9페이지 | 5,000원 | 등록일 2015.02.03 | 수정일 2023.11.27
  • 논리게이트 결과보고서
    멀티미터- 함수발생기- 전원공급기(2) 사용부품- TTL 논리 게이트(3) 실험순서주의사항: 집적 소자들은 정전기나 충격전압에 약하기 때문에 전원을 켠 상태로 결선을 하지 말 것 ... R결과 보고서< 실험1. 논리게이트 >E0DPOR과목 : 디지털 회로 실험학과 : 전자정보통신공학과조 :조원 :T< 실험1. 논리게이트 >(1) 사용기기- 오실로스코프- 디지털 ... 지시에 따라 측정하라.그림 7. NAND 게이트 시험 회로3) 함수 발생기에서 진폭이 0-5 V이고 (즉, peak 전압이 2.5 V이고 offset 전압도 2.5 V가 되
    리포트 | 4페이지 | 3,000원 | 등록일 2010.11.12
  • jk플립플롭
    에는 D T JK 플립플롭중에 JK를 이용하였고 JK플립플롭을 할 때 현재 상태와 다음상태를 생각하여 J,K의 입(출)력을 설정하고 K맵을 이용하여 간략화시키고 논리도표를 그려 ... 카운터를 설계하면 그림 10-5와 같다. 그림 10-5(b)의 회로도를 살펴보면 NAND 게이트의 출력이 플립플롭들의 비동기식 CLR 단자에 연결되어 있으며, 비동기식 CLR 단자 ... 는 active-low 신호에 의해 동작함을 알 수 있다. 따라서 만일 NAND 게이트의 출력이 0이 되면 모든 플립플롭들의 Q값이 클럭에 상관없이 곧바로 0이 되어 버린다.만일 초기
    리포트 | 6페이지 | 1,000원 | 등록일 2012.05.09
  • 논리회로간소화
    하는 동작을 완벽하게 표현한다. 그 회로는 진리표에서 읽은 출력 함수에 대한 표현식을 간소화함으로써 구현되어 진다.조합 논리 회로의 간소화에 널리 쓰이는 기술을 M. Karnaugh ... 논리회로 간소화1. 실험목적lBCD - 부당한 코드 탐지기의 진리표를 나타낸다.l논리식을 간략화하기 위해서 카노맵(Karnaugh-map)을 이용한다l간략화된 논리식을 실행 ... 하는 회로를 설계하고 실험한다.2. 실험부품 및 사용기기17400 NAND 게이트1LED1DIP 스위치1브레드 보드15V 직류 전압전원 장치1디지털 멀티미터저항기 330Ω, 1kΩ3
    리포트 | 6페이지 | 1,000원 | 등록일 2012.11.20
  • 논리대수와 드모르간 정리, 간소화⦁논리회로 간소화 실험
    -1에 제시된 것처럼, 하나의 OR 게이트함수 발생기로 실연 될 수 있다. 함수 발생기로부터의 신호는 A로 표시되로 GND 신호는 0으로 표시된다. 함수 발생기와 동일한 출력 ... (논리대수와 드모르간 정리, 간소화?논리회로 간소화 )7. 대수논리와 드모르간 정리, 간소화? 실험목적? 실험적으로 Boolean 대수의 여러 법칙을 증명한다.? 규칙 10과 ... ? 7401 2입력 OR 게이트? 4069 인버터?·4081 2입력 AND 게이트?·LED? DIP 스위치? 5V 직류전압전원 장치? DMM? 0.1uF 캐패시터? 저항 1kΩ?이론
    리포트 | 13페이지 | 1,000원 | 등록일 2010.08.23
  • 기본논리회로 및 부울 대수, 회로의 간소화 및 Exclusive OR 회로
    .Background1. 기본 논리함수의 종류1) NOT (부정회로)“1”이 입력되면 “0”이 출력되고, “0”이 입력되면 “1”이 출력되는 소자로서 일명 “Inverter”라고도 부르 ... 의 어느 하나라도 “0’이 입력될 경우 출력은 “0”이 된다. 이러한 논리소자는 AND 게이트로서 논리곱(logical product)을 나타내며 진리표와 논리기호 및 논리식은 다음 ... 출력은 “0” 이 된다. 이러한 논리소자는 OR 게이트로서 논리합(logical sum)을 나타내며 진리표와 논리식은 다음과 같다.?? 4) NAND (부정 논리곱회로
    리포트 | 40페이지 | 3,000원 | 등록일 2010.10.16
  • 디지털공학실험 4장 논리게이트-1(예비)
    는 그 만능적 성질 때문에 매우 중요하다. 즉 이들은 AND, OR 및 반전 함수를 포함하여 다른 부울 논리 함수들을 합성하는데 상용된다.가끔은 기본 게이트로도 분류되는 게이트 ... 4논리 게이트 - 1■ 실험 목표이 실험에서는 다음 사항들에 대한 능력을 습득한다.● 실험을 통한 NAND, NOR 및 인버터 게이트의 진리표 작성● NAND와 NOR 게이트 ... 를 이용한 다른 기본 논리 게이트의 구성● ANSI/IEEE 표준 91-1984 논리 기호의 사용■ 사용 부품7400 quad 2-입력 NAND 게이트7402 quad 2-입력 NOR
    리포트 | 12페이지 | 2,500원 | 등록일 2010.04.06
  • [토끼] 기본논리회로 및 부울 대수, 회로의 간소화 및 Exclusive OR 회로
    한다. 회로를 제작 하여 XOR Gate에 대하여 직접 확인해보고, k-map을 이용해 부울 함수를 유도 하고 NAND GATE로 회로를 제작하여 일반 게이트를 썼을 때와의 차이점 ... - 카노맵을 이용해 주어진 함수를 간소화 하고 NAND게이트로만 구성해본다.4.Background1) AND, OR, NOT(Inverter) Gate입 력출 력ABY ... 기초 전자 공학 실험2실험날짜:조 :조원:1.Title? 기본 논리 회로 및 부울 대수? 회로의 간소화 및 Exclusive OR 회로2.Name3.Abstract1) 기본 논리
    리포트 | 42페이지 | 5,000원 | 등록일 2011.04.10 | 수정일 2020.07.10
  • AND, OR, NOT GATE
    의 기능을 곱의 합(sum of product) 형태로 나타낼 수 있으며, AND, OR, 그리고 NOT 게이트를 사용하여 모든 논리 함수를 구현할 수 있다. 디지털 논리 함수f ... .2. 이론논리 게이트는 디지털 회로를 구성하는 기본 요소이다. 논리 게이트는 입력 신호의 상태에 따라 특정한 출력을 가진다. 입력과 출력의 상태는 전압이 +5V에 가까운 상태인 ... HIGH 또는 전압이 0V에 가까운 상태인 LOW 로 구분된다. 기본 논리 게이트는 AND, OR, NOT, XOR, NAND, 그리고 NOR 등이 있으며, 각각의 특성은 다음과 같
    리포트 | 5페이지 | 1,000원 | 등록일 2010.06.23
  • 실험예비43_디지털 IC인버터, NOR게이트, NAND게이트
    ° 차가 나고, 차단영역으로바이어스된 증폭기이다. 인버터 특징의 부울 표현은 Y = A' 이다.NOR 게이트는 NOT과 OR논리의 결합으로, 어느 입력에 높은 값이 인가되기만 하면낮 ... 다. (A ? B)' = Cⅱ. TTL 논리 칩NOT, NOR, NAND 와같은 게이트를 구성하는데 있어서 집적화된 IC 논리회로를 사용하는것이 일반적이다. IC는 실제 구현에 있어서 작 ... 의 역은 원래 함수와 변수의 반대되는 값들의 새로운 관계로 표현된다는 것을기술하였다. 즉 입력상태가 부정되고 함수가 부정되는 것이다.Ⅱ. 실험목적① 실험적으로 NOR게이트의 진리표
    리포트 | 5페이지 | 1,000원 | 등록일 2010.06.14
  • [온도측정][광학식 온도측정][카타온도계]온도측정과 측정실험, 온도측정과 측정장치, 온도측정과 측정시스템, 온도측정과 광학식 온도측정, 온도측정과 카타온도계(KATA온도계) 분석
    게이트에 연결된 입력이 츨력된다.함수표는 가능한 선택선의 조합에 대한 출력 내용을 표로 작성한 것이며,블록도이다.멀티플렉서의 작동원리를 알아 보기 위하여 선택선 s s=01의 경우 ... . Multiplexer의 원리와 역할멀티플렉서는 많은 입력선들 중에서 하나를 선택하여 출력선으로 내보내는 기능을 수행하는 조합 논리 회로이다. 일반적인 경우 2 개의 입력선과 n 개의 선택선 ... , 그리고 1개의 출력선으로 구성된다.4*1 멀티 플렉서가 있다. 4개의 입력서 I,I,I,I,가각각 4개의 AND게이트에 입력되고, 선택선 s 와 s 이 해독되어 하나의 AND
    리포트 | 9페이지 | 5,000원 | 등록일 2013.02.26
  • CMOS 회로 실험 22 예비레포트
    비계측장비부 품오실로스코프DMM함수발생기직류전원 공급기74HCO02(혹은 14002)(1개)74HC04(혹은 14004)(1개)2. 실험에 필요한 이론0) CMOS ... 함으로써 매우 효율적인 논리 회로를 만들 수 있다. 컴퓨터 논리 설계에 다양하게 응용!1) CMOS 회로 구성의 특징상대적으로 높은 입력 임피던스빠른 스위칭 속도낮은 작동 전력 수준 ... ->그렇기 때문에 CMOS 논리 설계라는 새로운 체계가 만들어졌다.2) CMOS의 응용-CMOS 인버터회로를 p채널 MOSFET과 n채널 MOSFET을 이용해 구성하면 효율적인
    리포트 | 2페이지 | 1,000원 | 등록일 2011.04.10
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 09일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
12:30 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감