• AI글쓰기 2.1 업데이트
  • 통합검색(15,847)
  • 리포트(14,243)
  • 자기소개서(995)
  • 시험자료(304)
  • 방송통신대(192)
  • 논문(89)
  • 서식(10)
  • 이력서(7)
  • ppt테마(6)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"DIGITAL회로" 검색결과 441-460 / 15,847건

  • 아날로그 및 디지털 회로설계 실습 3주차-Switching Mode Power Supply
    아날로그 및 디지털회로 설계실습예비 REPORT2. Switching Mode Power Supply (SMPS)분 반교 수 명실험 날짜2020. 09. 15제출 날짜2020 ... . 09. 15조학 번이 름요약 : SMPS (Switching Mode Power Supply)의 동작 원리와 회로 모듈을 이해하여 SMPS를 설계할 수있는 능력을 배양한다.1 ... . 서론PWM 제어 회로와 Buck Converter 회로 그리고 Boost Converter를 통하여 SMPS를 설계해보며 SMPS의 동작 원리를 살펴본다.2. 실험결과1-3-1
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2021.12.14
  • 판매자 표지 자료 표지
    디지털 회로 실험 및 설계 - NE555 Timer 발진회로 응용 실험 1
    디지털회로실험및설계 예비 보고서 #9( NE555 응용 실험 )과 목담당교수제 출 일학 번이 름1. 실험목표① NE555를 이용한 회로를 구성해본다.② NE555를 응용한 회로 ... 는 래치 스위치가 사용된다.? 슈미트 트리거- 노이즈 입력을 깨끗한 디지털 출력으로 변환하는 슈미트 트리거 인버터 게이트로 작동한다.? 불안정 모드(발진 회로)- 불안정 모드는 위 ... 555) : 온도범위 -55 ~ 125도? NE555의 핀번호 및 내부 회로도? 전압 분배기 (연두색)- 공급 전압 VCC와 접지 GND 사이에 저항 3개로 구성되어 전압 분배 역할
    리포트 | 9페이지 | 3,000원 | 등록일 2023.09.22 | 수정일 2023.09.24
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서5 전압제어발진기
    아날로그 및 디지털 회로 설계 실습-실습 5 전압제어 발진기-학 과 :담당 교수님 :제출일 :조 :학번 / 이름 :. 설계실습 내용 및 분석설계한 전압제어 발진기 회로의 구현그림 ... 을 출력으로 나타내는 일종의 analog신호를 digital신호로 바꿔줄 수 있는 회로이다. 이런 회로를 통하여, 인가하는 전압 Vc를 변화시켜가며 변화하는 발진주파수를 확인 ... 5-1의 적분회로를 응용한 전압제어 발진기 회로를 구성하라. (OP amp의 공급전압은 Vcc=5V, Vss=-5V로 한다.)위와 같이 회로를 구성하였고, op amp의 전원
    리포트 | 10페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서6 위상제어루프
    아날로그 및 디지털 회로 설계 실습-실습 6 위상 제어 루프(PLL)-. 설계실습내용 및 분석위상제어루프의 설계그림 6-2의 위상 제어 루프를 구성한다.(Op amp의 동작전원 ... : Rectangular)를 인가하여 그 출력은 제출한다.위와 같이 위상 제어 루프를 구성하였다. 전압제어 발진기 회로에 10nF짜리 capacitor를 연결한 모습이며, 입력신호가 5kHz 사각 ... 7.6kHz~9.8kHz사이로 나타남을 확인할 수 있었다. 이는, 지난 실험에서 진행하였던, 전압제어 발진기 회로에서 발진주파수의 식이 와 같이 나타나기 때문에 식에서 확인할 수
    리포트 | 12페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서3 스텝모터구동기
    아날로그 및 디지털 회로 설계 실습-실습3. 스텝 모터 구동기-학 과 :담당 교수님 :제출일 :조 :학번 / 이름 :3-4. 설계실습 내용 및 분석범용 이동 레지스터범용 이동 ... 레지스터(74HC194)가 단극 스텝 모터의 컨트롤러로써 사용되며, 개념도는 아래 그림 3-1과 같다. 전원을 끈 상태에서 그림 3-1과 같이 스텝 모터 구동회로를 구성하시오. 구 ... 동기가 정 상적으로 동작함을 확인하기 위하여, 출력단 (QA, QB, QC, QD)에 LED 회로를 추가한다.스텝 모터는 다음 세 개의 핀 (CLK, S0, S1)으로 조정
    리포트 | 15페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • [A+][예비레포트] 중앙대 아날로그 및 디지털 회로 설계실습 9. 4-bit Adder 회로 설계
    실습 9. 4-bit Adder 회로 설계실습목적조합논리회로의 설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.설계실습계획서2-1 전가산기 설계(A) 전가산기 ... + ACi +BCi(C) 에서 구한 간소화된 불리언 식에 대한 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계한다.(D) XOR ... gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계한다.(E) 설계한 회로 중 하나를 선택하여 2Bit 가산기 회로를 설계한다.
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2022.04.08
  • 아날로그 및 디지털회로설계실습 4주차 신호발생기 예비 리포트
    설계실습 4. 신호발생기요약: Wien bridge 회로, Wien bridge oscillator 신호발생기를 설계하고 그 과정에서 저항이나 커패시터등의 소자 값을 조정해 발진 ... 주파수와 gain을 조정해보았다.서론: Orcad를 통해 Wien bridge 회로 Wien bridge oscillator를 설계해보며 어떤 소자의 값을 조정해야 발진주파수 ... 다이오드를 추가해 보았고 이 과정도 simulation으로 파형을 확인해보았다.실험결과그림 4-1에 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하시오. 이 관계식
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2021.09.02
  • 전기및디지털회로실험 실험 6. 논리조합회로의 설계 예비보고서
    전기및디지털회로실험 예비레포트 담당교수 : 학과 : 학번 : 이름 : 목차 실험 명2 실험 개요2 이론 조사2 실험 기기6 예비보고서 문제풀이6 실험 순서7 참고 문헌16 실험명 ... 으로 카르노맵을 응용하는 방법을 익히고 돈케어 조건을 다루는 예를 실습한다. 조합논리회로 설계의 실례로 덧셈기(가산기)의 회로를 구현해 본다. 반가산기와 전가산기의 기본동작을 이해하고 이 ... 를 실제 회로설계에 적용함으로서 논리회로를 다루는 능력을 키운다. 이론조사 -논리게이트의 조합과 설계 불대수, 논리 다이어그램의 조합으로 원하는 기능을 수행하는 논리회로를 구현할 수
    리포트 | 16페이지 | 1,000원 | 등록일 2023.06.30 | 수정일 2025.02.19
  • 전기및디지털회로실험 실험 3. 부울대수와 논리조합 예비보고서
    전기및디지털회로실험 예비레포트 담당교수 : 학과 : 학번 이름 : 목차 실험 명 실험 개요 이론 조사 4. 실험 기기 예비보고서 문제풀이 실험 순서 참고 문헌 실험명 실험 3 ... / NOT[디지털 논리회로], Hyperlink "https://m.blog.naver.com/roboholic84/221036058228" https://m.blog.naver.com ... . 부울대수와 논리조합 2. 실험 개요 (1) 부울대수의 기본 공리와 정리를 이해한다. (2) 부울대수식을 논리회로로 표현하고 간단화하는 방법을 익힌다. (3) 드모르강의 정리를 이해
    리포트 | 10페이지 | 1,000원 | 등록일 2023.06.30 | 수정일 2025.02.19
  • [예비보고서]중앙대학교 아날로그및디지털회로설계실습 카운터 설계
    chattering 방지 회로에 대하여 학습한다.11-2. 실습 준비물부품JK Flip Flop 74HC73 : 4개NAND gate 74HC00 : 4개NOR gate 74HC02
    리포트 | 4페이지 | 1,000원 | 등록일 2023.06.23
  • [A+][예비레포트] 중앙대 아날로그 및 디지털 회로 설계실습 10. 7-segment / Decoder 회로 설계
    실습 10. 7-segment / Decoder 회로 설계실습목적7-segment와 Decoder를 이해하고 관련 회로를 설계한다.설계실습계획서2-1 7-segment ... -Segment 구동 회로 설계Decoder와 7-segment를 이용한 7-segment 구동 회로를 설계한다.
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2022.04.08
  • [A+]중앙대 아날로그및디지털회로설계실습 과제 동기순서 논리회로 (Stopwatch 설계) (15주차)
    아날로그 및 디지털 회로설계실습15주차 동기순서 논리회로 (Stopwatch 설계) 과제05분반 20161163 박성은1.- 16진 동기 카운터 회로도- 10진 동기 카운터 회로
    Non-Ai HUMAN
    | 리포트 | 2페이지 | 1,000원 | 등록일 2021.10.09
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (예비)설계실습 4. 신호발생기 A+
    4-3-1 신호발생기 설계(A) 그림 4-1에 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하시오. 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien ... bridge 회로를 설계하시오.이론부의 7.신호발생기 부분을 참고하면..4-3-2 Wien bridge Oscillator 설계(A) 발진 조건을 만족하는 R1, R2값 ... 오, 출력 파형은 계획서와 함께 제출하시오,발진조건을 만족하는 R1, R2의 값은 위에서 구한 것처럼 R1=10kΩ, R2=20kΩ으로 하여 4-3-1(A)문항에 첨부한 회로도와 같이 설계하였다.
    리포트 | 4페이지 | 1,000원 | 등록일 2024.12.23
  • [A+]중앙대 아날로그및디지털회로설계실습 과제 4-bit Adder 회로 설계 (12주차)
    아날로그 및 디지털 회로설계실습12주차 4-bit Adder 회로 설계1.- 출력 f의 진리표를 이용한 부울 대수식- 출력 f의 Karnaugh map을 이용하여 간소화한 부 ... 울 대수식2.- XOR gate 74HC86 datasheetVcc : 14번 핀 , GND : 7번 핀3.- XOR gate 이용한 4-bit Full Adder 회로 (Pspice를 이용)
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2021.10.09
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (결과)설계실습 8. 래치와 플립플롭 A+
    8-4. 설계실습 내용 및 분석 (결과 report작성 내용)8-4-1 PSPICE를 활용한 RS 래치 구현 및 동작(A) PSPICE를 사용하여 그림 8-2의 회로를 구현 및 ... 이 유지되는 것을 알 수 있다.8-5. RS 플립플롭의 구현 및 동작(A) 그림 8-2의 회로를 TTL 7400과 7404를 사용하여 구성한다. //실험과정에서 아래와 같이 8-3 ... 의 회로를 구성하지만, RS Latch작동과 Latch이전의 회로부분의 작동을 각각 확인하였을 때는 오류 없이 잘 작동하였지만, 실제 두 회로를 합쳐 RS플립 플롭을 구동하였을 때
    리포트 | 4페이지 | 1,000원 | 등록일 2024.12.23
  • 판매자 표지 자료 표지
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (결과)설계실습 4. 신호발생기 A+
    bridge 발진기를 제작하시오. 이때 Op-amp는 ±15V전압을 공급하시오4-3-1에서 설계한 회로는 아래와 같다. 이 회로에서는 5V의 전압을 인가했는데 실제 실험에서는 문제 ... 에서 주어진 대로 15V 전압을 공급하였다.이때 실제 실험 회로를 제작할 때 20kΩ의 값을 갖는 저항 R2를 사용하는 대신 2개의 10kΩ 저항 R2-1, R2-2를 사용하였다. 실험
    리포트 | 6페이지 | 1,000원 | 등록일 2024.12.23
  • [A+]중앙대학교 아날로그및디지털회로설계실습 7-segment / Decoder 회로 설계 과제
    문제 17-Segment LED의 특성을 확인하였을 때 Common Cathode type이라면, 7-Segment LED의 3번핀과 8번핀은 어디에 연결하여야 하는가?-> AnswerCommon-Cathode Type은 LED의 -극끼리 묶어 GND로 연결해주고 +극..
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2021.09.02
  • [A+]중앙대 아날로그및디지털회로설계실습 예비보고서9 4-bit Adder 회로 설계
    아날로그및디지털회로설계실습 05분반 11주차 예비보고서설계실습 9. 4-bit Adder 회로 설계9-3-1 (A)전가산기 진리표ABCinSCout0 ... )에 대한 2-level AND-OR 로직 회로(D)위의 회로를 XOR gate를 이용하여 간소화한 회로(E)위에서 구한 XOR gate를 사용해 간소화한 회로를 참고하여 만든 2-bit 전가산기 회로
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2021.10.09
  • 판매자 표지 자료 표지
    아날로그 및 디지털회로 설계 실습 실습5_전압제어 발진기_결과보고서
    1. 목적이번 설계실습은 전압제어 발진기를 설계하여 전압을 이용한 발진 주파수의 제어를 실습으로 확인한다.2. 요약슈미트회로와 적분기회로를 이용하여 전압제어 발진기 회로를 만듦과 ... 었다.3. 서론전압제어 발진기란 입력 제어 전압의 크기에 따라 출력되는 신호의 주파수가 변하는 주파수 가변 신호 발생 회로를 말한다. 전압제어 발진기의 설계방법에는 여러 가지가 있 ... 지만 이번 전압제어 발진기 회로는 크게 3가지로 구성되는데 Op amp를 이용한 적분기, 스위치 역할을 하는 BJT, 비교기 역할을 하는 슈미트 회로로 구성된다. (슈미트 회로
    리포트 | 7페이지 | 1,000원 | 등록일 2024.08.27
  • 전문가요청 배너
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 28일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:51 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감