• AI글쓰기 2.1 업데이트
  • 통합검색(15,868)
  • 리포트(14,243)
  • 자기소개서(1,015)
  • 시험자료(304)
  • 방송통신대(193)
  • 논문(89)
  • 서식(10)
  • 이력서(7)
  • ppt테마(6)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"DIGITAL회로" 검색결과 341-360 / 15,868건

  • 판매자 표지 자료 표지
    A+ 아날로그및디지털회로설계 실습 예보_신호 발생기
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2022.03.27
  • [A+]아날로그및디지털회로설계실습 10장 결과보고서
    에 High voltage를 연결하고 점등하고자 하는 segment에만 Low voltage를 연결하여 선택적으로 LED를 점등한다.디지털 회로의 출력은 대개 2진수로 표현이 되 ... 을 확인하였다. [실험 2.2] 확인한 결과와, 서론에서 언급한 진리표, boolean 식을 활용하여 회로를 설계하였다.2진수의 디지털 신호를 통해서 7-segment LED에 10 ... 전자회로 설계실습설계실습 10. 7-segment / Decoder 회로 설계4조 결과보고서1. 서론7segment LED는 숫자를 표시하는 7개의 LED와 소수점을 나타내는 1
    리포트 | 8페이지 | 1,000원 | 등록일 2024.02.18
  • 판매자 표지 자료 표지
    전기및디지털회로실험 실험 2. 기본 논리게이트 결과보고서
    전기및디지털회로실험 결과레포트 담당교수 : 학과 : 학번 : 이름 : 목차 실험 명2 실험 개요2 실험 결과2 결과 보고서10 실험 고찰11 실험명 실험 2. 기본 논리게이트 2 ... IC에 대하여 익히도록 한다. (3) 기본 논리소자를 사용한 간단한 회로의 구성과 측정법을 익히도록 한다. (4) Open-collector 타입의 IC 사용법과 특성에 대하 ... 여 익힌다. 3. 실험 결과 (1) 예비보고서 1항의 회로를 구성하고 진리표를 확인하라. 입력이 모두 0일 때 입력이 모두 1일 때 입력 예상값 실제값 오차율 A B C F1 F2 F1
    리포트 | 12페이지 | 1,000원 | 등록일 2024.03.12 | 수정일 2025.02.19
  • [A+]아날로그및디지털회로설계실습 7장 결과보고서
    에서 디지털 신호 HIGH는 5V로, LOW는 0V로 설정하여 구분하였다. 동시에 각 게이트에 넣는 전원전압도 5V로 공통되었는데 각 논리 소자는 정격 동작 전압이 5V이기 때문에 입력
    리포트 | 11페이지 | 1,000원 | 등록일 2024.02.18
  • 서강대학교 디지털논리회로실험 3주차 - Decoders and Encoders
    는 Cmod S6에 내장된 버튼을 PlanAhead에서 FPGA의 핀에 할당할 때 Pull Type을 잘못 설정한 채 알아차리지 못하고 있었기 때문이다. 이 간단 하지만 큰 실수를 통해 회로 실험에서는 하나하나 꼼꼼히 실험 환경을 준비해야 한다는 것 을 알 수 있었다.
    리포트 | 16페이지 | 1,500원 | 등록일 2024.08.17
  • 중앙대 아날로그및디지털회로설계실습 예비보고서 9장 4bit adder 회로설계
    아날로그 및 디지털회로설계 실습 예비보고서[설계실습 9. 4-bit Adder 회로 설계]소속담당교수담당조교수업시간학번성명? 조합논리회로(가산기): 2진수 2개를 더하는 경우 ... 를 출력으로 내야한다. 이러한 기능을 전가산기라 한다.9-1. 실습목적: 조합논리회로의 설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.9-2. 실습 준비물부품 ... -AND(NOR-NOR) 로직 회로를 설계한다.NAND-NAND 전가산기(D) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계한다.S`=` {bar{A
    리포트 | 6페이지 | 1,000원 | 등록일 2023.04.06
  • [A+]아날로그및디지털회로설계실습 6장 결과보고서
    전자회로 설계실습설계실습 6. 위상 제어 루프(PLL)4조 결과보고서요약: 위상 제어 루프를 설계하고 출력신호가 입력신호와 같아지는지 특성을 확인하였다. function ... 출력 위상의 차이 로 주파수의 차이는 이 되므로 위상 고정이 되었다는 것은 입력과 출력 주파수가 같아진다는 것을 말한다.(B) PLL 회로위상제어루프 회로는 1. 위상 검출기, 2 ... . 루프 필터, 3. 가변 발전기의 요소를 가진다.그림 SEQ 그림 \* ARABIC 1 PLL 회로 구성(a) 위상 검출기위상 검출기는 발진기의 입력과 출력 파형의 위상을 비교
    리포트 | 19페이지 | 1,000원 | 등록일 2024.02.18
  • [A+]아날로그및디지털회로설계실습 11장 결과보고서
    며 이것을 ‘분주회로’의 특성으로 볼 수 있다. 때문에 각 stage의 결과값을 이진법기준으로 한자리씩 할당하였을 때, 그 결과값은 clk가 한 주기 지날때마다 1(2)씩 증가
    리포트 | 10페이지 | 1,000원 | 등록일 2024.02.18
  • 디지털 논리회로의 응용 D/A, A/D Converter/반도체 기억장치
    Exp#9. 디지털 논리회로의 응용 – D/A, A/D Converter/반도체 기억장치메인 레포트실험 목표디지털-아날로그 변환기와 아날로그-디지털 변환기에 대해 이해할 수 있 ... 2-(d)0010과 0001의 경우는 각각 그림 2-(c), (d)와 같게된다. 이 경우도 각각의 회로를 테브냉 등가를 이용해서 계산하면 출력값이 나오게 된다.아날로그 디지털 ... 디지털 신호에 해당하는 전압구간을 측정할 수 있을 것이다.RAM/ROMRAM 실험에서는 RS래치 회로를 이용하여 회로를 구성하였다. W1과 W0를 통해 입력한 신호를 기억하여서 읽
    Non-Ai HUMAN
    | 리포트 | 11페이지 | 1,000원 | 등록일 2022.03.03
  • 실습6.위상제어루프PLL 예비보고서 중앙대 아날로그 및 디지털 회로 설계 실습
    디지털 회로와 아날로그 회로 둘 다에서 사용되는데 디지털 시스템에서는 위상을 맞추어주는 클럭에 이용, 통신에서 PLL 은 원하는 주파수를 수신, 송신할 수 있게 만들어준다 ... 와 feedback 회로로 들어온 신호의 주파수를 비교하여 그 위상 차이를 검출해낸다.실험에서는 XOR gate 를 이용하였다.2. 루프필터 Loop filterXOR gate ... 에서 검출해낸 위상을 전압의 크기로 VCO 를 제어하는 dc 전압으로 바꿔주는 역할을 한다. (적분기) 이때 전압의 크기는 위상 차이의 평균 전압이다. RC 회로로 구성된 LPF 를 사용
    Non-Ai HUMAN
    | 리포트 | 14페이지 | 1,000원 | 등록일 2021.07.17
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서7 논리함수와 게이트
    아날로그 및 디지털 회로 설계 실습-실습 7 논리함수와 게이트-설계실습 내용 및 분석설계한 논리게이트 구현 및 동작Low(0) 값, High(1) 값, Vcc를 각각 0V, 5V ... 었다. 특히 이번 실습은 현재 배우고 있는 ASIC 설계 과정과 맞물려 그간의 Digital 회로의 가장 기본적인 게이트의 특성을 이해하는 데 많은 도움을 주었다. 또한, 이번 ... 으로 Digital의 가장 기본적인 게이트 소자의 특성을 배우고 실습하여 쉬운 실험을 하였지만, 한편으로 가장 중요하고, 기초가 될 수 있는 Digital 회로를 배운 기회라고 생각한다.
    리포트 | 24페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서8 래치와 플립플롭
    아날로그 및 디지털 회로 설계 실습-실습 8 래치와 플립플롭-8-4 설계실습 내용 및 분석PSPICE를 활용한 RS래치 구현 및 동작PSPICE를 사용하여 그림 9-1의 회로 ... 를 구현 및 동작시키고, 결과값이 아래 실청의 결과값 과 같은지 비교한다.회로를 위와 같이 구성하여 RS래치 회로를 구현하였고, 입력으로 다음과 같은 파형을 입력하였다.자세히 설명하자 ... 를 활용한 SR래치 구현 및 동작그림 8-1의 회로를 TTL 7400을 사용하여 구성하고, 만들어진 래치에 입력값을 넣어서 관찰될 수 있는 상태도를 그리고 예비보고서의 결과와 비교
    리포트 | 11페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 아날로그 및 디지털 회로설계실습 2주차 초전형 적외선센서
    아날로그 및 디지털회로 설계실습예비 REPORT1. 초전형(Pyroelectric) 적외선 센서분 반교 수 명실험 날짜2020. 09. 08제출 날짜2020. 09. 08조학 번 ... 이 름요약 : 센서가 인체의 움직임을 감지하였을 때 발생하는 전압의 변화를 검출할 수 있는 초전형 센서 회로를 설계하였습니다. 이를 통해 초전형 적외선 센서, LED, Op-Amp ... 의 원리를 이해할 수 있었습니다.1. 서론센서가 인체의 움직임을 감지하였을 때 발생하는 전압의 변화를 검출할 수 있는 초전형 센서 회로를 설계함으로 초전형 적외선 센서, LED
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2021.12.14
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_2주차 예비보고서_A+
    디지털 논리실험 및 설계 2주차 예비보고서실험 준비1.1 NAND 7400 게이트, NOR 7402 게이트, XOR 7486 게이트의 datasheet를 확인하시오.7402 ... NOR 게이트는 지금까지의 게이트와는 다르게 1번 pin이 output이기 때문에 유의할 필요가 있다.1.2 기본 실험 (4)의 회로를 구현하시오.1.3 응용 실험 (1), (2 ... ), (3)의 회로를 구현하시오.응용 실험(1)응용 실험(2)응용 실험(3)1.4 응용 실험 (3)의 결과를 예상하고 이유를 서술하시오.= (A+B)(A+C) [∵드모르간 법칙]= AA
    리포트 | 6페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_8주차 예비보고서_A+
    디지털 논리실험 및 설계 8주차 예비보고서실험 준비1.1 Gated D Latch의 동작에 대해 설명하시오.Gated S-R Latch와 매우 유사하다. S와 R에 1이 동시 ... 에 CLK의 값이 0에서 1로 변하는 순간에만 Q의 출력이 변할 수 있다.1.5 응용실험 (1)과 응용실험 (2)의 회로를 비교하시오.응용실험 (1)의 회로는 D Flip-flop ... 에 연결된 스위치가 올라갈 때에만 출력 값이 변할 수 있다.응용실험 (2)의 회로를 보면 D의 입력이 이다. 는 Q가 토글된 값이다. 즉 Q가 1이면 =0이고 Q가 0이면 =1이
    리포트 | 7페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_5주차 예비보고서_A+
    디지털 논리실험 및 설계 5주차 예비보고서실험 준비1.1 4.1 기본 실험 (2)의 전가산기 [그림 2]는 반가산기 [그림 1] 두 개와 하나의 OR 게이트로 이루어져 있 ... 다. [그림 2]의 회로가 전가산기로 동작하는 원리를 설명하시오.전가산기는 입력 3개를 받아 2개의 결과를 출력한다. 이때 입력에는 자리올림수가 포함되어있다고 생각할 수 있다. 전가산기 ... 를 ∑ = (A⊕B으로 구현했다.1.2 응용 실험 (1), (2)의 회로를 구현하시오.응용실험(1)전가산기를 두개 이용하여 두 자리 이진수 덧셈기를 구현했다. 이때 두번째 전가산기
    리포트 | 5페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_3주차 예비보고서_A+
    디지털 논리실험 및 설계 3주차 예비보고서실험 준비1.1 기본 실험 (1)의 회로가 2-bit 복호기인 이유를 설명하시오.기본 실험 (1)의 회로는 입력 A,B를 받아 Y0, Y ... 1, Y2, Y3 4개의 결과값을 출력하는 회로이다.Y0, Y1, Y2, Y3를 출력으로 하는 AND 게이트의 입력값은 순서대로 (), (A,이다. 이 회로의 진리표는 다음과 같 ... 으로 들어오는 데이터를 받아 그것을 숫자로 보고 2의 n제곱 개의 출력 회선 중 그 숫자에 해당되는 번호에만 1을 내보내고 나머지는 모두 0을 내보내는 논리 회로. 위 회로는 복호기
    리포트 | 6페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_9주차 예비보고서_A+
    디지털 논리실험 및 설계 9주차 예비보고서실험 준비1.1 8-bit Serial-in Parallel-out Shift Register 74164의 datasheet를 확인 ... 으로 출력이 바뀐다.1.3 응용실험 (2)에서 초기화 하는 과정을 자세히 서술하시오.응용실험 (2)의 회로는 D Flip-flop 4개를 이용하여 만든 링 카운터이다. 초기조건이 Q ... 다. 이전의 Q0는 Q1에 출력된다. Q1, Q2는 각각 Q2, Q3에 출력된다.2.2 기본실험 (2)기본실험(1)에서 만든 회로의 원리대로 8개의 D Flip-flop을 이어
    리포트 | 6페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_7주차 예비보고서_A+
    디지털 논리실험 및 설계 7주차 예비보고서실험 준비1.1 S-R Latch와 - Latch의 동작에 대해 설명하시오.Latch란 1비트의 정보를 저장할 수 있는 회로이다. S ... 이 여러 번 된 것으로 간주되어 결과가 나타난다.실험 결과2.1 기본실험 (1)모두 0일 때 둘 다 1이 출력되지만 이것은 위 회로에선 invaild하다고 할 수 있다.= (0
    리포트 | 7페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    디지털 IC의 기본 특성을 설명하고, 기억소자를 갖는 조합논리회로와 기본 플립플롭 회로에 대해서 설명하세요.
    과제과목명 :디지털공학개론과제주제 : 디지털 IC의 기본 특성을 설명하고, 기억소자를 갖는 조합논리회로와 기본 플립플롭 회로에 대해서 설명하세요.목 차Ⅰ.서론Ⅱ.본론1.집적회로 ... 의 디지털 형태를 띄는 IC로 TTL, CMOS 등에 보편적으로 사용된다.리니어 IC음향기기의 증폭 회로나 아날로그 특성을 갖는 IC로 연산증폭기, 신호발생기 등등 있다.메모리 IC2진 ... 과 S로 정의되는 두 가지의 입력선을 갖는 플립플롭을 RS 플립플롭이라 하며, 비동기식 순차 논리 회로에 속한다고도 말한다.클락 SR 플립플롭은 디지털 컴퓨터의 동작은 클락 신호
    리포트 | 6페이지 | 2,500원 | 등록일 2023.05.25
  • 전문가요청 배너
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 11월 01일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:00 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감