• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(15,847)
  • 리포트(14,244)
  • 자기소개서(994)
  • 시험자료(304)
  • 방송통신대(192)
  • 논문(89)
  • 서식(10)
  • 이력서(7)
  • ppt테마(6)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"DIGITAL회로" 검색결과 241-260 / 15,847건

  • 성균관대학교 디지털집적회로설계 cad과제 4
    Carry와 mux cell의 delay가 adder의 delay에 가장 dominant하다. 그래서 carry와 mux cell의 delay를 최대로 하기 위해 carry cell의 input들이 Cin=1, G=0, P= 0->1이 되는 상황과 mux cell의 i..
    Non-Ai HUMAN
    | 리포트 | 20페이지 | 2,000원 | 등록일 2021.05.31
  • 성균관대학교 디지털집적회로설계 cad과제 2
    2) 2-input NORA B Vout0 0 10 1 01 0 01 1 0 이 정상적으로 작동함을 확인할 수 있다.PMOS가 직렬로 연결되어서 Wp를 2배 키워준다.Wp= 720n, Wn = 240n3)2-input NANDA B Vout0 0 10 1 11 0 11..
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 2,000원 | 등록일 2021.05.31
  • 판매자 표지 자료 표지
    디지털 회로 실험 및 설계 - Multiplexer, DeMultiplexer 실험, JK Flip Flop 순차회로 실험 1
    디지털회로실험및설계 예비 보고서 #4( Multiplexer, DeMultiplexer 실험 / JK Flip-Flop을 이용한 순차회로 실험 )과 목담당교수제 출 일학 번이 름 ... 가 전달된다.? 비동기 카운터- 카운터(Counter)는 입력되는 클록 펄스를 계수하는 디지털 회로로, 계수기라고도 한다. 카운터는 플립플롭으로 구성하며, 디지털 계측기를 비롯 ... 1. 실험목표① 멀티플렉서의 회로 구성과 동작을 실험한다.② 디멀티플렉서의 회로 구성과 동작을 실험한다.③ JK F.F를 이용하여 동기/비동기 카운터를 실험하고 이해한다.2. 관련
    리포트 | 19페이지 | 3,000원 | 등록일 2023.09.22
  • 디집적, 디지털집적회로설계 이론과제 인하대
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,500원 | 등록일 2021.08.31
  • 성균관대학교 디지털집적회로설계 cad과제 1
    2. Process corner AB에서 A는 nMOS의 전자의 mobility, B는 pMOS 그것이다. N은 normal, S는 slow, F는 fast를 의미한다. 빠른 pmos와 느린 nmos(SF)를 사용하면 Vout이 방전되는 속도가 느려지고 VIL이 증가하..
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,500원 | 등록일 2021.05.31 | 수정일 2021.06.01
  • 판매자 표지 자료 표지
    A+ 아날로그및디지털회로설계 실습 예보_4-bit adder 회로 설계
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2022.03.27
  • 디지털 논리회로 실험 10주차 Counter 예비보고서
    디지털 논리회로 설계 및 실험예비보고서주제 : Counter소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 X요일X조 ... 들은 입력의 조건에 따라서 출력이 결정되는 “조합 논리회로”들이었다. 그러나, 실제로 디지털 논리 회로를 적용하게 되면 시간에 따라 움직이는 조건을 고려하지 않을 수 없게 된다. 예 ... 을 가진 디지털 회로를 카운터 회로 라고 말한다.(1) 비동기식 업 카운터그림 11-3와 같은 JK-플립플롭 회로를 생각해 보자. JK-플립플롭의 JK 단자를 +5V로 하면 T
    Non-Ai HUMAN
    | 리포트 | 14페이지 | 1,500원 | 등록일 2021.04.22
  • 디지털 논리회로 실험 4주차 Multiplexer 결과보고서
    디지털 논리회로 설계 및 실험결과보고서주제 : Multiplexer소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 X ... 는데, Enable E의 값에 따라 출력값이 달라진다. 이 Enable E 가 ‘OFF’ 되어있을 경우에는 논리 회로가 제대로 작동하여 원하는 값을 S0, S1에 연결된 스위치를 통해 선택된 출력 ... -to-1 Multiplexer 74157을 이용하여 8-to-1 멀티플렉서의 역할을 하도록 회로를 구현하는 실험이었다. 이를 구현하려면 입력 D7~D0을 4-to-1 멀티플렉서 두
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 2,000원 | 등록일 2021.04.22
  • 성균관대학교 디지털집적회로설계 cad과제 5
    1. SRAM cell Design6T SRAM SchematicRead를 안정적으로 잘 하려면 NM0, NM1의 pull down 능력이 NM3, NM4보다 좋아야 한다. Cell Ratio가 1.5가 되게 설계를 했다. Write를 안정적으로 잘 하려면 NM4, N..
    Non-Ai HUMAN
    | 리포트 | 20페이지 | 2,500원 | 등록일 2021.05.31
  • 디지털 논리회로 실험 4주차 Multiplexer 예비보고서
    디지털 논리회로 설계 및 실험예비보고서주제 : Multiplexer소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 X ... 멀티플렉서란 여러 개의 데이터 입력을 적은 수의 채널이나 선들을 통하여 전송하는 전송기이다. 디지털 멀티플렉서는 많은 입력선들 중에서 하나를 선택하여 출력선에 연결하는 조합회로이다. 정상 ... 의 2진 정보를 출력선에 넘겨주기 때문에 데이터 선택기라고 함. 그림 4-1은 4-to-1 멀티플렉서의 회로도와 진리표이다.그림 4-1(a). 4-to-1 멀티플렉서(b) 멀티
    Non-Ai HUMAN
    | 리포트 | 12페이지 | 1,500원 | 등록일 2021.04.22 | 수정일 2022.04.17
  • 디지털 논리회로 실험 6주차 ALU 예비보고서
    디지털 논리회로 설계 및 실험예비보고서주제 : ALU소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 X요일X조 ... 기 빼는 수를 보수로 바꾸어 주는 회로가 보수기이다. 보수기에서 사용하는 보수는 1의 보수와 2의 보수가 있는데 일반적으로 2의 보수기를 많이 사용한다.오버플로 검출기는 여러 가지 ... 하는 기능을 말한다.?-변환 (conversion)변환은 2진수를 10진수로 10진수를 2진수로 변환하거나 코드를 서로 변환하는 기능을 말한다.?산술 연산 회로의 기능산술 논리
    Non-Ai HUMAN
    | 리포트 | 12페이지 | 1,500원 | 등록일 2021.04.22
  • 디지털 논리회로 실험 6주차 ALU 결과보고서
    디지털 논리회로 설계 및 실험결과보고서주제 : ALU소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 X요일X조 ... 煬禮挻踊狼司司狼煬禮� (OR 가 아닌 실제 덧셈)을 계산하시오.사진 1. 4.1 기본실험 (1) 회로입력값과 출력값이 ACTIVE LOW이고 CN+4는 HIGH이므로 실험시 ... .사진 4. 응용실험 (1) 회로DATASHEET의 ALU기능 중 A-B-1 연산 기능을 사용한다. S3~S0에 LOW, HIGH, HIGH, LOW, M에 LOW를 입력해준다
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 2,000원 | 등록일 2021.04.22
  • (기초회로디지털실험) 비 안정 멀티바이브레이터의 설계
    Vibrator)비 안정 멀티 바이브레이터는 안정되지 않는 두 개의 다른 상태를 갖은 스위칭 회로이다. 즉, 이회로는 두 개의 안정되지 않는 상태 사이를 계속 오가며 스위칭하고 있다.따라서 ... 이 회로는 발진하는 상태이고 출력은 주기적인 구형파가 얻어진다. 또한 발진기의 출력을 시스템 Clock 으로 사용할 수 있다.555 타이머(555 Timer)555 타이머는 단 ... 회로 예시멀티 비안정 바이브레이터 회로 도안Pspice 프로그램을 사용하여 도안2 회로를 구상해 본 후 시뮬레이션한 결과비 안정 멀티바이브레이터의 예시회로를 참고하여 Pspice
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2021.07.13 | 수정일 2022.02.16
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서10 7segment/decoder 회로설계
    아날로그 및 디지털 회로 설계 실습-실습10. 7-segment/Decoder회로설계-10-4 설계실습 내용 및 분석7-segment 특성 확인주어진 7-segment의 Type ... 의 anode만 Vcc에 연결하면 점등된다는 것을 유추해 볼 수 있다.7-segment 구동 회로 설계설계실습계획서 10-3-3에서 그린 7-segment 구동 회로에 토글 스위치 ... 를 추가하여 설계한다. 10가지 다른 입력 값에 대해 구현된 회로의 입력 단자와 출력 단자의 전압을 측정하여 토글 스위치 값과 일치하는지 확인하여라.위와 같이 회로를 구성하여 실습
    리포트 | 10페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 디지털 논리회로 실험 5주차 Adder 예비보고서
    디지털 논리회로 설계 및 실험예비보고서주제 : Adder소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 X요일X조 ... 은 디지털 시스템의 기본이다. 2개의 2진 비트 A, B의 덧셈을 생각해 보자.AB답CS0*************0101111010표 1. 2진수의 덧셈표 1로부터 합 비트 또는 자리 ... 의 입력과 2개의 출력을 가진 논리회로를 말한다. 따라서 표 1에 나타난 이진법 덧셈을 수행할 수 있는 회로를 반 가산기라 한다. 그림 2-1고 같이 XOR 게이트와 AND 게이트
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,500원 | 등록일 2021.04.22
  • 디지털 논리회로 실험 10주차 Counter 결과보고서
    디지털 논리회로 설계 및 실험결과보고서주제 : Counter소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 X요일X조 ... � 값이 LOW(0)임을 확인 한 후 진행하시오. 응용실험(1)을 이어서 진행하시오.사진 1 [그림 1]의 회로의 D Flip-flop의 CLK은 negative edge ... 이 아닌bar{Q}를 CLK에 입력함으로써 회로를 결선한다. 따라서 CLK이 상승 에지일 때 값이 변하게 된다. D에 1의 신호를 넣어줌으로써 각 플립플롭이 모두 Toggle 기능
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 2,000원 | 등록일 2021.04.22
  • 판매자 표지 자료 표지
    디지털 회로 실험 및 설계 - Multiplexer, DeMultiplexer 실험, JK Flip Flop 순차회로 실험 2
    디지털회로실험및설계 결과 보고서 #4( Multiplexer, DeMultiplexer 실험 / JK F.F을 이용한 순차회로 실험 )과 목담당교수제 출 일학 번이 름? 회로도 ... , 이론값, 실험결과, 결과분석실험1) 4-to-1 MUX를 구성하고, S1과 S0의 입력신호에 따른 출력 Y를 아래표에 작성하시오.? 회로도? 이론값InputOutput(Y)D3D ... ? 결과분석- 여러 입력 데이터 중에서 하나를 선택하는 조합 논리회로인 MUX를 잘 활용한 실험 결과였다.- 이론값대로 결과 잘 나왔고, 전압 레벨 또한 High는 4.36V 정도
    리포트 | 15페이지 | 3,000원 | 등록일 2023.09.22 | 수정일 2023.09.24
  • 판매자 표지 자료 표지
    디지털 회로 응용 - 비안정 및 단안정 멀티바이브레이터
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 2,000원 | 등록일 2022.12.05
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서9 4-bit adder 회로설계
    아날로그 및 디지털 회로 설계 실습-실습 4-bit Adder 회로 설계-9-4 설계실습 내용 및 분석설계한 전가산기 회로의 구현(XOR gate)설계실습 계획서에서 그린 XOR ... gate를 이용한 다단계 전가산기 회로를 토글 스위치와 LED를 추가하여 설계 및 구현하여라. 구현된 회로의 입력 단자와 출력 단자의 전압을 측정하여 아래의 표에 기술하여. 측정 ... 된 전압이 토글스위치와 LED값과 일치하는지 확인하여라.회로는 위와 같이 구성하여 adder를 구현하였다. 빨간색 LED가 S, 초록색 LED가 carry out이다.Output
    리포트 | 15페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 디지털공학개론 ) 디지털 IC의 기본 특성을 설명하고, 기억소자를 갖는 조합논리회로와 기본 플립플롭 회로에 대해서 설명하세요
    디지털공학개론디지털 IC의 기본 특성을 설명하고, 기억소자를 갖는 조합논리회로와 기본 플립플롭 회로에 대해서 설명하세요과목: 디지털공학개론과제주제 : 디지털 IC의 기본 특성 ... 을 설명하고, 기억소자를 갖는 조합논리회로와 기본 플립플롭 회로에 대해서 설명하세요목차I. 서론 - 디지털 IC의 기본 특성II. 본론1. 기억소자를 갖는 조합논리회로2. 기본 플립 ... 플롭 회로III. 결론IV. 참고문헌I. 서론 - 디지털 IC의 기본 특성디지털 집적 회로는 아날로그 회로와는 반대되는 개념으로서 일반적으로 불 대수로 표현되는 회로를 가리킨다
    리포트 | 5페이지 | 3,000원 | 등록일 2023.01.25
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 26일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:30 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감