• 통합검색(4,693)
  • 리포트(4,402)
  • 자기소개서(214)
  • 시험자료(40)
  • 논문(19)
  • 방송통신대(11)
  • 서식(4)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로실험" 검색결과 2,801-2,820 / 4,693건

  • 판매자 표지 자료 표지
    실험 15. 플립플롭의 기능 결과보고서
    결과보고서(실험 15. 플립플롭의 기능)정보통신공학부학번 : 2010044011이름 : 정 지 원◇실험목적- 래치 회로의 기능을 이해하고 R-S 플립플롭의 구조와 동작원리를 이해 ... 적 스위치 다음에 debouncing회로를 연결한 경우의 출력 파형을 오실로스코프로 비교하라. (4) 실험 3에서 R=S=1 일 때 Q, Q는 어떤 상태의 출력을 내는가? 이러 ... 한다.- D, JK 플립플롭의 동작을 이해한다.1. 다음 회로를 구성하여 A, Q의 관계를 진리표로 구성하고 래치의 기본동작을 설명하라.Q_nAQ_n+1000.1462V(=0
    리포트 | 7페이지 | 1,000원 | 등록일 2014.09.29 | 수정일 2018.10.15
  • 디코더, 인코더 설계 결과보고서
    과 목 : 논리회로설계실험과 제 명 : 디코더, 인코더 설계담당교수 :담당조교 :학 과 : 전자전기공학과학 년 : 3학 번 :이 름 :제 출 일 : 2014. 4. 17논리회로 ... 설계 실험 결과보고서 #4실험 4. 디코더 & 인코더 설계1. 실험 목표- 디코더와 인코더의 역동작 관계와 작동 원리를 이해하고, 디코더와 인코더를 설계한다. 설계를 할 때 동작 ... 적 표현과 자료흐름적 설계의 if, case문, when-else, with-select-when문 등을 이용하여 설계한다.2. 실험 결과- 실험 1. 3×8 디코더를 설계하시오
    리포트 | 9페이지 | 1,000원 | 등록일 2014.07.25
  • Positive edge triggered master-slave D flip flop 설계결과보고서
    실험의 핵심으로서 edge triggered flip flop은 게이트 상호간의 작은 delay 차이를 이용하거나 다소 복잡한 회로를 구성하여 클럭 신호가 바뀌는 동안만 출력이 변화 ... 한 회로도를 설계한다.4. 구성된 회로도가 진리표 대로 작동이 되는지 입력에 따른 결과값을 예상하여 본다.5. 실험을 통해 동작 결과를 검증해 본다.6. 실험 결과를 바탕으로 결과 ... 보고서를 작성한다.3. 논리 회로도 및 시뮬결과Master-slave D flip-flop이 positive edge triggered D flip-flop의 특성을 가지고 작동
    리포트 | 6페이지 | 1,000원 | 등록일 2014.06.03
  • 결과 보고서 조합논리회로
    결과 보고서(조합논리회로 설계)학과: 컴퓨터 정보통신 공학과학번; b389074조: 8이름: 조선우디멀티플랙서 회로도8x1 멀티 플렉서글리치가 발생하는 회로글리치를 예방한 회로
    리포트 | 3페이지 | 1,000원 | 등록일 2015.12.10
  • Positive edge triggered master-slave D flip flop 설계보고서
    flop이번 실험의 핵심으로서 edge triggered flip flop은 게이트 상호간의 작은 delay 차이를 이용하거나 다소 복잡한 회로를 구성하여 클럭 신호가 바뀌는 동안 ... 만 출력이 변화하도록 하는 역할을 한다.master-slave D flip flop 시뮬레이션/결과a.논리 회로도Master-slave D flip-flop이 positive edge ... 하여 클럭 신호가 바뀌는 동안만 출력이 변화하도록 하는 시스템이다. 위의 시뮬을 살펴보면 앞서 래치회로 9장을 실험하면서 어느정도 배웠듯이 PRESET과 CLEAR에 따라서
    리포트 | 3페이지 | 1,000원 | 등록일 2014.06.03
  • 엔코더와 디코더 회로 예비보고서
    실험 제목 엔코더와 디코더 회로실험 목적[1] Encoder와 Decoder의 기능을 익힘[2] 부호변환 회로의 설계방법을 익힘[3] Seven-segment 숫자표시기의 사용 ... 로 구성된 BCD 값을 입력으로 받아들여 7세그먼트 표시기에 사용되는 a, b, ... , g 신호를 만들어내는 조합회로이다.실험방법 & 시뮬 & 시뮬해석1. 다음 그림의 회로 ... , 다중-출력의 논리회로이며, 2진수 입력 AB의 4가지 조합의 부호들을 받아 4개의 출력으로 바꿔주는 디코더 회로이다. 용도로는 주로 어드레스 의 디코딩(칩들을 특별하게 선택
    리포트 | 6페이지 | 1,000원 | 등록일 2014.06.03
  • 전전컴설계실험2-9주차예비
    .Introduction.(1)Purpose of this Lab이번 실험은 순차 논리 회로에 대해 기본 개념을 이해하고 4-bit up counter, 8-bit up down counter ... , 응용과제의 Moore State machine을 구현함으로써 순차 논리 회로를 직접 설계하는 과정을 통해 이론적인 내용과 실제 Simulation과 하드웨어 장비동작으로 검증 ... . Simulation을 통해 실험 예상값을 확인한다..7. 자판기동작회로의 Test Bench 파일을 생성한다.8. Test Bench 파일에 입력 변수의 조건을 설정해주
    리포트 | 10페이지 | 1,500원 | 등록일 2014.03.28 | 수정일 2014.04.15
  • 기초실험 중첩의 원리 예비보고서
    2주차1. 실험제목 : 중첩의 원리2. 목적 : 회로를 구성하고 각 부분에서 전류를 측정하고 계산을 통해 중첩의 원리를 실험을 확인해본다.3. 실험 이론 및 배경-중첩의 원리여러 ... 표2.3에 그 계산값을 기록하라.5. 예비보고서 문제풀이(1)과를 이용하여 각 전압원을 단락회로로 대체하여 하나의 독립전원을 갖도록 만들었다. 먼저 실험 1에서을 A위치,를 B위치 ... 개의 독립전압원이 있는 회로에서 각 부분에 흐르는 전류는 독립전압원 각각이 단독으로 동작하는 독립전압원에 의해 생성된 전류의 대수적 합과 같다. 중첩의 원리는 회로를 해석
    리포트 | 3페이지 | 1,000원 | 등록일 2013.01.14
  • 디지털회로응용설계(자동차 과속 경보장치 설계)
    한다. 회로에는 계수회로가 들어있어서 10진 카운터를 4개를 사용하여 최대 999까지 계수하도록 설계하였다. 비교기의 출력을 슈미트 트리거에 연결하여 논리신호를 만들고, 각 카운터 ... 2. 본 론 자동차 과속 경보장치 전체 블럭도실험1자동차 입력신호의 디지털 정형화 회로? 연산 증폭기인 LM311과 슈미트 트리거 74LS14로 구성? 자동차에서 발생하는 정현파 ... 와 직접 연결할 수 있는 디지털 신호이다.● CH 1 : 입력신호● CH 2 : COMP신호 - TP1● CH 1 : 입력신호● CH 2 : Sout신호실험 2 주파수 증배회로? 주파수
    리포트 | 22페이지 | 3,800원 | 등록일 2014.01.03 | 수정일 2014.11.05
  • 순차회로 설계 - FSM 결과보고서
    과 목 : 논리회로설계실험과 제 명 : 순차회로 설계 - FSM담당교수 :담당조교 :학 과 : 전자전기공학과학 년 : 3학 번 :이 름 :제 출 일 : 2014. 5. 29논리 ... 회로설계 실험 결과보고서 #9실험 9. 순차회로 설계 - FSM1. 실험 목표- FSM의 의미와 그 종류인 Mealy, Moore machine에 대하여 알고, 그 작동법을 이해 ... 현상을 고려하여 실생활에 활용 가능한 커피 자판기를 설계한다.2. 실험 결과- 실험 1. 무어 머신을 이용한 커피 자판기 설계(1) 개요- 스위치1 : 100원, 스위치2 : 50
    리포트 | 7페이지 | 1,000원 | 등록일 2014.07.25
  • 실험4. 논리 게이트와 부울 함수의 구현 결과
    실 험 목 적◎ NOT, OR, AND, NAND, NOR, XOR, XNOR의 논리함수 개념과 Gate의 구조 및 기능을 습득한다.◎ 부울 대수를 사용한 논리회로의 표현방식 및 ... 등가회로를 익힌다.□ 실 험 개 요 및 이 론NOT 게이트는 하나의 입력과 출력을 가지며, 논리적 부정 연산을 행하는데 논리적 부정을 나타내는 표준적 방법은 신호선과 논리기호 ... 와의 접점에 작은 원을 그리는 것이다.그림AY0110OR 게이트는 입력 중 1이 하나라도 들어있으면 출력이 1이 되는 논리 회로이다.그림ABC000011101111AND 게이트는 두
    리포트 | 6페이지 | 1,000원 | 등록일 2013.02.02
  • 전자회로실험1 예비보고서 실험 12. MOSFET 차동증폭기
    전자회로실험1 예비보고서실험 12. MOSFET 차동증폭기실험 목적-본장의 기본 목적은 차동증폭기(differential amplifier)의 특성을 측정하는 것이다. 이 증폭기 ... 는 서로 대칭되는 MOSFET들을 차동 쌍으로 구성할 때 나타나는 특징을 이용하는 회로로써 집적회로에서 중요한 위치를 차지하고 있다. 이 실험을 통해 학생은 다음을 습득하게 된다 ... 에 대한 이해전류 미러를 능동부하로 사용하여 차동증폭기의 이득을 증가시키는 회로에 응용할 수 있도록 학습능력을 부여함실험 이론1) 전류미러- MOSFET의 변수들인 V _{T}, I
    리포트 | 9페이지 | 1,000원 | 등록일 2014.09.30
  • 부울 대수 논리식의 간소화 - Verilog HDL 예비보고서
    하고 Programing하는 방법을 이해한다.2. 기 본 이 론1) 소개- Verilog HDL은 전자 회로 및 시스템에 쓰이는 하드웨어 기술언어(HDL)이다. 줄여서 ‘Verilog'이라고 부르 ... 기도 한다. 회로 설계, 검증,구현등 여러 용도로 사용할 수 있다.2) Verilog HDL의 역사- 1983년 Gateway Design Automation사에서 하드웨어 기술언어인
    리포트 | 3페이지 | 1,000원 | 등록일 2013.10.31
  • 멀티 바이브레이터 예비보고서
    그려라.회로도시뮬시뮬해석1번 실험의 경우 단안정 멀티바이브레이터의 회로를 구성해서 그 파형의 주파수와 듀티 사이클을 구해보는 실험이다. 주파수의 경우 두 개의 저항과 커패시터의 값 ... 1,2를 반복하라.회로도시뮬시뮬해석3번 실험의 경우 1번실험의 단안정 멀티바이브레이터에서 저항과 커패시터의 값을 바꿨을 때 주파수와 듀티사이클의 변화를 알아보기위한 실험이다. 아래 ... ,`` A_2가 모두 접지되고, B에 입력 구형파를 인가하여라.아래의 시뮬을 보면A_1 ,`` A_2에 접지를 시키고 B에 5AC를 인가하였습니다.회로도시뮬시뮬해석실험4,5,6의 경우
    리포트 | 10페이지 | 1,000원 | 등록일 2014.06.03
  • 트랜지스터 다단 증폭기 실험 보고서
    (논리회로 실험)실험 6. 트랜지스터 다단 증폭기(예 비 보 고 서)학 부 : 전자공학부학 번 :이 름 :제출일 :**배경이론**다단 증폭기다단 증폭기란 이러한 증폭회로를 여러 ... 개 사용하여 직렬로 연결하므로 출력 전압이 곱으로 증폭되는 회로를 말한다. 한 증폭회로의 출력을 다음 증폭회로의 입력으로 연결하므로 계속적으로 증폭된 효과를 얻을 수 있다. 다음 ... 증폭회로와 연결은 직접 선으로 하면 간편하지만 이러한 경우에 처음 증폭회로에서 전원소스나 온도의 영향으로 인한 변화가 결과적으로 나타나는 출력에 직접적인 영향을 미치게 된다
    리포트 | 17페이지 | 3,000원 | 등록일 2007.06.18 | 수정일 2015.08.26
  • 비안정 멀티바이브레이터의 설계결과보고서
    _{A} +`2R _{B}}2.시뮬레이션 결과3. 설계 실험결과회로실험 결과결과 분석우선 이번 설계는 동작 주파수 100kHz, duty cycle 50%±5%를 만족 조건 ... kHz, duty cycle 50%±5%를 만족해야 하는 조건이 있던 이번 설계는 이제까지 한 실험중에 가장 잘된 설계가 아닌 듯 싶다.우선 회로설계를 하기 앞서 기본 타이밍 개념 ... 바이브레이터는 안정되지 않는 두 개의 다른 상태를 갖는 스위칭 회로이다. 즉, 이 회로는 두 개의 안정되지 않는 상태 사이를 계속하여 오가며 스위칭하고 있다. 따라서 이 회로는 발진
    리포트 | 4페이지 | 1,000원 | 등록일 2014.06.03
  • 디지털회로 실험 쉬프트 레지스터 결과
    디지털논리실험쉬프트레지스터(결과)1. IC 74195를 이용한 링 카운터 회로(A, B, C, D, SHIFT, CLEAR : 5V)2. IC 74195를 이용한 존슨 카운터 ... 회로1) (A, B, C, D, SHIFT, CLEAR : 5V)이번 실험의 목표는 링 카운터와 존슨 카운터에 대해 알아보는 것이었습니다. 먼저 링 카운터부터 구성해보았는데 J-K칩 ... 하나만 있으면 회로를 구성할 수 있어서 회로구성은 생각보다 쉽게 끝낼 수 있었다. 하지만 여러 입력값(clear, shift, a, b, c, d, clk)들이 있어서 입력을 주
    리포트 | 3페이지 | 1,000원 | 등록일 2013.12.09
  • 디지털 시스템 실험 7-Segment 예비보고서
    디지털 시스템 설계 및 실험 예비 보고서작성자:학번:실험조:실험일:실험제목7-Segment실험목표1. 4bit binary 를 8bit BCD code 로 변환하는 컨버터를 라인 ... 디코더를 이용해 설계2. BCD 입력을 7-segment로 출력하는 디지털 회로 설계3. Clock을 이용하여 7-Segment를 순차적으로 표현하는 Controller 구현4 ... 자리(0~15)로 출력하는 회로이다.1. 4bit Binary-to-BCD Convertor 구현BCD-to-7Segment Decoder를 구현하기에 앞서 2진수를 BCD 코드
    리포트 | 10페이지 | 1,000원 | 등록일 2016.04.08
  • 불 대수와 드모르간 실험 레포트
    실험결과보고서- 실험의 목적 및 실습 내용·논리회로를 구성하여 실험적으로 불 대수의 여러 법칙을 증명한다.·2가지 입력 변수를 갖는 회로의 진리표를 완성하고 수학적으로 등가인지 ... 개의 비교/분석불대수와 드모르간 법칙을 이용하여 회로도의 입출력 관계를 정리한 결과로 이끌어낸 진리표와 실험결과를 토대로 이끌어낸 진리표가 동일함을 확인할 수 있었다.실험 결과 ... 있었고 입력 (1,0)일 때 Y에서 출력1, X에서 출력0, 입력 (1,1)일 때 Y에서 출력 1, X에서 출력 0을 얻을 수 있었다.따라서 실험에 사용한 회로도가 OR게이트
    리포트 | 11페이지 | 2,000원 | 등록일 2014.06.27
  • 디지털로직실험 16장 J-K 플립플롭
    다.● 실험 순서J-K 에지-트리거 플립플롭1. 그림 16-2(a)의 회로를 구성하여라. LED는 결과 논리를 보기 위한 것이며 출력이 LOW일 때 ON이 된다.과는 비활성 레벨 ... 는 74LS76 안에 있는 두 개의 플립플롭을 사용한 리플 카운터를 보여주고 있다. 회로를 구성하고 실험 보고서의 도표 1에와출력을 그려라.LED가 ON이 될 때 출력 Q는 HIGH ... 가 0일 때 에는 Q의 출력이 1이 나오는 것을 알 수 있었다.실험 순서 2. J-K 플립플롭 클럭에 대한 관찰:회로 구성입력출력JKQ00이번 실험하기 전 실험에서 출력 되었던 Q
    리포트 | 12페이지 | 3,000원 | 등록일 2013.06.22
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 28일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:36 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감