• 통합검색(5,208)
  • 리포트(4,954)
  • 자기소개서(136)
  • 방송통신대(46)
  • 시험자료(38)
  • 논문(25)
  • 서식(8)
  • 노하우(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"디지탈실험보고서" 검색결과 181-200 / 5,208건

  • 5주차 예비보고서- 디지털 시스템 설계 및 실험
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 및 실험이름 :학번 :실험제목7-segment실험목표1. 4bit binary 를 8bit BCD ... code 로 변환하는 컨버터를 라인 디코더를 이용해 설계2. BCD 입력을 7-segment로 출력하는 디지털 회로 설계3. Clock을 이용하여 7-Segment를 순차 ... 의 내용을 반복한다. 이를 약 1ms 이상의 주기로 반복하면 잔상효과에 의해 "1234"의 숫자가 표시된다.실험방법기본 7-Segment 블록 다이어그램(선택사항) 가산기 + 7
    리포트 | 6페이지 | 1,000원 | 등록일 2020.07.29
  • 9주차 예비보고서 - 디지털 시스템 설계 및 실험
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 및 실험이름 :학번 :실험제목Simple Computer - Data Path실험목표1. 컴퓨터 ... /1R3 = R2 - R1의 Microoperation을 정의하기 위한 Control Word이다.실험방법DATAPATH의 전체 구성도 및 각각의 세부 회로 구성도를 바탕으로 각각 ... 하여 전체 Data Path 회로를 구현하고 결과를 시뮬레이션 한다.- Control Word 는 13bit 로 정의된다.이번 실험의 회로도 및 진리표이번 실험에서 작성하게 될
    리포트 | 6페이지 | 1,000원 | 등록일 2020.07.29
  • 디지털 논리 실험 보고서 모음 (VHDL, 실험 전/후 보고서 전체, 영어로 작성)
    실험명 Laboratory Exercise 6. VHDL1. AND gateCode:F
    리포트 | 3페이지 | 5,000원 | 등록일 2019.04.10
  • 디지털시스템실험 5주차 결과보고
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 및 실험 결과보고서2017 디지털 시스템 설계 및 실험 KECE210 전기전자공학부실험제목7s ... egment실험목표1. 4bit binary 를 8bit BCD code 로 변환하는 컨버터를 라인 디코더를 이용해 설계2. BCD 입력을 7-segment로 출력하는 디지털 회로 ... 설계3. Clock을 이용하여 7-Segment를 순차적으로 표현하는 Controller 구현4. 구현된 결과물을 HBE-COMBO II-DLD 보드에 업로드하여 검증실험결과7s
    리포트 | 4페이지 | 1,500원 | 등록일 2018.01.02
  • 디지털시스템실험 3주차 결과보고
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 및 실험 결과보고서2017 디지털 시스템 설계 및 실험 KECE210 전기전자공학부실험제목 ... ① Decoder 설계② Binary-to-BCD Convertor 설계실험목표① 조합회로와 순차회로에 대해 알고, 그 차이점을 알 수 있다.② 2-to-4, 3-to-8 라인 디코더 ... 를 설계한다.③ Binary-to-BCD Convertor 설계한다.실험결과1. 3 to 8 Decoder(1) 코드 및 설명module decoder3to8(A0,A1,A2,D0,D
    리포트 | 5페이지 | 1,500원 | 등록일 2018.01.02
  • (디지털실험A+)디코더를 이용한 조합논리_결과보고
    게이트로 구성이 되어있으므로 원하는 출력값에서만 전류가 흐르지 않게된다. 그래서 LED불은 꺼지게 된다.이번 실험을 통해 디지털 공학에서 배운 디코더에 대해 다시한번 상기하는 시간 ... Experiment-Report(8장 디코더를 이용한 조합논리)1. 실험목적디코더를 이용한 다중 출력 조합 논리 회로를 구현한다.2. 자료 및 관찰디코더 역할을 수행하는 IC ... 의 사진이다.A,B,C를 모두 1로 연결한 회로.(디코더 Y7에 불이 안들어옴)A,B,C를 모두 0으로 연결한 회로.(디코더 Y0에 불이 안들어옴)3. 결과 분석이번 실험은 디코더
    리포트 | 5페이지 | 1,000원 | 등록일 2020.03.05
  • 디지털시스템실험 6주차 결과보고
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 및 실험 결과보고실험제목Latch & Flip-Flop실험목표1. SR Latch 를 설계 ... 를 설계한다.5. D Flip-Flop 을 이용하여 4 bit register와 4 bit shift register 를 설계한다.실험결과1.코드 및 해설
    리포트 | 4페이지 | 1,500원 | 등록일 2018.01.03
  • 디지털 실험 9장(멀티플렉서를 이용한 조합논리) 예비보고
    실험 예비 보고서(9장 멀티플렉서를이용한 조합논리)실험 목적-멀티플렉서를 이용하여 비교기와 패리티 발생기를 설계하고 그 회로를 시험한다.-2XN 입력의 진리표를 수행하기 위해 N ... 은 이론 요약 부분에서 제시된 MUX를 이용하는 것이다. 그 비교기를 부분적으로 완성한 진리표가 보고서의 표 9-1로 주어져 있다. 비교되어질 두 수를 나타내는 입력은 이다. 와 비트 ... 는 첫 번째 라인에 주어진 대로, 에 연결되어야 한다. 나머지 칸을 0, 1, 또는 으로 채워 넣어서 표 9-1을 완성한다.표 9-1을 이용하여 보고서 그림 9-4에 제시된 회로도
    리포트 | 14페이지 | 3,000원 | 등록일 2019.12.17
  • 디지털 실험 9장(멀티플렉서를 이용한 조합논리) 결과 보고
    할 수 있다. 또 다른 방법은 이론 요약 부분에서 제시된 MUX를 이용하는 것이다. 그 비교기를 부분적으로 완성한 진리표가 보고서의 표 9-1로 주어져 있다. 비교되어질 두 수 ... 하는 실행이다. 그러므로 데이터는 첫 번째 라인에 주어진 대로, 에 연결되어야 한다. 나머지 칸을 0, 1, 또는 으로 채워 넣어서 표 9-1을 완성한다.표 9-1을 이용하여 보고서 ... 실험 9장 멀티플렉서를 이용한 조합논리1. 실험목적-멀티플렉서를 이용하여 비교기와 패리티 발생기를 설계하고 그 회로를 시험한다.-2*N 입력의 진리표를 수행하기 위해 N입력
    리포트 | 12페이지 | 3,000원 | 등록일 2019.12.17
  • 디지털 실험 8장(디코더를 이용한 조합논리) 결과 보고
    실험 8장 디코더를 이용한 조합논리1. 실험목적-디코더를 이용한 다중 출력 조합 논리 회로를 구현한다.2. 실험순서1) 그림 8-6은 부분적으로 완성된 회로이다. 74LS139A ... ) 회로를 설계하고 진리표의 모든 조합들을 시험한다. 진리표 8-1에서 열거된 수서대로 스위치를 열고 닫는다면, 정확한 신호등 순서를 관찰할 수 있다.State CodeState ... OutputsLight OutputsS1S*************011011101011101101011110111110011101000110113. 결과 분석실험의 쓰인 상태 코드
    리포트 | 9페이지 | 3,000원 | 등록일 2019.12.17
  • 디지털 실험 7장(가산기,감산기) 결과보고
    를 하는데 시간이 너무 오래 걸렸다. 가산기, 감산기는 1학기 때 디지털공학 강의를 들으면서 배웠던 기억이 있는데, 이것을 실험으로 표현하려니 막막한 느낌이 들었다. 도무지 연결 ... 실험 6장 비교기1. 실험목적- 가산, 감산 연산을 구현해 본다.- 4비트 2진수를 Excess – 3 코드로 변환하는 변환기를 설계, 구현, 실험한다.- 3 오버 플로우 ... (overflow) 검출로 부호화 수의 가산기 설계를 완성한다.2. 실험순서1) 그림 7-5는 2진수를 Excess-3코드로 변환하는 회로를 부분적으로 완성한 설계이다. 그것은 이론 요약
    리포트 | 6페이지 | 3,000원 | 등록일 2019.12.17
  • 홍익대,2-1,디지털공학실험,보고서들
    이번 실험을 통해 클럭 펄스가 들어올 때마다 저장 데이터가 좌우의 플립플롭으로 이동하는 것을 눈으로 확인할 수 있었다. CLK 4 이후부터는 데이터가 (0,0,0,0)으로 유지 ... 시키는 과정이 없기 때문에 발생하는 것으로 보인다. 또한 실험 중 ‘NOT게이트가 왜 있어야 하는가?’에 대한 의구심이 들었는데, 조교님을 말을 통해 회로 작동 중 오류 시 ‘초기화’하는 행위를 ‘1’로 두기 때문에 NOT게이트를 사용하는 것을 알 수 있었다.
    리포트 | 3페이지 | 1,000원 | 등록일 2019.01.23 | 수정일 2019.01.25
  • 연속파 디지털 변조 및 복조 실험 결과 보고서(7)
    실험 결과 보고서정보통신공학과(3조)● 실험 목적- 3개의 IC와 몇 개의 소자를 이용하여 간단한 FSK 변조/복조기를 구성하고, 회로 동작원리를 이해한다.- FSK 송신기(변조 ... 를 측정하고 출력단의 주파수를 계산하여 실험 결과 보고서의 [표 10-2]에 기록한다.6. 주파수 편이를 계산하여 실험 결과 보고서 [표 10-2]에 기록한다.7. [그림 10 ... XR2206디지털 멀티미터저항오실로스코프사용 저항 값(150Ω, 560Ω, 4.7kΩ, 10kΩ, 30kΩ, 39kΩ, 47kΩ 등)● 실험 방법1. [그림 10-14]의 FSK
    리포트 | 4페이지 | 1,000원 | 등록일 2019.07.29 | 수정일 2023.06.22
  • 디지털실험 - 설계 1 예비 보고
    *예비보고서*실험주제설계 1 예비 보고서조13조1. 목적1) 디코더에 대해 알아보자.2) 논리회로소자에 대해 알아보자.3) 7-Segment를 디코더를 이용해서 사용해보자.2 ... . 실험 원리1) 디코더신호를 디지털 부호로 코드화해서 기억하거나 전송할 때 코드화된 신호를 원래 형태로 되돌리는 회로·유니트. 디지털 신호를 아날로그 신호로 되돌리는 경우에 D/A ... 에 다소 많은 수의 게이트가 사용되고 회로가 복잡해질 수 있지만 가장 기본적인 회로이므로 오차는 나타나지 않았다. 실험하는 과정에서도 굉장히 복잡한 회로가 구성되겠지만 실험 전에 미리 필요한 IC회로의 개수와 구성을 생각해두어 실험하는데 어려움을 줄일 것이다.
    리포트 | 7페이지 | 1,500원 | 등록일 2017.04.02
  • 디지털실험 - 설계 3 결과 보고
    Flip-Flop를 구성하는 실험임에는 다른 점이 없기 때문에 기존에 작성했던 예비보고서를 참고하면, 이번에 설계한 회로가 D플립플롭으로 구성되어있는데 D플립플롭의 D가 Delay ... *결과보고서*10주차설계 3 결과 보고서조13조1. 설계 결과 및 분석회로도 구성CLK 입력D 입력PRESET = 0 , CLEAR = 0PRESET = 0 , CLEAR = 1 ... ?0100?1111↑0111↑10110NO Change2. 고찰- 처음 설계를 준비할 때 작성한 예비보고서에서 사용했던 회로는 아래의 회로이다.하지만 처음 설계를 구성하였을 때
    리포트 | 4페이지 | 1,500원 | 등록일 2017.04.02
  • 디지털실험 - 설계 1 결과 보고
    *결과보고서*실험주제설계 1 결과 보고서조13조1. 실험 결과회로도 구성입력출력표시A3A2A1A0abcdefg0000○○○○○○×00001×○○××××10010 ... 설계는 SN7447 소자를 이용하지 않고 NOT, AND, OR게이트만을 이용하여 회로를 구성하여 7-Segment LED 장치에 숫자를 출력하는 실험이었다. NAND 게이트 ... 를 사용했으면 조금 더 게이트 구성이 쉬웠겠지만, 조금 욕심을 부려 가장 단순한 3가지 게이트만을 이용해 설계 실험을 해보고 싶어서 저렇게 훨씬 더 복잡한 회로가 나왔다. 이렇게 회로
    리포트 | 2페이지 | 1,500원 | 등록일 2017.04.02
  • 디지털실험 - 설계 2 결과 보고
    *결과보고서*8주차설계 2 결과 보고서조13조1. 설계 결과회로도 구성1011+ 00011100 (가산)설계 예비보고서에 첨부했던 시뮬레이션 회로도와 같은 모양으로 구성 ... 를 구성하는 과정에서 오차가 발생하여 정확한 값이 나오지 않았다. 그래서 이번 설계에서는 예비보고서를 작성할 때부터 회로를 최소화시키고자 노력하였다. 소자 숫자를 최소화시키기 위한 ... 면 (-)로 부호를 결정하도록 회로를 구성하였다.2. 설계 결과 분석 및 고찰이번 설계는 기본 소자들을 이용하여 전감가산기를 구성하는 실험이었다. 설계과정은 먼저 4비트 전가산기
    리포트 | 2페이지 | 1,500원 | 등록일 2017.04.02
  • 서강대학교 디지털논리회로실험 - 실험 8. Multiplier Design 결과 보고
    디지털논리회로실험(EEE2052-01)서강대학교 전자공학과2017년 2학기 결과레포트실험8. Multiplier Design1. 실험개요1) 4비트 곱셈기의 구조와 원리를 이해 ... 한다.2) 팀 단위로 디지털 회로 설계하는 방법을 이해 한다2. 퀴즈 답안지 및 정답-퀴즈 없음3. 실험노트-실험 노트 없음4. 실험 결과 및 분석1) 각자가 설계한 Block ... 을 Xilinx ISE로 합성하고, FPGA에 다운로드 한 후 동작을 검증한다. Full adderc1 -> carry input, c -> output에서의 carry실험 시 full
    리포트 | 4페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 디지털 실험 4장(논리대수와 드모르간 정리, 간소화) 결과 보고
    을 가져오게 된 것이다. 1학기때 배웠던 디지털공학을 복습할 수 있는 계기가 되었고, 수학적으로 등가인지를 증명하기 위해 드모르간의 정리를 이용해보고 이해하게 되는 계기가 되었으며, 실험도구를 이용해보는 좋은 계기가 된 것 같다, ... 실험 4장 논리대수와 드모르간 정리, 간소화1. 실험목적-실험적으로 Boolean 대수의 여러 법칙을 증명한다.-규칙 10과 11을 증명할 회로를 구성한다.-실험적으로 4입력 ... 변수를 갖는 회로의 진리표를 결정하고, 수학적으로 등가인지를 증명하기 위해 드모르간 정리를 이용한다.2. 실험순서1) 그림 4-1에 제시된 회로를 구성한다. 전원은 5.0V로 고정
    리포트 | 4페이지 | 3,000원 | 등록일 2019.12.17
  • 서강대학교 디지털논리회로실험 - 실험 3. Decoders and Encoders 결과 보고
    디지털논리회로실험결과 보고서[3주차]실험 3. Decoders and Encoders1. 실험 목적1) 일반적인 binary decoder의 동작 원리를 이해한다.2) 7-s ... egment의 동작 원리를 이해한다.3) Priority encoder의 동작 원리를 이해한다.4) FPGA와 VHDL을 이용한 회로의 구현 방식을 이해한다.2. 실험 결과 및 분석1 ... ] ~ LED[0]을 통해 확인하였다. EI는 PSW[0]을 통해 조정하였다. [표 4]에 실험을 통해 완성한 priority encoder의 진리표를 나타내었다.[표 4]B. DIP
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 11일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:58 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감