인하대 기초실험 설계 - Op amp 정의 및 증폭 예비보고서
- 최초 등록일
- 2024.02.24
- 최종 저작일
- 2015.04
- 8페이지/ 한컴오피스
- 가격 2,000원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
"인하대 기초실험 설계 - Op amp 정의 및 증폭 예비보고서"에 대한 내용입니다.
목차
1. 실험 목적
2. 기본 이론
3. 실험내용
4. 고찰
본문내용
1. 실험 목적
본 실험의 목적은 OP-Amp의 기본적인 특징을 파악하고 기본 선형 증폭 회로, 궤환 회로, 반전 증폭기에 대한 회로를 설계하고 이론과 실험 결과를 비교 분석하는 것이다.
1.1. 실험 장비
오실로스코프(1대), 펑션제너레이터(1대), 파워서플라이(1대), 멀티미터(1대), 브레드보드(1대)
1.2. 실험 부품
OP-Amp 741(1개), 저항(10kΩ,20kΩ,100kΩ,200kΩ)
2. 기본 이론
2.1. OP-Amp의 정의
덧셈이나 적분 등의 연산기능을 갖게 할 수 있는 고이득의 직류 증폭기, OP-Amp는 Operational Amplifier의 약자로 연산 증폭기라고 한다. OP-Amp는 원래 아날로그 계산기용으로 개발되었지만 간단하게 사용할 수 있게 된 때부터 증폭기뿐만 아니라 Active Filter, 선형, 비선형의 신호처리에 넓게 응용되고 있다.
연산 증폭기는 두 개의 입력단자와 한 개의 출력단자를 갖는다. 연산 증폭기는 두 입력단자 전압간의 차이를 증폭하는 증폭기이기에 입력단은 차동증폭기로 되어있다. 연산 증폭기를 사용하여 사칙연산이 가능한 회로 구성을 할 수 있으므로 연산자의 의미에서 연산증폭기라고 부른다. 연산 증폭기를 사용하여 미분기 및 적분기를 구현할 수 있다. 연산 증폭기를 필요로 하는 전원은 기본적으로 두 개의 전원인 +Vcc 및 -Vcc가 필요하다. 물론 단일 전원만을 요구하는 연산 중폭기 역기 상용화되어 있다. 신호 증폭을 위한 주증폭기의 종류로는 전압 증폭기와 전류 증폭기가 있지만 여기서는 전압증폭기만을 취급한다.
참고 자료
없음