전자전기컴퓨터설계실험1(전전설1) (7) 연산 증폭기의 응용
- 최초 등록일
- 2019.09.09
- 최종 저작일
- 2018.04
- 22페이지/ 한컴오피스
- 가격 2,000원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
"전자전기컴퓨터설계실험1 (7) 연산 증폭기의 응용"에 대한 내용입니다.
목차
Ⅰ. 서론
1. 실험 목적
2. 실험 이론
2.1. OP amp
2.2. 반전 증폭기
2.3. 비반전 증폭기
2.4. 미분기
2.5. 적분기
2.6. 적분회로
2.7. 전압 팔로워(voltage follower)
2.8. 반전 가산기(adder)
Ⅱ. 본론
1. 실험 장비
2. 실험 방법
2.1. 반전 증폭기
2.2. 비반전 증폭기
2.3. 미분기
2.4. 적분기
2.5. 전압 팔로워
2.6. 반전 가산기
3. 실험 결과
3.1. 반전 증폭기
3.2. 비반전 증폭기
3.3. 미분기
3.4. 적분기
3.5. 전압 팔로워
3.6. 반전 가산기
Ⅲ. 결론
Ⅳ. 참고문헌
본문내용
반전 증폭기와 비반전 증폭기에서 Vo는 비교적 적은 상대오차를 보였으나 Io의 상대오차가 크게 나타났다. I = (V/R)에서 V와 R의 측정값이 이론값과 가깝다면 I 역시도 이론값과 가까운 측정값을 얻어야하나, Vo와 R의 값이 적절하게 측정되었지만 I의 값이 유난히 오차가 큰 것은 멀티미터의 전류 측정에 문제가 있는 것으로 추정된다.
미분기에서 출력파형을 보면 노이즈로 인해 정확한 파형을 관찰하기 어려웠고 적분기는 이론값과 동떨어진 출력파형을 보여 적절한 측정이 이루어졌다고 할 수 없었다. 이론적으로 미분기의 출력파형은 입력파형을 미분한 형태가 되어야하고 적분기의 출력파형은 입력파형을 적분한 형태가 되어야한다. 다만, 적분기에서는 시간에 따라 입력파형을 적분하는 과정에서 노이즈로 인해 출력파형이 입력파형 쪽으로 포화되는 현상이 발생한다.
참고 자료
「연산 증폭기의 응용」, 『서울시립대학교 전자전기컴퓨터공학부』.