[A+]아주대 전자회로실험 설계2 결과보고서

최초 등록일
2017.06.10
최종 저작일
2016.11
9페이지/한글파일 한컴오피스
가격 1,000원 할인쿠폰받기
판매자wdf******* 11회 판매
다운로드
장바구니

목차

1. 설계 목적

2. 설계 사양

3. 설계 내용
1) MOSFET 특성 측정
2) 공통 소스 증폭단 특성 측정
3) 고찰
4) 출처

본문내용

1. 설계 목적
예비보고서에서 작성하였던 바와 같이, 주어진 CMOS 소자를 이용하여 입력 신호를 증폭하여 출력하는 증폭기를 설계하여, 주어진 설계 사양에 맞는 증폭 회로를 설계하는 것이 이번 설계의 목적이다.

<중 략>

공통 소스 증폭단 특성 측정
1) 실험 방법

<중 략>

- 공통 소스 증폭단 특성 측정을 위한 회로 구성도 - 공통 소스 증폭단 특성 측정을 위한 PSPice 설계

1) 위와 같이 회로를 구성한다.
2) 저항 값으로는 10K을 사용한다.
3) 입력 전압으로 를 인가해준다.
4) 바이어스 전압과 전류 그리고 저항 값을 측정한다.
5) 측정 후, 증폭률을 계산하여 설계 조건에 맞게 설계되었는지 확인한다.

2) PSpice 시뮬레이션을 통한 예상 결과

<그 림>

Common Source 증폭기를 구현할 결과 위의 파형을 보면 살펴볼 수 있듯이 진폭이 283.6mV가 나온 것을 확인할 수 있었다. 입력으로 100mV를 인가해 준 것과 비교하면 2.83V/V가 된 것을 확인할 수 있다.

참고 자료

설계 2. 예비보고서
설계 2. CMOS 증폭단 설계.pdf
CD4007 소자 값 – http://tuwlab.com/ece/4240
http://www-inst.eecs.berkeley.edu/~ee105/fa98/lectures_fall_98/091898_lecture11.pdf

자료문의

ㆍ이 자료에 대해 궁금한 점을 판매자에게 직접 문의 하실 수 있습니다.
ㆍ상업성 광고글, 욕설, 비방글, 내용 없는 글 등은 운영 방침에 따라 예고 없이 삭제될 수 있습니다.
ㆍ다운로드가 되지 않는 등 서비스 불편사항은 고객센터 1:1 문의하기를 이용해주세요.

판매자 정보

wdf*******
회원 소개글이 없습니다.
판매지수
ㆍ판매 자료수
20
ㆍ전체 판매량
165
ㆍ최근 3개월 판매량
21
ㆍ자료후기 점수
평균 C
ㆍ자료문의 응답률
받은문의없음
판매자 정보
ㆍ학교정보
  • 비공개
ㆍ직장정보
  • 비공개
ㆍ자격증
  • 비공개
  • 위 정보 및 게시물 내용의 진실성에 대하여 해피캠퍼스는 보증하지 아니하며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
    위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지되어 있습니다.
    저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.

    찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

    더보기
    우수 콘텐츠 서비스 품질인증 획득
    최근 본 자료더보기
    [A+]아주대 전자회로실험 설계2 결과보고서