3번 실험 예비보고서 전자공학과 / 학년 / 학번 : / 이름 : 날짜 : / 담당조교님 : 실험 3. 적분회로 1. 실험 목적 본 실험에서는 미분 ? 적분 변환회로를 다룬다. 기본적으로 연산증폭기는 이득을 통해 출력을 증폭시키므로 광범위하게 사용된다. 이는 가감산, ..
2번 설계 결과 보고서 전자공학과 / 학년 / 학번 : / 이름 : 날짜 : / 담당조교님 : 설계 2. CMOS 증폭단 설계 1. 실험 목적 파워서플라이 DMM (C 측정만 제외) Wavegen 파형을 발생 (설정) 함 Trigger 채널로 받아온 신호의 기준을 설정..
그림 (d)는 주파수 대 전압의 이득의 그래프이다. 역시 전압이득이 0.707이 되는 주파수를 차단주파수라고 한다. ... : 단락회로 X _{L}: 증가 X _{C}: 감소 X _{L} = INF , C: 단락회로 X _{C} =0 L: 개방회로 데시벨 (dB) 기본적으로 전압이득이라 함은 입력전압 대
7번 실험 예비보고서 전자공학과 / 학년 / 학번 : / 이름 : 날짜 : / 담당조교님 : 실험 7. Output Stage 회로 1. 실험 목적 본 실험에서는 Output Stage 회로를 다룬다. 이전까지의 실험들은 회로의 특성 확인이 목적이었다면, 본 실험은 이..
7번 실험 결과 보고서 전자공학과 / 학년 / 학번 : / 이름 : 날짜 : / 담당조교님 : 실험 7. Output Stage 회로 1. 실험 목적 본 실험에서는 Output Stage 회로를 다룬다. 이전까지의 실험들은 회로의 특성 확인이 목적이었다면, 본 실험은 ..
4번 실험 예비보고서 전자공학과 / 학년 / 학번 : / 이름 : 날짜 : / 담당조교님 : 실험 4. 정궤환 회로 1. 실험 목적 본 실험에서는 정궤환 회로를 다룬다. 기본적으로 연산증폭기는 이득을 통해 출력을 증폭시키므로 광범위하게 사용된다. 이는 가감산, 적분, ..
1번 실험 결과 보고서 전자공학과 / 학년 / 학번 : / 이름 : 날짜 : / 담당조교님 : 실험 1. 부궤환 회로 1. 실험 목적 본 실험에서는 부궤환 연산증폭기를 다룬다. 기본적으로 연산증폭기는 이득을 통해 출력을 증폭시키므로 광범위하게 사용된다. 이는 가감산, ..
6번 실험 결과 보고서 전자공학과 / 학년 / 학번 : / 이름 : 날짜 : / 담당조교님 : 실험 6. 삼각파 발생 회로 1. 실험 목적 본 실험에서는 삼각파 발생회로를 다룬다. 이전까지의 실험들은 회로의 특성 확인이 목적이었다면, 본 실험은 이전까지의 실험을 응용하..
1 . 실 험 목 적 본 실험에서는 OP-Amp RC Filter를 다룬다. 기초 전기 실험 등의 수업을 수강하며 RLC 소자를 사용해 필터를 구성했던 바 있다. RLC 만으로 기본적인 공진 필터를 구성하는 것도 가능하지만, OP-AMP 소자를 이용해 필터를 구성하는 ..
1. 실험 결과 741 OP AMP는 전자회로에서 가장 기본이 되는 소자이며, 기본적으로 전압을 증폭해 주기 때문에 연산 증폭기라는 이름을 가진다. 하지만, OP AMP에 입력과 출력 신호를 pin table에 따라 직접 연결한다면 이득이 안정되지 않는다. 따라서 이..
전류-전압 변환회로 ,아주대학교 - [네이버 지식백과], 전자용어사전 - microelectronics, Behzad Razavi, 한티미디어 -datasheet(texas instrument ... -전압-전류 변환기 : 입력전압과 궤환전압이 반대인 부궤환 회로로 입력 임피던스와 출력 임피던스가 모두 무한대이다. ... 이상적인 경우 이득이 일정하고 입력 임피던스는 무한대, 출력 임피 던스는 0이다. 아래 그림 2-1와 같은 회로를 가지며 이상적인 연산증폭기는 +쪽과 ?