기초정보통신실험 테브난의 정리 결과보고서 Hwp
- 최초 등록일
- 2012.04.28
- 최종 저작일
- 2010.06
- 9페이지/ 한컴오피스
- 가격 1,000원
소개글
본 레포트는 테브난의 정리 실험에 대한 결과보고서 입니다 실험에 대한 결과값과 이론값 등이 소개됩니다
목차
Ⅰ. 테브난의 정리 ································································· 3
Ⅱ. 실험을 통한 테브난의 정리 ················································· 4
Ⅲ. 이론을 통한 테브난의 정리 ················································· 6
Ⅳ. Pspice를 통한 테브난의 정리 ·············································· 8
본문내용
. 테브난의 정리
전기 회로 이론, 선형 전기 회로에서 테브난의 정리(Thevenin`s theorem)는 두개의 단자를 지닌 전압원, 전류원, 저항의 어떠한 조합이라도 하나의 전압원 V와 하나의 직렬저항 R로 변환하여 전기적 등가를 설명하였다. AC 시스템에서 테브난의 정리는 단순히 저항이 아닌, 일반적인 임피던스로 적용할 수 있다. 테브난의 정리는 독일 과학자 헬름홀츠(독일어: Hermann von Helmholtz)가 1853년에 처음으로 발견하였으나, 1883년에 프랑스 통신공학자 테브난(프랑스어: Léon Charles Thévenin 1857년-1926년)에 의하여 재발견 되었다.
테브난의 정리는 전압원과 저항의 회로가 테브난 등가로 변환할 수 있음을 설명하였으며, 이것은 회로 분석에서 단순화 기술로 사용된다. 테브난 등가는 (저항을 나타내는 내부 임피던스와 전원을 나타내는 기전력을 지닌) 전원장치나 배터리에 좋은 모델로 사용될 수 있다. 회로는 이상적인 전압원과 이상적인 저항의 직렬연결로 구성된다.
테브난의 정리는 "임의의 회로망은 2개의 단자를 중심으로 하나의 등가 전압원 및 직렬로 연결된 등가 임피던스의 등가회로로 대치할 수 있다"로 정의된다.
참고 자료
없음