반가산기 전가산기
- 최초 등록일
- 2009.12.02
- 최종 저작일
- 2009.10
- 2페이지/ 한컴오피스
- 가격 1,000원
소개글
간단한 반가산기와 전가산기의 설명
목차
- 반가산기
- 전가산기
본문내용
- 반가산기
반가산기(half adder) 회로는 2진수 덧셈에서 맨 오른쪽 자리를 계산할 때 사용할 수 있도록 만든 회로로, 그림에서 나타낸 것과 같이 2개의 비트 A와 B를 더해 합 S와 자리올림(carry) Co를 출력하는 조합회로이다. 전가산기(full adder)란 그림 6-3과 같이 2개의 비트 A, B와 밑자리로부터의 자리올림 Ci을 더해 합 S와 윗자리로의 자리올림 Co를 출력하는 조합회로이다. 참고로 반가산기, 전가산기란 이름은 반가산기 2개를 사용하여 전가산기를 구성할 수 있다는 점에 착안하여 지어진 이름이다. 그림 6-3(e)는 2개의 반가산기와 1개의 OR 게이트를 사용하여 전가산기를 구현한 회로이다.
- 전가산기
전가산기 (full adder)는 이진수의 한 자릿수를 연산하고, 하위의 자리올림수 입력을 포함하여 출력한다. 하위의 자리올림수 출력을 상위의 자리올림수 입력에 연결함으로써 임의의 자리수의 이진수 덧셈이 가능해진다. 하나의 전가산기는 두개의 반가산기와 하나의 OR로 구성된다.
참고 자료
없음