• AI글쓰기 2.1 업데이트
PARTNER
검증된 파트너 제휴사 자료

동위상 클럭라인을 이용한 멀티칩 시스템 클럭 신호 분배 및 동기화 기법 (Multi-Chip System Clock Signal Distribution Synchronization Technology with In-Phase Clock Lines)

8 페이지
기타파일
최초등록일 2025.07.12 최종저작일 2016.11
8P 미리보기
동위상 클럭라인을 이용한 멀티칩 시스템 클럭 신호 분배 및 동기화 기법
  • 이 자료를 선택해야 하는 이유
    이 내용은 AI를 통해 자동 생성된 정보로, 참고용으로만 활용해 주세요.
    • 전문성
    • 신뢰성
    • 실용성
    • 유사도 지수
      참고용 안전
    • 🔬 반도체 및 SoC 분야의 최신 동기화 기술 연구 제공
    • 💡 기존 PLL 회로의 한계를 극복하는 혁신적인 접근법 제시
    • 🚀 실제 시뮬레이션 데이터로 기술의 실효성 검증

    미리보기

    서지정보

    · 발행기관 : 사단법인 인문사회과학기술융합학회
    · 수록지 정보 : 예술인문사회 융합 멀티미디어 논문지 / 6권 / 11호 / 577 ~ 584페이지
    · 저자명 : 허강인, 김성진, 김현수, 문규

    초록

    SoC 기술의 발달로 초고속으로 작동되는 2개 또는 다수개의 칩에서의 동기화는 매우 중요한 기술요구사항이다. 환경적요인으로 mV 단위의 미세하게 상이한 차이를 가지는 전압이 발생되어 각 칩에 공급하게 된다면, 클럭 신호 생성과 분배에 문제를 야기할 수 있다. 이는 각 칩의 클럭 신호 비동기화로 문제로 이어져 시스템의 장애율을 높이는 근본적인 원인을 제공할 수 있다. 이에 대한 해결방안으로 최근까지 가장 널리 사용되는 기술은 PLL 회로를 사용하여 클럭신호 비동기화 문제를 개선하고 있고 있지만 회로의 복잡도와 더불어 배선 면적이 증가한다는 단점을 가지고 있다. 본 논문에서는 추가되는 회로없이 매우 간단한 방법으로 전체적인 동기화를 이룰 수 있는 기술을 제안한다. 링오실레이터 회로의 동위상 지점 소수 개만을 클럭 라인으로 연결해줌으로써 각각의 칩의 전체 클럭신호들이 동위상을 갖게 하는 신 개념 기법을 제시한다. 검증을 위해 ±2% 비대칭 전압조건에도 불구하고 SPICE 시뮬레이션결과 서로다른 2개의 칩에서 주기대비 3% 이내의 대칭적 위상차가 발생됨을 확인하였다.

    영어초록

    System synchronization in today's SoC ultra high-speed digital systems, where two or more chips are operating, is one of the most important engineering factors. If there is a supply voltage difference between two chips even in milli-volt range or less, this may lead to a system failure from a clock generation and distribution point of view. More specifically, this will induce severe clock skews among in-phase clock signals, eventually yielding out-of-synchronization and incorrect data flow. Until now, PLL has been widely used for the synchronization in the digital systems. The PLL, however, itself is a quite complex circuit that consumes a rather large silicon area in CMOS chips.
    In this paper, a novel method for ultra high-speed clock generation and sysnchronization is proposed in CMOS circuitry. By adopting a simple ring-oscillator for clok generation, and by connecting clock lines between two in-phase nodes of two different ring-oscillators in two chips, even with a supply voltage difference, a minimized clock skew can be achieved. Through simulations, we verify that there occurs maximum 3% of phase difference of clock period for separate two chips, despite ±2% of asymmetric supply voltage condition in two different chips.

    참고자료

    · 없음
  • 자주묻는질문의 답변을 확인해 주세요

    해피캠퍼스 FAQ 더보기

    꼭 알아주세요

    • 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
      자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
      저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
    • 해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.
      파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
      파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

“예술인문사회 융합 멀티미디어 논문지”의 다른 논문도 확인해 보세요!

문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2026년 02월 01일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:25 오후